GENERATING AN INTEGRATED CIRCUIT IDENTIFIER
    3.
    发明申请
    GENERATING AN INTEGRATED CIRCUIT IDENTIFIER 审中-公开
    生成集成电路识别器

    公开(公告)号:WO2006032823A3

    公开(公告)日:2006-12-07

    申请号:PCT/FR2005050772

    申请日:2005-09-23

    Inventor: MARINET FABRICE

    Abstract: The invention concerns the generation of a chip identifier (2) bearing at least one integrated circuit, which consists in providing a cutout of least one conductive path (4) by cutting the chip, the position of the cutting line (3) relative to the chip conditioning the identifier.

    Abstract translation: 本发明涉及产生具有至少一个集成电路的芯片标识符(2),其包括通过切割芯片来提供至少一个导电路径(4)的切口,切割线(3)相对于该切割线 芯片调理标识符。

    Device for the regeneration of a clock signal
    4.
    发明授权
    Device for the regeneration of a clock signal 有权
    用于再生时钟信号的装置

    公开(公告)号:US6362671B2

    公开(公告)日:2002-03-26

    申请号:US77136401

    申请日:2001-01-26

    CPC classification number: G06K19/07 G06F13/426

    Abstract: A device for the regeneration of a clock signal from an external serial bus includes a ring oscillator and counter. The ring oscillator provides n phases of a clock signal. Of these n phases, one phase is used as a reference and is applied to the counter. It is thus possible to count the number of entire reference clock signal periods between a first pulse and a second pulse received from the bus. In reading the state of the phases in the oscillator upon reception of the second pulse, a determination is made for a current phase corresponding to the phase delay between the reference clock signal and the second pulse of the bus. By using a regeneration device that also includes a ring oscillator and a counter, it is possible to regenerate the clock signal of the bus with high precision.

    Abstract translation: 用于从外部串行总线再生时钟信号的装置包括环形振荡器和计数器。 环形振荡器提供时钟信号的n个相位。 在这n个阶段中,使用一个相作为参考,并将其应用于计数器。 因此,可以对从总线接收的第一脉冲和第二脉冲之间的整个参考时钟信号周期的数量进行计数。 在接收到第二脉冲时读取振荡器中的相位状态,确定与基准时钟信号和总线的第二脉冲之间的相位延迟相对应的电流相位。 通过使用还包括环形振荡器和计数器的再生装置,可以高精度地重新生成总线的时钟信号。

    PROCEDE DE PROTECTION D'UN CIRCUIT INTEGRE, ET DISPOSITIF CORRESPONDANT

    公开(公告)号:FR3084520A1

    公开(公告)日:2020-01-31

    申请号:FR1856886

    申请日:2018-07-25

    Abstract: Circuit intégré (CI) comprenant des moyens de protection dudit circuit intégré (CI) comportant un corps électriquement conducteur à potentiel flottant (PC) situé dans le circuit intégré (CI) et ayant une quantité initiale de charges électriques, des moyens de détection (MD) configurés pour détecter une quantité de charges électriques (AC) sur ledit corps (PC) différente de la quantité initiale de charges, et des moyens de commande (MCMD) configurés pour déclencher une action de protection si la quantité de charges détectée (AC) est différente de la quantité initiale.

    PROCEDE ET CIRCUIT D'AUTHENTIFICATION

    公开(公告)号:FR3076923A1

    公开(公告)日:2019-07-19

    申请号:FR1850332

    申请日:2018-01-16

    Inventor: MARINET FABRICE

    Abstract: La présente description concerne un procédé d'authentification d'un premier circuit électronique par un deuxième circuit électronique, dans lequel une signature (R) est calculée par chaque circuit en prenant en compte des noeuds électriques (41) répartis dans le circuit correspondant.

Patent Agency Ranking