-
公开(公告)号:FR2915829A1
公开(公告)日:2008-11-07
申请号:FR0703153
申请日:2007-05-02
Applicant: ST MICROELECTRONICS SA , ST MICROELECTRONICS SRL
Inventor: LA ROSA FRANCESCO , CONTE ANTONINO
Abstract: L'invention concerne un procédé d'écriture de données dans une mémoire non volatile (MA, XA) comportant des cellules mémoire devant être effacées avant d'être écrites. Le procédé comprend les étapes consistant à prévoir une zone mémoire principale non volatile (MA) comprenant des pages cibles, prévoir une zone mémoire auxiliaire non volatile (XA) comprenant des pages auxiliaires, prévoir une table de correspondance (VAM) pour associer à une adresse (RAD) de page cible invalide une adresse (XAD) de page auxiliaire valide, et, en réponse à une commande (CMD) d'écriture d'une donnée dans une page cible écrire la donnée ainsi que l'adresse de la page cible dans une première page auxiliaire effacée, invalider la page cible, et mettre à jour la table de correspondance.
-
公开(公告)号:FR2915828A1
公开(公告)日:2008-11-07
申请号:FR0703152
申请日:2007-05-02
Applicant: ST MICROELECTRONICS SA , ST MICROELECTRONICS SRL
Inventor: LA ROSA FRANCESCO , CONTE ANTONINO
Abstract: L'invention concerne un procédé d'écriture de données dans une mémoire non volatile. Le procédé comprend les étapes consistant à prévoir, dans la mémoire, une zone mémoire principale (MA) non volatile comprenant des pages cible, une zone mémoire auxiliaire (XA) non volatile comprenant des pages auxiliaires, et, dans la zone mémoire auxiliaire : un secteur courant (CUR) comprenant des pages auxiliaires effacées utilisables pour écrire des données, un secteur de sauvegarde (ERM) comprenant des pages auxiliaires contenant des données rattachées à des pages cible à effacer ou en cours d'effacement, un secteur de transfert (CTM) comprenant des pages auxiliaires contenant des données à transférer dans des pages cible effacées, et un secteur indisponible (UNA) comprenant des pages auxiliaires à effacer ou en cours d'effacement. Application notamment aux mémoires Flash.
-
公开(公告)号:DE602004003465D1
公开(公告)日:2007-01-11
申请号:DE602004003465
申请日:2004-02-19
Applicant: ST MICROELECTRONICS SA , ST MICROELECTRONICS SRL
Inventor: DEMANGE NICOLAS , CONTE ANTONINO , PRECISO SALVATORE , SIGNORELLO ALFREDO
Abstract: A sensing circuit (120) for sensing currents, including at least one sense amplifier (122), comprising: a measure circuit branch (132i), having a measure node for receiving an input current (Ic) to be sensed, for converting the input current into a corresponding input voltage (V-); at least one comparison circuit branch (132o), having a comparison node for receiving a comparison current (Igs), for converting the comparison current into a corresponding comparison voltage (V+); and at least one voltage comparator (140) for comparing the input and comparison voltages, and means (N3s,135; N3s,135';N3s,135" ) for generating the comparison current based on a reference current (Ir), said means comprising: at least one voltage generator (135;135';135'') for receiving the reference current and for generating a corresponding sense amplifier biasing voltage (Vsab); and means (N3s) for converting the sense amplifier biasing voltage into the comparison current. The at least one voltage generator includes a first circuit branch (232i), having a first node for receiving the reference current, for converting the reference current into a corresponding reference voltage (Vref), a second circuit branch (232o), having a second node for receiving a regulation current (Ii), in current mirror configuration with the first circuit branch for mirroring a current (Img) corresponding to the reference current, the second circuit branch generating by conversion a non-regulated voltage (Vgen) corresponding to the mirrored current and to the regulation current, and voltage regulator means (N3g,240) receiving the reference voltage and the non-regulated voltage for regulating the sense amplifier biasing voltage by controlling the non-regulated voltage through the regulation current.
-
公开(公告)号:DE602008003150D1
公开(公告)日:2010-12-09
申请号:DE602008003150
申请日:2008-04-21
Applicant: ST MICROELECTRONICS SA , ST MICROELECTRONICS SRL
Inventor: LA ROSA FRANCESCO , CONTE ANTONINO
IPC: G11C16/22
-
公开(公告)号:DE602008002278D1
公开(公告)日:2010-10-07
申请号:DE602008002278
申请日:2008-04-21
Applicant: ST MICROELECTRONICS SA , ST MICROELECTRONICS SRL
Inventor: LA ROSA FRANCESCO , CONTE ANTONINO
IPC: G11C16/22
-
公开(公告)号:DE602008002277D1
公开(公告)日:2010-10-07
申请号:DE602008002277
申请日:2008-04-21
Applicant: ST MICROELECTRONICS SA , ST MICROELECTRONICS SRL
Inventor: LA ROSA FRANCESCO , CONTE ANTONINO
IPC: G11C16/22
-
公开(公告)号:FR3113326B1
公开(公告)日:2023-01-06
申请号:FR2008327
申请日:2020-08-06
Applicant: ST MICROELECTRONICS ROUSSET , ST MICROELECTRONICS SRL
Inventor: CONTE ANTONINO , LA ROSA FRANCESCO
Abstract: Le circuit intégré pour le calcul convolutif (CNVL) comprend une matrice (ARR) de points mémoires non volatils (MPTij) comprenant chacun une cellule mémoire résistive à changement de phase (PCMij) couplée à une ligne de bit (BLj), et un transistor bipolaire de sélection (BJTij) couplé en série à la cellule et ayant une borne de base reliée à une ligne de mot (WLi), un circuit convertisseur d’entrée (INCVRT) configuré pour recevoir et convertir des valeurs d’entrée (A1-A4) en signaux de tension (V1-V4) et pour appliquer successivement les signaux de tension (V1-V4) sur des lignes de bit sélectionnées (BL1-BL4) sur des intervalles de temps respectifs (t1-t4), et un circuit convertisseur de sortie (OUTCVRT) configuré pour intégrer sur les intervalles de temps successifs (t1-t4) les courants de lecture (IWL) résultant des signaux de tension (V1-V4) qui polarisent les cellules mémoires résistives à changement de phase respectives (PCMij) et circulant dans des lignes de mots sélectionnées, et pour convertir les courants de lecture intégrés (IWL) en valeurs de sortie (Bi). Figure de l’abrégé : Fig 4
-
公开(公告)号:IT201700108905A1
公开(公告)日:2019-03-28
申请号:IT201700108905
申请日:2017-09-28
Applicant: ST MICROELECTRONICS SRL
Inventor: CONTE ANTONINO
-
9.
公开(公告)号:ITUA20164741A1
公开(公告)日:2017-12-29
申请号:ITUA20164741
申请日:2016-06-29
Applicant: ST MICROELECTRONICS SRL , ST MICROELECTRONICS CROLLES 2 SAS , ST MICROELECTRONICS ROUSSET
Inventor: CONTE ANTONINO , CASTALDO ENRICO , BIANCHI RAUL ANDRES , LA ROSA FRANCESCO
IPC: G04F10/10
-
公开(公告)号:IT1404186B1
公开(公告)日:2013-11-15
申请号:ITMI20110306
申请日:2011-02-28
Applicant: ST MICROELECTRONICS SRL
Inventor: CONTE ANTONINO , DI MARTINO ALBERTO JOSE , MATRANGA GIOVANNI , GIAQUINTA MARIA
IPC: G05F1/575
-
-
-
-
-
-
-
-
-