-
公开(公告)号:KR1020080086179A
公开(公告)日:2008-09-25
申请号:KR1020070027994
申请日:2007-03-22
Applicant: 삼성중공업 주식회사
IPC: H03M1/12
CPC classification number: H03M1/1019 , H03M1/1023 , H03M1/1038 , H03M2201/6164 , H03M2201/6327 , H03M2201/639
Abstract: An analog-digital converter is provided to compensate for I/O characteristic errors using software by using compensation values of an offset and a gain stored during an inspection process. A signal amplifier(101) amplifies analog signals from plural channels and outputs the amplified result. A channel selector(103) selects one of the amplified signals from the plural channels. An ADC(Analog Digital Converter)(105) converts the analog signal of the selected channel to a digital signal and outputs a data signal. A buffer(109) buffers the data signal and outputs the buffered result. A compensation value memory(113) stores gain and offset compensation values. A signal processor(115) processes the data signal based on the offset and gain compensation values and outputs the data signal. A communication port(117) outputs the data signal from the signal processor to outside through an interface. A controller(111) controls the channel selector, the ADC, the buffer and the signal processor.
Abstract translation: 提供了一种模拟数字转换器,通过使用在检查过程中存储的偏移和增益的补偿值来补偿使用软件的I / O特性误差。 信号放大器(101)放大来自多个通道的模拟信号并输出放大的结果。 信道选择器(103)从多个信道中选择一个放大信号。 ADC(模拟数字转换器)(105)将所选通道的模拟信号转换为数字信号并输出数据信号。 缓冲器(109)缓冲数据信号并输出缓冲结果。 补偿值存储器(113)存储增益和偏移补偿值。 信号处理器(115)基于偏移和增益补偿值处理数据信号并输出数据信号。 通信端口(117)通过接口将来自信号处理器的数据信号输出到外部。 控制器(111)控制通道选择器,ADC,缓冲器和信号处理器。
-
公开(公告)号:KR200359926Y1
公开(公告)日:2004-08-27
申请号:KR2020040004547
申请日:2004-02-18
Applicant: 주식회사 지오네트
Inventor: 이병관
IPC: H03M1/10
CPC classification number: H03M1/0621 , H03M1/1023 , H03M1/66 , H03M2201/6164 , H03M2201/6372 , H03M2201/639
Abstract: 본 고안은 디지털회로에서 아나로그 출력을 내기위해 사용하는 디지털-아나로그 변환기의 출력오차를 보상하기위한 회로에 관한 것이다.
이를 위하여 디지털-아나로그 변환기의 비선형 출력특성을 부분적으로 선형화하는 방법을 제시하였다.
새로 고안된 방식은 디지털-아나로그 변환기의 비선형 출력 구간을 여러 개의 작은 구간으로 나누어 선형화를 하고, 이로부터 얻어진 방정식을 디지털-아나로그 변환기의 출력에 반영 시켜 출력 정밀도를 향상 시킨다.
본 고안은 목표로 하는 디지털-아나로그 변환기 출력정밀도에 대하여, 회로구현 방법, 선형화 방법 및 절차, 선형화 구간을 나누는 방법, 출력정밀도의 평가 방법을 수학적 접근을 통하여 정량화 하고 이를 바탕으로 오차보상회로를 구현한 것에 그 특징이 있다.-
公开(公告)号:KR1020060023341A
公开(公告)日:2006-03-14
申请号:KR1020040072157
申请日:2004-09-09
Applicant: 매그나칩 반도체 유한회사
Inventor: 이용섭
IPC: H03M1/10
CPC classification number: H03M1/1038 , H03M1/38 , H03M2201/20 , H03M2201/6164 , H03M2201/63
Abstract: 본 발명은 아날로그 디지탈 변환 장치에 관한 것으로, 특히 EPROM(Erasable Programmable Read Only Memory)과 아날로그 디지탈 변환기(Analog to Digital Converter; 이하 ADC)가 함께 내장된 시스템 온 칩에서 특정 오프셋 보정 회로를 별도로 구비하지 않고 오프셋 전압을 보정할 수 있도록 하는 기술을 개시한다. 이러한 본 발명은 테스트 시에 ADC의 오프셋 전압을 측정하여 EPROM의 특정 영역에 저장하고 아날로그 신호를 디지탈 신호로 변환한 이후에 그 디지탈 신호에서 EPROM에 저장된 오프셋 전압을 가감하여 오프셋 전압을 보정하기 때문에 큰 면적을 차지하는 보정회로를 사용하지 않으면서도 AD 변환 시간을 줄일 수 있도록 한다.
Abstract translation: 本发明涉及一种模数转换器,特别是涉及一种片上系统,其中EPROM(可擦除可编程只读存储器)和一个模数转换器 由此校正偏移电压。 本发明大是因为通过测量ADC的偏移电压在测试的时间并存储在EPROM的特定区域并调整为存储在数字信号中的EPROM中的模拟信号转换成数字信号后的偏移电压来校正偏移电压 这样可以在不使用区域补偿电路的情况下减少AD转换时间。
-
公开(公告)号:KR1020070019316A
公开(公告)日:2007-02-15
申请号:KR1020050074151
申请日:2005-08-12
Applicant: 엘지전자 주식회사
Inventor: 홍경철
CPC classification number: H03M1/0621 , H03M1/1019 , H03M1/1042 , H03M2201/6164 , H03M2201/6327
Abstract: 본 발명은 아날로그 디지털 변환기의 오차를 보정하기 위한 아날로그 디지털 변환기의 오차보정장치에 관한 것이다. 본 발명은, 아날로그 신호를 입력받는 입력신호 스위칭부; 상기 입력신호 스위칭부로 입력된 아날로그 신호를 디지털 신호로 변환시키는 ADC부; 상기 ADC부에서 변환된 신호를 처리하여 소정의 영상신호를 구현하고, ADC조정용 표준영상신호를 출력하는 신호처리부; 상기 신호처리부로부터 출력된 ADC조정용 표준영상신호를 저장하고, 이를 상기 입력신호 스위칭부에 제공하는 메모리부를 포함하는 것을 특징으로 한다. 상기 ADC조정용 표준영상신호는 소정의 ADC조정용 비디오 패턴을 포함한다. 상기 메모리부는 CF, XD, SD, MMC, SMC 또는 스틱형 중 적어도 어느 하나의 메모리 카드 형태로 구성된다. 따라서, ADC의 오차 보정을 위한 표준영상신호를 메모리에 저장하여 사용함으로써, 종래의 비디오 패턴 제너레이터와 같은 고가의 계측기를 사용하지 않음으로, 기기를 조작할 필요가 없고, 비용이 절감된다.
TV, 영상, ADC, 아날로그, 디지털, 변환, 오차, 보정, 신호-
公开(公告)号:KR1020060007153A
公开(公告)日:2006-01-24
申请号:KR1020040055910
申请日:2004-07-19
Applicant: 매그나칩 반도체 유한회사
Inventor: 오명규
IPC: H03M1/10
CPC classification number: H03M1/1038 , H03M1/1028 , H03M2201/20 , H03M2201/6164 , H03M2201/63
Abstract: 본 발명은 아날로그 디지털 컨버터 및 그의 오류 보정 방법에 관한 것으로서, 보다 상세하게는 아날로그 입력전압신호를 디지털 데이터로 변환하기 전에 일정레벨의 비교전압신호를 발생시켜 디지털 데이터로 변환한 후, 변환값과 이상적인 변환값을 비교하여 그 결과에 따라 그라운드전압레벨 또는 전원전압레벨의 변화를 보상함으로써 아날로그 디지털 컨버터의 오류를 보정하는 기술을 개시한다. 이를 위한 본 발명의 아날로그 디지털 컨버터는, 디지털값으로 변환할 아날로그 입력전압신호 또는 변환값의 오류를 감지하기 위한 아날로그의 비교입력전압신호 중 하나와 복수개의 기준전압신호를 순차적으로 각각 비교하여, 복수개의 비교값을 순차적으로 출력하는 제 1 비교부와, 상기 복수개의 비교값을 순차적으로 저장하는 레지스터와, 상기 아날로그 입력전압신호의 이상적인 디지털 변환값을 저장하는 이상 변환값 저장부와, 상기 레지스터에 저장된 변환값과 상기 이상적인 디지털 변환값을 비교하는 제 2 비교부와, 상기 제 2 비교부의 출력에 따라 저항값을 가변하여 그라운드전압레벨 및 전원전압레벨의 변화를 보상하여 복수개의 기준전압신호 및 상기 비교입력전압신호를 발생시키는 기준전압 발생부를 포함하여 구성하는 것을 특징으로 한다.
-
公开(公告)号:KR1020110040499A
公开(公告)日:2011-04-20
申请号:KR1020090097793
申请日:2009-10-14
Applicant: 삼성전기주식회사
IPC: H03M1/10
CPC classification number: H03M1/1038 , H03M1/12 , H03M2201/6164 , H03M2201/63 , H03M2201/65
Abstract: PURPOSE: A method for calibrating the gain and offset of an analog/digital converter is provided to correct input and output data by correcting the gain and offset of the analog/digital converter. CONSTITUTION: A plurality of preset signals are transmitted from a signal source(10) to a data collecting device(20) and a data operating device(30). The data collecting device transmits the processed signal to the data operating device by processing the preset signal. The preset signal transmitted from the signal source is stored in the data operating device. The gain and offset of the analog/digital converter is operated by comparing the preset signal with the transmitted signal. The gain and offset is transmitted to the data collecting device. The gain and offset of the analog/digital converter is changed into the gain and offset operated by the data operating device.
Abstract translation: 目的:提供一种用于校准模拟/数字转换器的增益和偏移量的方法,以通过校正模拟/数字转换器的增益和偏移来校正输入和输出数据。 构成:从信号源(10)向数据收集装置(20)和数据操作装置(30)发送多个预设信号。 数据采集装置通过处理预设信号将经处理的信号发送到数据操作装置。 从信号源发送的预设信号存储在数据操作装置中。 模拟/数字转换器的增益和偏移通过将预设信号与发送信号进行比较来进行操作。 增益和偏移被传送到数据采集装置。 模拟/数字转换器的增益和偏移量由数据操作装置改变为增益和偏移量。
-
公开(公告)号:KR1020060084119A
公开(公告)日:2006-07-24
申请号:KR1020050004139
申请日:2005-01-17
Applicant: 삼성전자주식회사
Inventor: 남궁윤
IPC: H03M1/10
CPC classification number: H03M1/1038 , H03M1/1033 , H03M2201/192 , H03M2201/20 , H03M2201/6164 , H03M2201/63 , H03M2201/6372
Abstract: 본 발명은 센서에 의해 측정된 물리적 신호의 크기를 원하는 측정값으로 매핑하는 방법에 있어서 물리적 신호의 크기를 디지털 값으로 변환하는 아날로그 디지털 컨버터의 게인 편차에 의한 에러를 보상하는 캘리브레이션 방법에 관한 것이다.
본 발명에 따른 ADC의 캘리브레이션 방법은 ADC를 게인의 크기에 따라 표준의 게인을 가지는 표준 게인 그룹, 표준보다 높은 게인을 가지는 하이 게인 그룹, 그리고 표준보다 낮은 게인을 가지는 로우 게인 그룹들로 분류하는 과정; 상기 분류된 그룹들 각각에 상당하는 변환식들을 설정하는 과정; ADC에 의해 아날로그값을 디지털 값으로 변환하고, 디지털 변환된 값을 ADC가 속한 그룹에 해당하는 변환식에 의해 원하는 측정값으로 매핑하는 과정; 및 매핑된 측정값을 상기 ADC가 속한 그룹을 참조하여 캘리브레이션하는 과정을 포함하는 것을 특징으로 한다.
본 발명에 따른 ADC의 캘리브레이션 방법은 ADC의 게인 편차에 의한 측정값의 오류를 보상함으로써 정확한 측정값을 얻게 하는 효과를 가진다.-
公开(公告)号:KR1020050096714A
公开(公告)日:2005-10-06
申请号:KR1020040022376
申请日:2004-03-31
IPC: H03M1/10
CPC classification number: H03M1/1038 , H03M1/1028 , H03M1/108 , H03M2201/20 , H03M2201/6164 , H03M2201/63 , H03M2201/657
Abstract: 본 발명은 시그마-델터 방식 아날로그-디지털 변환기의 BIST 및 BISC 장치에 관한 것으로서, 시그마-델타 모듈레이터(23)에서 변환된 신호가 디지털필터(25)로 입력되기 전에 직접적으로 테스트 및 조정(test & calibration)을 행한다. 본 발명에 따르면, 소정의 파형을 생성하여 파형신호로써 출력하는 파형 발생기; 상기 파형 발생기에서 출력되는 파형신호를 PCM방식으로 변환하는 시그마-델타 모듈레이터; 상기 변환된 PCM 신호를 사전에 저장되어 있는 정상 파형과 비교하고 분석하는 비교기와, 비교기에서 출력되는 신호를 정상 파형에 매핑한 디코딩 정보를 저장하는 수단과, 이 매핑된 디코딩정보를 참고하여 상기 비교기에서 출력되는 신호를 이진수 데시멀 값으로 변환시키는 프로그램가능한 디코더로 구성되는 프로그램가능한 디지털필터를 포함한다. 상기 파형 발생기는 적어도 두 개의 파형신호를 발생하고, 상기 프로그램가능한 디코더는 제1의 파형신호에 의해 최초에 한번 프로그램되고 나서, 이후의 후속 파형신호가 입력되는 동안 이를 이진수 데시멀값으로 변환시키며, 적절하게 아날로그에서 디지털로 변환된 파형신호 중 하나를 다시 상기 비교기로 피드백하는 것을 특징으로 한다.
-
-
-
-
-
-
-