-
公开(公告)号:KR1020080086179A
公开(公告)日:2008-09-25
申请号:KR1020070027994
申请日:2007-03-22
Applicant: 삼성중공업 주식회사
IPC: H03M1/12
CPC classification number: H03M1/1019 , H03M1/1023 , H03M1/1038 , H03M2201/6164 , H03M2201/6327 , H03M2201/639
Abstract: An analog-digital converter is provided to compensate for I/O characteristic errors using software by using compensation values of an offset and a gain stored during an inspection process. A signal amplifier(101) amplifies analog signals from plural channels and outputs the amplified result. A channel selector(103) selects one of the amplified signals from the plural channels. An ADC(Analog Digital Converter)(105) converts the analog signal of the selected channel to a digital signal and outputs a data signal. A buffer(109) buffers the data signal and outputs the buffered result. A compensation value memory(113) stores gain and offset compensation values. A signal processor(115) processes the data signal based on the offset and gain compensation values and outputs the data signal. A communication port(117) outputs the data signal from the signal processor to outside through an interface. A controller(111) controls the channel selector, the ADC, the buffer and the signal processor.
Abstract translation: 提供了一种模拟数字转换器,通过使用在检查过程中存储的偏移和增益的补偿值来补偿使用软件的I / O特性误差。 信号放大器(101)放大来自多个通道的模拟信号并输出放大的结果。 信道选择器(103)从多个信道中选择一个放大信号。 ADC(模拟数字转换器)(105)将所选通道的模拟信号转换为数字信号并输出数据信号。 缓冲器(109)缓冲数据信号并输出缓冲结果。 补偿值存储器(113)存储增益和偏移补偿值。 信号处理器(115)基于偏移和增益补偿值处理数据信号并输出数据信号。 通信端口(117)通过接口将来自信号处理器的数据信号输出到外部。 控制器(111)控制通道选择器,ADC,缓冲器和信号处理器。
-
公开(公告)号:KR1020060005837A
公开(公告)日:2006-01-18
申请号:KR1020040054817
申请日:2004-07-14
Applicant: 삼성전자주식회사
Inventor: 변상욱
CPC classification number: H03M1/0607 , H03M1/0621 , H03M1/70 , H03M1/742 , H03M2201/615 , H03M2201/6327 , H03M2201/639
Abstract: 출력 범위를 가변할 수 있고, 미세하게 출력전압을 가변할 수 있는 디지털/아날로그 변환기 및 디지털/아날로그 변환방법이 개시되어 있다. 디지털/아날로그 변환기는 커런트 셀, 기준전류소스, 및 출력저항을 포함한다. 기준전류소스는 가변적인 기준전류를 흘려주고, 커런트 셀이 공급할 수 있는 최대전류가 기준전류의 2배가 되도록 한다. 디지털/아날로그 변환방법은 전류제공단계, 기준전류제공단계, 및 출력전압제공단계를 포함한다. 기준전류제공단계는 가변적인 기준전류를 흘려주고, 전류제공단계에서 제공하는 최대전류의 크기가 기준전류의 2배가 되도록 한다. 따라서, 디지털/아날로그 변환기의 출력범위를 가변할 수 있고, 미세하게 출력전압을 가변할 수 있다.
Abstract translation: 公开了能够改变输出范围并且精细地改变输出电压的数字/模拟转换器和数字/模拟转换方法。 数字 - 模拟转换器包括电流单元,参考电流源和输出电阻器。 参考电流源流过可变的参考电流,使得可由当前单元提供的最大电流是参考电流的两倍。 数字/模拟转换方法包括电流提供步骤,参考电流提供步骤和输出电压提供步骤。 参考电流提供步骤允许可变的参考电流流动,并且在电流提供步骤中提供的最大电流的大小是参考电流的两倍。 因此,数模转换器的输出范围可以改变,并且输出电压可以精细地改变。
-
公开(公告)号:KR1020150029087A
公开(公告)日:2015-03-18
申请号:KR1020130107784
申请日:2013-09-09
Applicant: 삼성전자주식회사
Inventor: 김종팔
IPC: H03M1/12
CPC classification number: H03M1/1023 , H03M1/0621 , H03M1/1047 , H03M1/38 , H03M2201/2233 , H03M2201/639
Abstract: 캘리브레이션을 수행하는 아날로그 디지털 컨버터 및 그 캘리브레이션 방법이 개시된다. 일실시예에 따른 아날로그 디지털 컨버터는, 디지털 아날로그 컨버터에 인가되는 신호의 크기를 순차적으로 제어하고, 순차적으로 제어되는 신호에 기초하여 출력되는 비교기의 비교 결과를 분석함으로써 아날로그 디지털 컨버터의 오프셋을 캘리브레이션할 수 있다.
Abstract translation: 公开了一种用于执行校准的模数转换器及其校准方法。 根据一个实施例的模数转换器顺序地控制施加到数模转换器的信号的尺寸,并通过分析基于比较器的顺序控制信号输出的比较结果来校准模数转换器的偏移。
-
公开(公告)号:KR200359926Y1
公开(公告)日:2004-08-27
申请号:KR2020040004547
申请日:2004-02-18
Applicant: 주식회사 지오네트
Inventor: 이병관
IPC: H03M1/10
CPC classification number: H03M1/0621 , H03M1/1023 , H03M1/66 , H03M2201/6164 , H03M2201/6372 , H03M2201/639
Abstract: 본 고안은 디지털회로에서 아나로그 출력을 내기위해 사용하는 디지털-아나로그 변환기의 출력오차를 보상하기위한 회로에 관한 것이다.
이를 위하여 디지털-아나로그 변환기의 비선형 출력특성을 부분적으로 선형화하는 방법을 제시하였다.
새로 고안된 방식은 디지털-아나로그 변환기의 비선형 출력 구간을 여러 개의 작은 구간으로 나누어 선형화를 하고, 이로부터 얻어진 방정식을 디지털-아나로그 변환기의 출력에 반영 시켜 출력 정밀도를 향상 시킨다.
본 고안은 목표로 하는 디지털-아나로그 변환기 출력정밀도에 대하여, 회로구현 방법, 선형화 방법 및 절차, 선형화 구간을 나누는 방법, 출력정밀도의 평가 방법을 수학적 접근을 통하여 정량화 하고 이를 바탕으로 오차보상회로를 구현한 것에 그 특징이 있다.-
公开(公告)号:KR101886717B1
公开(公告)日:2018-08-08
申请号:KR1020180042945
申请日:2018-04-12
Applicant: 고려대학교 산학협력단
IPC: H03M1/06
CPC classification number: H03M1/0607 , H03M2201/639
Abstract: 본발명은외부영향을받거나반도체소자성능이변할때 이에견고한내방사선아날로그-디지털변환회로및 디지털신호보상방법, 상기방법을수행하기위한기록매체에관한것으로, 단일이벤트효과로인한영향을줄일수 있도록복수개의스위치드캐패시터가샘플페이즈또는홀드페이즈에대응하여스위칭동작하는샘플앤드홀드; 상기샘플앤드홀드가비-반전입력단자(+단자)에연결되며, 누적방사선량효과에의해변하는회로성능을보상할수 있도록제1 단의비교기를가변저항으로모델링한비교기회로; 및상기비교기회로의반전입력단자(-단자)와축차비교레지스터로직사이에직렬로연결되며, 외부레퍼런스전압을통해누적방사선량효과에의한상기비교기의오프셋을계산하며, 보상저항을통해계산된오프셋을제거하는저항기반디지털-아날로그컨버터를포함한다.
-
公开(公告)号:KR1020150123353A
公开(公告)日:2015-11-04
申请号:KR1020140049077
申请日:2014-04-24
Applicant: 한국과학기술원
IPC: H03M1/66
CPC classification number: H03M1/66 , H03M3/02 , H03M2201/615 , H03M2201/639
Abstract: 본실시예는, 디지털아날로그변환기에포함된각 셀에서발생하는차동출력의합이제로가되도록하는제로출력단계에서각 셀에서입력되는제로디지털데이터를무작위로결정하여클럭신호에따라디지털아날로그변환기의출력으로출력시키고, 출력제어스위치를이용하여디지털아날로그변환기에서발생하는차동출력을클럭신호에따라제로로출력시킴으로써디지털입력신호를아날로그신호로변환하는과정에있어서발생하는왜곡및 노이즈를효과적으로감쇄시킬수 있는영 복귀방식을이용한디지털아날로그변환기및 그방법을제공한다.
Abstract translation: 本发明提供一种通过使用归零技术将数字转换为模拟的装置和方法。 根据本发明的一个实施例,在零输出步骤中随机确定在每个单元中输入的零数字数据,其中在数字到模拟转换装置中包括的每个单元中产生的差分输出之和变为零并由 根据时钟信号将模拟转换为数字的装置的输出。 此外,输出控制开关用于根据时钟信号输出在数字到模拟转换装置中产生的差分输出为零,从而有效地衰减在将数字输入信号转换为模拟信号的处理期间产生的失真和噪声 。
-
公开(公告)号:KR1020080046484A
公开(公告)日:2008-05-27
申请号:KR1020060116006
申请日:2006-11-22
Applicant: 삼성전자주식회사
IPC: H03M1/12
CPC classification number: H03M1/1019 , H03M1/1023 , H03M1/1071 , H03M2201/639 , H03M2201/64 , H03M2201/65
Abstract: An analog-to-digital conversion method is provided to secure a correct analog-to-digital conversion process by modifying upper bits wrongly outputted by parasitic capacitors, a finite voltage gain, noise by a temperature, and a feed-through. An analog-to-digital conversion method includes the steps of: generating a lamp signal corresponding to digital data while changing an upper (N-K) bit of the digital data(S02); comparing a sensed image signal with the lamp signal(S03); determining a value of the upper (N-K) bit of the digital data according to a comparison of the lamp signal and the sensed image signal(S04); generating the lamp signal corresponding to the digital data while changing a lower (K+1) bit of the digital data(S05); comparing a voltage level of the sensed image signal with the sum of the lamp signal and a compensation value(S06); determining a value of a lower K bit of the digital data when the sum of the lamp signal and the compensation value is equal to the voltage level of the sensed image signal(S07); and adjusting the value of the upper (N-K) bit of the digital data according to a most significant 2-bit value of the lower (K+1) bit(S08).
Abstract translation: 提供了一种模数转换方法,用于通过修改由寄生电容器错误输出的高位,有限电压增益,噪声,温度和馈通来确保正确的模数转换过程。 一种模数转换方法包括以下步骤:在改变数字数据的上(N-K)位的同时产生对应于数字数据的灯信号(S02); 将感测到的图像信号与灯信号进行比较(S03); 根据灯信号和感测图像信号的比较,确定数字数据的上(N-K)位的值(S04); 在改变数字数据的较低(K + 1)位的同时,产生与数字数据对应的灯信号(S05); 将感测图像信号的电压电平与灯信号和补偿值的和进行比较(S06); 当灯信号和补偿值的总和等于感测图像信号的电压电平时,确定数字数据的较低K位的值(S07); 并根据较低(K + 1)比特的最高有效2比特值调整数字数据的上(N-K)比特的值(S08)。
-
公开(公告)号:KR1020160108943A
公开(公告)日:2016-09-21
申请号:KR1020150032425
申请日:2015-03-09
Applicant: 울산과학기술원
CPC classification number: H03M1/1023 , H03M1/466 , H03M2201/639
Abstract: 본발명의지연고정루프를이용한오프셋보정장치는, 입력디지털신호를아날로그신호로변환하여비교기로공급하는 DAC와, 상기 DAC로부터제공되는샘플링및 홀딩된입력신호의레벨과아날로그출력신호의레벨을비교하여하이또는로우레벨의비교신호를출력하는상기비교기와, 상기비교기로부터의비교신호출력을이용하여상기비교기의오프셋을검출하고, 그검출결과에의거하여상기비교기의스위칭을조정하는디지털 DLL부와, 상기비교신호의출력중 어느신호가시간적으로빠른지를판단하여하이또는로우레벨의출력을 SAR 로직부로전달하는결정로직부와, 상기결정로직부로부터제공되는하이또는로우레벨의출력에의거하여최상위비트에서부터최하위비트까지순차적으로기 설정된 n비트수만큼의디지털신호를출력하는상기 SAR 로직부를포함할수 있다.
Abstract translation: 本发明涉及使用延迟锁定环(DLL)的偏移补偿装置。 使用延迟锁定环路的偏移补偿装置可以包括:DAC,其将输入数字信号转换为模拟信号,并将模拟信号提供给比较器; 比较器,其将由DAC提供的采样和保持输入信号的电平与模拟输出信号的电平进行比较,并输出高电平或低电平比较信号; 数字DLL单元,其通过使用来自比较器的比较信号的输出来检测比较器的偏移,并且基于检测结果控制比较器的切换; 确定逻辑单元,其确定比较信号的输出中的哪一个在其他信号之前,并将高电平或低电平输出发送到SAR逻辑单元; 以及SAR逻辑单元,其基于由确定逻辑单元提供的高电平或低电平输出,顺序地输出等于从最上位到最低位的预设n位的数量的数字信号。
-
公开(公告)号:KR1020080064294A
公开(公告)日:2008-07-09
申请号:KR1020070001033
申请日:2007-01-04
Applicant: 콘티넨탈 오토모티브 시스템 주식회사
Inventor: 장형태
IPC: H03M1/12
CPC classification number: H03M1/0607 , H03M1/0845 , H03M1/089 , H03M2201/6107 , H03M2201/615 , H03M2201/6327 , H03M2201/639
Abstract: An AD converter and a method for correcting a conversion error are provided to output an accurate AD conversion result regardless of variation of a reference voltage by implementing an error correction processing based on a fixed input voltage. A method for correcting conversion error includes the steps of: receiving an input voltage from a predetermined circuit having an AD converter(S100); performing an AD conversion based on a predetermined reference voltage and data format(S104); determining whether the reference voltage is changed or not(S106); generating an error value by comparing the input voltage with the operating measurement value of the AD conversion based on the determined result(S112); and correcting a converting error by multiplying the operating measurement value of the AD conversion by a correction value corresponding to the error value(S114).
Abstract translation: 提供AD转换器和用于校正转换误差的方法,通过实施基于固定输入电压的纠错处理,而不管参考电压的变化,输出精确的AD转换结果。 用于校正转换误差的方法包括以下步骤:从具有AD转换器的预定电路接收输入电压(S100); 基于预定参考电压和数据格式执行AD转换(S104); 确定参考电压是否改变(S106); 通过基于所确定的结果将输入电压与AD转换的操作测量值进行比较来产生误差值(S112); 以及通过将AD转换的操作测量值乘以与误差值相对应的校正值来校正转换误差(S114)。
-
公开(公告)号:KR1020040058462A
公开(公告)日:2004-07-05
申请号:KR1020020084681
申请日:2002-12-27
Applicant: (주) 유엘에스
Inventor: 한건호
IPC: H03M1/06
CPC classification number: H03M1/06 , H03M2201/639 , H03M2201/931
Abstract: PURPOSE: A method and an apparatus for removing an error of an A/D converter are provided to simplify a structure of a circuit by using only an A/D converter. CONSTITUTION: A signal having an arbitrary frequency is generated by using an oscillator. A process for sampling and holding a waveform signal is performed in an oscillating process. An original signal is added to the signal after the sampling process and the holding process are performed. A voltage signal of the adding process is converted to a digital signal by using an ADC1. The voltage signal is converted to the digital signal by using an ADC2. A subtraction process is performed to obtain a difference between the digital signals.
Abstract translation: 目的:提供用于消除A / D转换器的误差的方法和装置,以通过仅使用A / D转换器来简化电路的结构。 构成:使用振荡器产生具有任意频率的信号。 在振荡处理中进行采样和保持波形信号的处理。 在采样处理之后将原始信号添加到信号并进行保持处理。 通过使用ADC1将加法处理的电压信号转换为数字信号。 电压信号通过使用ADC2转换为数字信号。 执行减法处理以获得数字信号之间的差异。
-
-
-
-
-
-
-
-
-