一种带校正的逐次逼近模数转换器及其校正方法

    公开(公告)号:CN105811979A

    公开(公告)日:2016-07-27

    申请号:CN201610120732.3

    申请日:2016-03-03

    CPC classification number: H03M1/1028 H03M1/145 H03M2201/622 H03M2201/6354

    Abstract: 本发明公开了一种带校正的逐次逼近模数转换器及其校正方法。基于共模电压复位的全差分结构DAC,电容的失配误差通过模拟后台校正技术消除。对于理想的二进制电容阵列,一个电容的权重与其低位所有电容的权重之和是相等的,但是电容失配导致它们有所不同。该校正技术通过冗余切换,实现待校正电容与其低位所有电容之和的权重比较,根据待校正电容冗余切换和正常切换两次切换的结果以及待校正电容的切换方向,在后台更新和存储每一位待校正电容的校正码字,并在ADC转换时通过一个校正DAC把校正码字的累加值转换成模拟量耦合到主DAC上。系统对需要校正的所有电容依次进行校正并循环。

    一种新型高精度电容自校准逐次逼近型模数转换器

    公开(公告)号:CN105933004A

    公开(公告)日:2016-09-07

    申请号:CN201610239462.8

    申请日:2016-04-15

    CPC classification number: H03M1/1009 H03M2201/6354

    Abstract: 本发明中公开了一种新型高精度电容自校准逐次逼近型模数转换器,其特征在于,包括若干调整电容阵列、一校准存储器、一逐次逼近控制逻辑单元和一校准控制逻辑单元;其中,每一位待调整的采样电容Ci分别连接一调整电容阵列;调整电容阵列包括补偿电容和剩余电容,补偿电容的上极板和剩余电容的上极板均与采样电容上极板公共端连接,补偿电容下极板与Ci的下极板连接,剩余电容的下极板与采样电容Ci+1的下极板连接;比较器输出端经一选通开关、校准控制逻辑单元与该校准存储器连接;校准存储器分别与每一补偿电容的开关控制端和剩余电容的开关控制端连接;比较器输出端经一选通开关、逐次逼近控制逻辑单元与采样电容下极板开关控制端连接。

    一种流水线式模数转换器

    公开(公告)号:CN106130552A

    公开(公告)日:2016-11-16

    申请号:CN201610435061.X

    申请日:2016-06-16

    Inventor: 张科峰 张云福

    CPC classification number: H03M1/1014 H03M1/1245 H03M1/164 H03M2201/6354

    Abstract: 本发明公开了一种流水线式模数转换器,解决了目前电容失配导致流水线式ADC非线性度增大的问题,所述流水线式模数转换器包括流水级电路(1~N),任一单级电路包括子模数转换器(10)、子数模转换器(20)和余量放大器模块(30);余量放大器模块(30)包括开关模块(31)、电容模块(32)、运算放大器(33)和电容选择控制子电路(34);电容选择控制子电路(34)用于控制开关模块(31)的开关状态,以从电容模块(32)的多个电容中随机选择电容分别对应与子数模转换器(20)的输出端和运算放大器(33)的输出端连接。实现了将电容失配引起的固定误差转换为随机误差,使得整个流水线式ADC的线性度免受电容失配的影响。

    디지털 아날로그 변환기의 고속화장치 및 고속화방법
    4.
    发明授权
    디지털 아날로그 변환기의 고속화장치 및 고속화방법 有权
    数字模拟控制器的速度改进装置和方法

    公开(公告)号:KR101483954B1

    公开(公告)日:2015-01-21

    申请号:KR1020130109896

    申请日:2013-09-12

    Abstract: 본 발명에 따른 디지털 아날로그 변환기의 고속화장치에는, 디지털신호와 아날로그신호를 서로 변환시키기 위하여 적어도 두 개의 스위칭부가 포함되는 디지털 아날로그 변환기; 및 상기 스위칭부의 저항을 조정하는 캘리브레이션부가 포함되고, 상기 캘리브레이션부에는, 상기 스위칭부와 유사한 제 1 스위치 및 제 2 스위치; 상기 제 1 스위치 및 상기 제 2 스위치의 저항을 비교하는 비교기; 및 상기 비교기의 결과값을 증폭하여 출력하는 증폭기가 포함되고, 상기 증폭기의 출력값은 상기 적어도 두 개의 스위칭부로 각각 입력되어 상기 적어도 두 개의 스위칭부의 저항값을 조정한다. 본 발명에 따르면, 디지털 아나로그 변환기를 고속으로 동작시킬 수 있는 효과를 기대할 수 있다.

    Abstract translation: 本发明涉及以高速率操作数字模拟转换器(DAC)的装置和方法。 根据本发明的用于操作DAC的装置包括:数字模拟转换器,其包括用于相互转换数字信号和模拟信号的至少两个开关单元; 以及用于校准开关单元的电阻的校准单元。 校准单元包括:类似于开关单元的第一和第二开关; 比较器,用于比较第一开关的电阻和第二开关的电阻; 以及放大器,通过放大结果值来输出比较器的结果值。 放大器的输出值被输入到至少两个开关单元以校准开关单元的电阻。 根据本发明,可以高速率地操作DAC。

    시분할 아날로그-디지털 변환기 및 그 캘리브레이션 방법
    5.
    发明公开
    시분할 아날로그-디지털 변환기 및 그 캘리브레이션 방법 审中-实审
    时分模拟数字转换器和校准方法

    公开(公告)号:KR1020170135622A

    公开(公告)日:2017-12-08

    申请号:KR1020160103052

    申请日:2016-08-12

    Inventor: 김철우 박윤수

    CPC classification number: H03M1/1009 H03M1/1245 H03M2201/6354

    Abstract: 본발명의한 실시예에따른시분할아날로그-디지털변환기는, 복수의채널각각에위치하고, 입력되는아날로그신호를복수의부분디지털신호로변환시키는복수의아날로그-디지털변환부; 상기복수의채널각각에위치하고, 복수의대역폭조정신호에따라상기복수의채널의복수의샘플링대역폭을조정하는복수의샘플링대역폭조정부; 및상기복수의샘플링대역폭을추정하고, 상기복수의샘플링대역폭을서로일치시키는상기복수의대역폭조정신호를생성하는샘플링대역폭제어부를포함한다.

    Abstract translation: 根据本发明 - 数字转换器的一个实施例中位于每个多个通道,多个模拟到模拟信号输入转换为所述多个部分的数字信号到数字转换器中的时间分割的模拟; 多个采样带宽调整单元,其位于所述多个通道中的,分别调整所述多个所述多个按照多个带宽调整信号的信道的采样带宽的; 以及用于估计所述多个的采样带宽和产生多个带宽调整信号的所述多个采样带宽中的每个匹配的采样带宽控制单元。

    오차 보상을 위한 AD 변환 장치
    6.
    发明公开
    오차 보상을 위한 AD 변환 장치 有权
    用于校正错误的模拟数字转换

    公开(公告)号:KR1020130062891A

    公开(公告)日:2013-06-13

    申请号:KR1020120140361

    申请日:2012-12-05

    Inventor: 김종혁

    Abstract: PURPOSE: An AD(Analog-to-Digital) conversion device for error compensation is provided to output a digital signal through more accurate AD conversion. CONSTITUTION: An AD conversion device(100) includes an analog signal input unit(110), an AD conversion unit(120), a constant number generation unit(140), and a digital signal output unit(130). The analog signal input unit generates an analog voltage value by receiving an analog signal from an external sensor(10). The AD conversion unit converts an analog voltage value into a digital signal. The constant number generation unit generates at least one compensation constant number for compensating an error in the analog voltage value. The digital signal output unit outputs the digital signal in which an error is compensated by applying a compensation constant number to the digital signal. [Reference numerals] (10) External sensor; (110) Analog signal input unit; (120) AD conversion unit; (130) Digital signal output unit; (140) Constant number generation unit

    Abstract translation: 目的:提供用于误差补偿的AD(模数转换)转换装置,通过更精确的AD转换输出数字信号。 构成:AD转换装置(100)包括模拟信号输入单元(110),AD转换单元(120),常数产生单元(140)和数字信号输出单元(130)。 模拟信号输入单元通过从外部传感器(10)接收模拟信号来产生模拟电压值。 AD转换单元将模拟电压值转换为数字信号。 常数产生单元产生用于补偿模拟电压值中的误差的至少一个补偿常数。 数字信号输出单元通过对数字信号施加补偿常数来输出补偿误差的数字信号。 (附图标记)(10)外部传感器; (110)模拟信号输入单元; (120)AD转换单元; (130)数字信号输出单元; (140)恒定数生成单元

    주파수 특성 향상을 위한 가변 특성의 평준화 저항 회로
    7.
    发明公开
    주파수 특성 향상을 위한 가변 특성의 평준화 저항 회로 失效
    频率特性电阻传感器电路频率特征

    公开(公告)号:KR1020080086752A

    公开(公告)日:2008-09-26

    申请号:KR1020070028844

    申请日:2007-03-23

    Inventor: 윤광섭 김판수

    Abstract: A resistor averaging circuit is provided to adjust an averaging resistor value according to an input frequency by obtaining an optimal resistance according to the input frequency and then changing the optimal resistance. A resistor averaging circuit receives a pre-amplifier load resistance(R0) and an output voltage of a pre-amplifier stage. An averaging resistor(R1) is series-connected to the resistor averaging circuit, which outputs an averaged voltage through a BOTTOM terminal. An interpolation block(2) is arranged to be adjacent to the averaging resistor. MOS(Metal Oxide Semiconductor) transistors are series-connected in the interpolation block. The averaging resistor outputs 2^(n-1) optimal resistor values according to an input frequency. Two averaging resistors are series-connected to form one averaging resistor.

    Abstract translation: 提供电阻平均电路,通过根据输入频率获得最佳电阻,然后改变最佳电阻,根据输入频率调整平均电阻值。 电阻平均电路接收前置放大器负载电阻(R0)和前置放大器级的输出电压。 平均电阻(R1)串联连接到电阻平均电路,其通过BOTTOM端子输出平均电压。 插值块(2)被布置成与平均电阻器相邻。 MOS(金属氧化物半导体)晶体管串联在插值块中。 平均电阻根据输入频率输出2 ^(n-1)个最优电阻值。 两个平均电阻串联连接形成一个平均电阻。

Patent Agency Ranking