集成电路器件及其制造方法
    1.
    发明公开

    公开(公告)号:CN119789519A

    公开(公告)日:2025-04-08

    申请号:CN202411352136.9

    申请日:2024-09-26

    Abstract: 在根据实施例的集成电路器件及其制造方法中,在包括用于具有基于缩小尺寸而减小的面积的器件区域的背面配电网络在内的结构中,接触融合桥形成在源极/漏极接触件上,并且因此,可以降低制造工艺的难度并且可以增强电特性。

    包括多桥沟道场效应晶体管的半导体器件

    公开(公告)号:CN119521760A

    公开(公告)日:2025-02-25

    申请号:CN202410342405.7

    申请日:2024-03-25

    Abstract: 一种半导体器件,包括:下层间绝缘层;第一有源图案和第二有源图案,在下层间绝缘层上;栅电极,在第一有源图案和第二有源图案上;第一源区,在栅电极的第一侧上;第二源区,在栅电极的第二侧上;第三源区,在栅电极的第一侧上;漏区,在栅电极的第二侧上;第一接触部,与栅电极相邻,并且连接到第一源区和第三源区;第二接触部,与栅电极相邻,并且连接到第二源区;第三接触部,与栅电极相邻,并且连接到漏区;下布线层,在下层间绝缘层内部;以及通孔,将下布线层和第一接触部连接。

    集成电路半导体器件
    3.
    发明公开

    公开(公告)号:CN119155987A

    公开(公告)日:2024-12-17

    申请号:CN202410651686.4

    申请日:2024-05-23

    Abstract: 一种集成电路半导体器件,包括:基底层,包括第一表面和第二表面;栅极结构,在基底层的第一表面上;第一源漏区,在栅极结构的一侧上;第二源漏区,在栅极结构的另一侧上;第一占位部,在第一源漏区的下部中的基底层中,并且电连接到第一源漏区;第二占位部,在第二源漏区的下部中的基底层中;以及金属电力轨,在基底层的第二表面上的第一占位部和第二占位部上,并且电连接到第一占位部。

    半导体器件及其制造方法
    4.
    发明公开

    公开(公告)号:CN118899314A

    公开(公告)日:2024-11-05

    申请号:CN202410533945.3

    申请日:2024-04-30

    Abstract: 本公开提供了半导体器件及其制造方法。一种半导体器件可以包括支撑构件、有源区、源极区和漏极区以及栅电极。支撑构件可以包括基板绝缘层,该基板绝缘层包括分隔绝缘体和设置在分隔绝缘体之间的空间处的电源布线。有源区可以设置在电源布线上。源极区和漏极区可以与有源区相邻地设置。栅电极可以设置在有源区上。

    半导体器件
    6.
    发明公开
    半导体器件 审中-公开

    公开(公告)号:CN112420697A

    公开(公告)日:2021-02-26

    申请号:CN202010715381.7

    申请日:2020-07-23

    Abstract: 一种半导体器件包括:衬底,包括第一有源区和第二有源区;第一源极/漏极图案,在第一有源区上;第二源极/漏极图案,在第二有源区上;分隔电介质图案,在第一源极/漏极图案与第二源极/漏极图案之间的衬底上;以及第一接触图案,在第一源极/漏极图案上,其中第一接触图案包括:第一金属图案;第一阻挡图案,在第一金属图案与第一源极/漏极图案之间;以及第二阻挡图案,在第一阻挡图案与第一源极/漏极图案之间,其中第一阻挡图案接触分隔电介质图案并且沿着第一金属图案的与分隔电介质图案相邻的侧壁延伸。

Patent Agency Ranking