-
公开(公告)号:CN102224704A
公开(公告)日:2011-10-19
申请号:CN200980140460.1
申请日:2009-11-12
Applicant: 松下电器产业株式会社
CPC classification number: H04L9/0637 , H04L2209/12 , H04L2209/20 , H04L2209/30
Abstract: 内容解密处理装置(2000)将对组块的末尾的密码块进行解密时计算出的链接值与内容类型和帧序号建立关联地存储至组块间链接值保持部(216),在对组块的开头的密码块进行解密的情况下,当组块间链接值保持部(216)中存在与该组块的内容类型和帧序号相对应地存储着的链接值时,采用与该组块的内容类型和帧序号相对应地存储在组块间链接值保持部(216)的链接值,对组块的开头的密码块进行解密,从而即使进行解密的数据流为在属于第1种密码帧的密码组块之间存在有属于第2种密码帧的密码组块的数据结构,也能够正确地对数据流进行解密。
-
公开(公告)号:CN102171967A
公开(公告)日:2011-08-31
申请号:CN200980139367.9
申请日:2009-09-04
Applicant: 松下电器产业株式会社
CPC classification number: H04L7/0008 , G06F1/12 , H04L5/1469 , H04L5/16 , H04L25/0272 , H04L25/0298
Abstract: 本发明提供一种接口电路。主机设备(1)的LSI(10)基于基准时钟(RFC1),个别地生成发送用时钟(TC1)和接收用时钟(RC1)。并且,还生成辅助设备(2)用的基准时钟(RFC2)。基准时钟(RFC2)被转换为差动时钟后发送给辅助设备(2)。辅助设备(2)的LSI(20)基于由差动时钟转换后的基准时钟(RFC3),个别地生成发送用时钟(TC2)和接收用时钟(RC2)。
-
公开(公告)号:CN101501995A
公开(公告)日:2009-08-05
申请号:CN200680055476.9
申请日:2006-11-15
Applicant: 松下电器产业株式会社
IPC: H03L7/085
CPC classification number: H03L7/089 , H03L7/0814 , H03L7/091 , H04L7/0337
Abstract: 本发明提供一种相位比较器,其中,比较期间检测部(11)将第一时钟信号的上升沿与第二时钟信号的上升沿之间的期间规定为比较期间,在比较期间内检测数据信号变化的有无。相位关系检测部(12)检测数据信号与基准时钟信号的相位关系,当通过比较期间检测部(11)在比较期间内检测出数据信号的变化时,输出相位关系的检测结果。
-
公开(公告)号:CN101243639A
公开(公告)日:2008-08-13
申请号:CN200680029867.3
申请日:2006-07-10
Applicant: 松下电器产业株式会社
IPC: H04L7/04
CPC classification number: H04L7/0004 , H04L25/14
Abstract: 一种数据接收装置,具有对接收到的数据信号进行相位调整,并将数据信号和与此相对应的时钟信号设定成预定的相位关系的比特相位同步电路(10)和在根据由比特相位同步电路(10)进行了相位调整的数据信号和与此相对应的时钟信号而检测出被输入到比特相位同步电路(10)的数据信号处于稳定状态时,输出检测信号的状态检测电路(20)。而且,比特相位同步电路(10)在接收到检测信号时,将数据信号的相位调整初始化。
-
公开(公告)号:CN1678020A
公开(公告)日:2005-10-05
申请号:CN200510059373.7
申请日:2005-03-29
Applicant: 松下电器产业株式会社
CPC classification number: G09G5/006 , G09G3/2092
Abstract: 本发明公开了一种视频信号处理器,用于依照输入时钟信号来处理输入的视频数据,该处理器包括:改变视频数据格式并输出结果数据的输入部件;解码从输入部件输出的数据并输出解码数据的逻辑部件;和检测时钟信号的频率高于给定频率并输出检测结果作为检测信号的频率检测器。当时钟信号的频率高于给定频率时,依照该检测信号,组成视频信号处理器的至少一部分电路的操作停止。
-
公开(公告)号:CN1601917A
公开(公告)日:2005-03-30
申请号:CN200410011878.1
申请日:2004-09-24
Applicant: 松下电器产业株式会社
CPC classification number: H03L7/06 , H03K5/133 , H03K2005/00026 , H03L7/0805 , H03L7/0812 , H04L25/03885
Abstract: 模拟均衡器(9)包括混合(11)和模拟延迟电路(12)。混合(11)混合输入差动信号(DIN+、DIN-)和来自模拟延迟电路(12)的延迟差动信号(DDOUT+、DDOUT-)并作为混合差动信号(DMOUT+、DMOUT-)输出。这样,可以实现在保持输入差动信号(DIN+、DIN-)的振幅信息的情况下能连续延迟的IIR滤波型、即反馈型的模拟均衡器(9)。因此能容易形成均衡器。
-
公开(公告)号:CN1093336C
公开(公告)日:2002-10-23
申请号:CN95107189.0
申请日:1995-06-02
Applicant: 松下电器产业株式会社
IPC: H03K3/86
Abstract: 在由各信号线激励各负载电容的信号传输电路中,各信号线可通过开关与其它信号线互相连接。通过上述开关使电位不同的2个信号线互相连接,对信号线中的电荷进行再分配,而不使电荷通过电源线和地线放电。因此当n个负载电容彼此相等时,如果控制各开关,使各信号线的电位变化的相位各错开1/n,则与单独激励n个负载电容时相比,能用1/n电荷量激励负载电容,能以降低消耗电流。
-
公开(公告)号:CN1297566A
公开(公告)日:2001-05-30
申请号:CN99805064.4
申请日:1999-04-20
Applicant: 松下电器产业株式会社
IPC: G11C11/407
CPC classification number: G11C8/14 , G11C8/12 , G11C11/4087
Abstract: 一种半导体存储装置,设置各自带有分层型字线构成的4个存储组(10—13)。在各存储组中在固定了主字线的选择的情况下可以改变激活的副字线及列选择线,在特定的模式通过上述控制分组(PKT)被指定时模式判定器(15)在固定了每个存储组的主字改变使能(MEN0—3)信号的逻辑电平的情况下生成每个存储组的副字改变使能(SEN0—3)信号及每个存储组的列改变使能(CEN0—3)信号的各自的上升沿。由此提高了各存储组的行存取速度。
-
公开(公告)号:CN102132538B
公开(公告)日:2014-04-09
申请号:CN201080002392.5
申请日:2010-03-01
Applicant: 松下电器产业株式会社
IPC: H04L25/02 , H03K19/003 , H03K19/0175
CPC classification number: H04L25/028 , H03K19/003 , H03K19/017527
Abstract: 本发明提供一种数据通信电路、发送设备、接收设备、收发系统。驱动器(101)经由供给节点(N101)来供给数据信号。电压缓和晶体管(102)具有:与驱动器的供给节点(N101)连接的源极、与和信号线连接的信号节点(N1)连接的漏极、以及被赋予信号节点(N1)的电压(V1)的栅极。
-
公开(公告)号:CN101243639B
公开(公告)日:2011-09-28
申请号:CN200680029867.3
申请日:2006-07-10
Applicant: 松下电器产业株式会社
IPC: H04L7/04
CPC classification number: H04L7/0004 , H04L25/14
Abstract: 一种数据接收装置,具有对接收到的数据信号进行相位调整,并将数据信号和与此相对应的时钟信号设定成预定的相位关系的比特相位同步电路(10)和在根据由比特相位同步电路(10)进行了相位调整的数据信号和与此相对应的时钟信号而检测出被输入到比特相位同步电路(10)的数据信号处于稳定状态时,输出检测信号的状态检测电路(20)。而且,比特相位同步电路(10)在接收到检测信号时,将数据信号的相位调整初始化。
-
-
-
-
-
-
-
-
-