-
公开(公告)号:CN109786462A
公开(公告)日:2019-05-21
申请号:CN201811332301.9
申请日:2018-11-09
Applicant: 丰田自动车株式会社
IPC: H01L29/78 , H01L21/336
Abstract: 本发明提供一种抑制了体区中的面缺陷的成长的开关元件及其制造方法。该开关元件具有:SiC基板,其具有偏角;沟槽,其在对SiC基板的上表面进行俯视时沿着偏离方向而延伸;栅极绝缘膜以及栅极电极。SiC基板具有:n型的源极区;p型的接触区;p型的体区,其在源极区的下侧处与栅极绝缘膜相接,并且与接触区相比p型杂质浓度较低;n型的漂移区,其在体区的下侧处与栅极绝缘膜相接;多个低寿命区,其被配置在源极区和接触区中的至少一方与漂移区之间,并且与其周围的体区相比点缺陷密度较高。多个低寿命区以沿着偏离方向隔开间隔的方式被配置。在所述间隔中配置有体区的至少一部分。
-
公开(公告)号:CN105164812B
公开(公告)日:2018-01-09
申请号:CN201380071355.3
申请日:2013-01-24
IPC: H01L29/78 , H01L21/336
CPC classification number: H01L29/7834 , H01L21/225 , H01L21/2652 , H01L21/28238 , H01L21/30604 , H01L21/31 , H01L21/31116 , H01L29/0623 , H01L29/1095 , H01L29/4236 , H01L29/66621 , H01L29/66666 , H01L29/66734 , H01L29/7813 , H01L29/7841
Abstract: 本发明涉及半导体装置以及半导体装置的制造方法。半导体装置具有:第一导电型的接触区域、第二导电型的主体区域、第一导电型的漂移区域、沟槽、绝缘膜、栅电极以及第二导电型的浮置区域。沟槽从半导体基板的表面贯通接触区域以及主体区域而形成,其底部位于漂移区域内。绝缘膜覆盖沟槽的内面。栅电极以被绝缘膜覆盖的状态收纳于沟槽内。浮置区域设置于漂移区域内的比沟槽的底部深的位置,并且与沟槽的底部相邻。浮置区域具有与沟槽的底部相邻的第一层以及设置于比第一层深的位置的第二层。第一层的宽度宽于第二层的宽度。
-
公开(公告)号:CN102844867B
公开(公告)日:2015-08-05
申请号:CN201280001099.6
申请日:2012-02-06
IPC: H01L29/10 , H01L29/78 , H01L29/739 , H01L29/16 , H01L21/336 , H01L29/66
CPC classification number: H01L29/7813 , H01L29/0634 , H01L29/0878 , H01L29/1095 , H01L29/1608 , H01L29/66068 , H01L29/66348 , H01L29/7397
Abstract: 一种SiC器件包括反型MOSFET,其具有:按照顺序叠置的衬底(1)、漂移层(2)以及基底区域(3);基底区域(3)的上部中的源极和接触区域(4、5);穿透源极和基底区域(4、3)的沟槽(6);沟槽(6)中的栅极绝缘膜(8)上的栅电极(9);与源极和基底区域(4、3)耦合的源电极(11);衬底(1)的背面上的漏电极(13);以及多个深层(10),所述深层位于漂移层(2)的上部中、比沟槽(6)更深、并且在与沟槽的纵向方向交叉的方向上延伸。每个深层(10)在深度方向上具有杂质浓度分布,并且在施加栅电压时,在沟槽侧上的深层(10)的一部分中提供反型层。
-
公开(公告)号:CN109686791A
公开(公告)日:2019-04-26
申请号:CN201811211684.4
申请日:2018-10-18
Applicant: 丰田自动车株式会社
IPC: H01L29/78 , H01L29/423 , H01L29/06 , H01L21/336
Abstract: 本发明公开开关元件及其制造方法。开关元件具备半导体基板、沟槽、栅极绝缘膜以及栅极电极。源极区域在半导体基板的上表面露出,与栅极绝缘膜相接。主体区域在源极区域的下侧与栅极绝缘膜相接。漂移区域在主体区域的下侧与栅极绝缘膜相接。底部区域在沟槽的底面与栅极绝缘膜相接。连接区域在沟槽的侧面与栅极绝缘膜相接,连接主体区域与底部区域。沟槽的侧面具有第一侧面和位于第一侧面的下侧的第二侧面。第二侧面的倾斜角度比第一侧面的倾斜角度大。主体区域与漂移区域的界面在第一侧面与栅极绝缘膜相接。
-
公开(公告)号:CN103348478A
公开(公告)日:2013-10-09
申请号:CN201280008329.1
申请日:2012-02-06
IPC: H01L29/10 , H01L29/78 , H01L29/739 , H01L29/16 , H01L21/336 , H01L29/66
CPC classification number: H01L29/7813 , H01L29/0634 , H01L29/0878 , H01L29/1095 , H01L29/1608 , H01L29/66068 , H01L29/66348 , H01L29/7397
Abstract: 一种SiC半导体器件,包括:半导体开关元件,其具有:按照以下顺序叠置的衬底(1)、漂移层(2)以及基底区域(3);在基底区域(3)中的源极区域(4)和接触区域(5);从源极区域(4)的表面延伸以穿透基底区域(3)的沟槽(6);沟槽(6)中的栅极绝缘膜(8)上的栅电极(9);与源极区域(4)和基底区域(3)电耦合的源电极(11);衬底(1)的背面上的漏电极(13);以及多个深层(10),所述深层位于漂移层(2)的上方部分中、比沟槽(6)深、并且在与沟槽的纵向方向交叉的方向上延伸。每个深层(10)具有上方部分和下方部分(10b,10a)。上方部分(10b)的宽度小于下方部分(10a)的宽度。
-
公开(公告)号:CN102299180B
公开(公告)日:2014-03-05
申请号:CN201110175094.2
申请日:2011-06-22
CPC classification number: H01L29/7813 , H01L29/0619 , H01L29/0661 , H01L29/0878 , H01L29/1095 , H01L29/1608 , H01L29/407 , H01L29/66068 , H01L29/7397 , H01L29/7811 , H01L29/8613
Abstract: 本发明涉及一种半导体器件,包括:半导体衬底(4)和电场末端部(13)。半导体衬底(4)包括衬底(1)、设置在所述衬底(1)的表面上的漂移层(2)以及设置在所述漂移层(2)的表面上的基极层(3)。所述半导体衬底(4)被划分为其中设置有半导体元件的单元区和包围所述单元区的外围区。基极部分(3)具有位于贯穿所述单元区和所述外围区的同一平面上的底面,并且提供位于所述外围区中的电场缓和层(3a)。所述电场末端部(13)包围所述电场缓和层(3a)的一部分和所述单元区,并且从所述电场缓和层(3a)的表面穿透所述电场缓和层(3a)到达所述漂移层(2)。
-
公开(公告)号:CN105164812A
公开(公告)日:2015-12-16
申请号:CN201380071355.3
申请日:2013-01-24
IPC: H01L29/78 , H01L21/336
CPC classification number: H01L29/7834 , H01L21/225 , H01L21/2652 , H01L21/28238 , H01L21/30604 , H01L21/31 , H01L21/31116 , H01L29/0623 , H01L29/1095 , H01L29/4236 , H01L29/66621 , H01L29/66666 , H01L29/66734 , H01L29/7813 , H01L29/7841
Abstract: 本发明涉及半导体装置以及半导体装置的制造方法。半导体装置具有:第一导电型的接触区域、第二导电型的主体区域、第一导电型的漂移区域、沟槽、绝缘膜、栅电极以及第二导电型的浮置区域。沟槽从半导体基板的表面贯通接触区域以及主体区域而形成,其底部位于漂移区域内。绝缘膜覆盖沟槽的内面。栅电极以被绝缘膜覆盖的状态收纳于沟槽内。浮置区域设置于漂移区域内的比沟槽的底部深的位置,并且与沟槽的底部相邻。浮置区域具有与沟槽的底部相邻的第一层以及设置于比第一层深的位置的第二层。第一层的宽度宽于第二层的宽度。
-
公开(公告)号:CN102844867A
公开(公告)日:2012-12-26
申请号:CN201280001099.6
申请日:2012-02-06
IPC: H01L29/10 , H01L29/78 , H01L29/739 , H01L29/16 , H01L21/336 , H01L29/66
CPC classification number: H01L29/7813 , H01L29/0634 , H01L29/0878 , H01L29/1095 , H01L29/1608 , H01L29/66068 , H01L29/66348 , H01L29/7397
Abstract: 一种SiC器件包括反型MOSFET,其具有:按照顺序叠置的衬底(1)、漂移层(2)以及基底区域(3);基底区域(3)的上部中的源极和接触区域(4、5);穿透源极和基底区域(4、3)的沟槽(6);沟槽(6)中的栅极绝缘膜(8)上的栅电极(9);与源极和基底区域(4、3)耦合的源电极(11);衬底(1)的背面上的漏电极(13);以及多个深层(10),所述深层位于漂移层(2)的上部中、比沟槽(6)更深、并且在与沟槽的纵向方向交叉的方向上延伸。每个深层(10)在深度方向上具有杂质浓度分布,并且在施加栅电压时,在沟槽侧上的深层(10)的一部分中提供反型层。
-
公开(公告)号:CN102299180A
公开(公告)日:2011-12-28
申请号:CN201110175094.2
申请日:2011-06-22
CPC classification number: H01L29/7813 , H01L29/0619 , H01L29/0661 , H01L29/0878 , H01L29/1095 , H01L29/1608 , H01L29/407 , H01L29/66068 , H01L29/7397 , H01L29/7811 , H01L29/8613
Abstract: 本发明涉及一种半导体器件,包括:半导体衬底(4)和电场末端部(13)。半导体衬底(4)包括衬底(1)、设置在所述衬底(1)的表面上的漂移层(2)以及设置在所述漂移层(2)的表面上的基极层(3)。所述半导体衬底(4)被划分为其中设置有半导体元件的单元区和包围所述单元区的外围区。基极部分(3)具有位于贯穿所述单元区和所述外围区的同一平面上的底面,并且提供位于所述外围区中的电场缓和层(3a)。所述电场末端部(13)包围所述电场缓和层(3a)的一部分和所述单元区,并且从所述电场缓和层(3a)的表面穿透所述电场缓和层(3a)到达所述漂移层(2)。
-
公开(公告)号:CN102162134A
公开(公告)日:2011-08-24
申请号:CN201110042966.8
申请日:2011-02-18
CPC classification number: H01L21/02529 , C30B29/36 , C30B33/02 , H01L21/02378 , H01L21/02658 , H01L21/02667 , H01L29/66068
Abstract: 在碳化硅衬底的制造方法中,制备由碳化硅制成的含缺陷的衬底(2)。含缺陷的衬底(2)具有前表面、与前表面相对的后表面、和接近于前表面的表面部分(2a)。含缺陷的衬底(2)在表面部分(2a)包括螺型位错。对含缺陷的衬底(2)的前表面施加外力从而减少表面部分(2a)的结晶性。施加外力后,热处理含缺陷的衬底(2)从而恢复表面部分(2a)的结晶性。
-
-
-
-
-
-
-
-
-