Abstract:
본 발명은 전송로를 통하여 전송되면서 찌그러짐이 발생한 데이타 신호를 원상 복구시키고, 다중장치에서 필요로하는 동기클럭을 발생시키는 데이타 및 클럭 복원회로에 관한 것으로써, 전송된 입력데이타를 이용하여 동작주파수를 유지하는 주발진(main oscillation) 루프 외에 다중장치에 내장된 기준클럭을 이용하여 선로단락시 또는 전원차단후 복구시 동작하는 자체 발진(self oscillation) 루프;상기 주발진 루프 및 자체 발진 루프에 연결되어 있고 정상 동작시에는 주발진 루프를, 선로단락시나 전원복구시에는 자체발진 루프를 선택해주는 루프 선택 스위치(8); 상기 선택스위치에 연결되어있고 전송데이타 신호를 감시하여 전송선로의 단락을 판단하는 데이타 신호 감시기(9); 상기 선택스위치에 연결되어있고 전원상태를 감시하여 전원차단후 복구시 전원복구상태를 판단하는 전원감시기(10)를 구비하도록 구성하여 데이타 신호가 정상적으로 입력되고 전원이 정상적으로 연결되어 있을때 뿐만아니라, 전송선로 단락이나 전송 중단등으로 인해 데이타 신호가 입력되지 않거나 정전 또는 시스템 유지보구를 위해 전원을 차단했다가 복구할시에도 안정된 동작을 하여 다중장치에 항상 안정된 출력을 공급해 준다.
Abstract:
본 발명은 순환번지 지정방식에 관한 것으로, 미리 순환블록의 크기를 레지스터와 카운터에 입력하고 번지레지스터(10)중 선택된 레지스터의 값을 버퍼에 입력시켜놓은 다음 반복수행시마다 카운터를 감소시켜 번지레지스터값이 순환메모리 블록의 최상위 번지나 최하위 번지에 도달했을 때는 카운터가 0이 되는 것을 이용하여 버퍼의 값을 번지 레지스터에 다시 입력시켜 원래의 값으로 돌아가고 카운터에 다시 순환블록의 크기 레지스터의 값을 입력시켜 다시 순환번지지정을 수행할수 있게 하는 것이 특징이다.
Abstract:
본 발명은 레벨형 입력과 펄스형 입력이 혼합된 비동기 회로에서 사용하려는 플립플롭을 설정하고, 파형 동작 순서에 따라서 신호와 매칭시킬 단자를 가정하여 진리치를 비교한 후 가정한 단자의 논리 방정식을 구현하여 제시된 임의의 순차회로 파형을 생성하되, 주 클럭을 사용하지 않는 비동기형 회로 설계 시 유용하게 적용될 수 있는, 진리치 비교를 통한 순차회로 생성방법을 제공하기 위한 것으로, 이를 위해 본 발명은 제시된 다수의 입력파형에 응답하는 다수의 출력파형이 출력되는 비동기 펄스형 순차회로를 생성하는 방법에 있어서, 상기 제시된 임의의 입력파형을 레벨신호와 펄스신호로 구분하고, 원하는 하나의 출력파형을 선택하는 단계; 상기 입력파형 및 선택된 출력파형에 대응하는 플립플롭을 선택하고, 선택된 플립플롭의 제1 진리표를 구하는 단계; 상기 입력신호에 응답하여 상기 플립플롭의 단자를 선택한 후, 선택된 상기 플립플롭의 단자에 이전상태 또는 언-노운 상태를 피할 수 있는 초기화 신호를 인가하는 단계; 상기 입력신호의 파형을 다수개의 동작 구간으로 나눈 제2 진리표를 생성하는 단계; 상기 제1 진리표의 행과 상기 제2 진리표의 행을 서로 비교하여 진리치 비교표를 생성하는 단계; 상기 비교표에 따라 상기 플립플롭의 단자에 입력되는 상기 입력신호를 선택하는 단계; 및 상기 입력신호를 선택하는 단계에서 상기 플립플롭의 단자 중 미확정된 단자에 입력될 신호로 "1" 또는 "0" 를 판별하여 입력시키는 단계를 포함하는 순차회로 생성방법을 제공한다. 순차회로생성방법, 플립플롭, 진리치표, 진리치 비교표, 레벨신호, 펄스신호
Abstract:
H.264 디코더를 가속시키기 위하여 추가된 명령어에 적합한 역정수 변환 연산기를 구비한 프로세서 및 그 방법이 개시된다. 상기 프로세서는, 다수의 레지스터들을 구비하고, 페치된 명령어를 해석하여 판별된 연산 종류에 대응하는 레지스터에서 레지스터 데이터를 추출하여 출력하는 명령어 디코딩부; 및 제1 레지스터 및 제2 레지스터를 구비하고, 상기 페치된 명령어가 역정수 변환 연산 명령어이면, 그에 대응하여 상기 명령어 디코딩부에서 추출된 레지스터 데이터를 상기 제1 레지스터로 받아들여 역정수 변환 연산을 수행하여 그 변환 결과를 상기 제2 레지스터에 저장하는 실행부를 구비하는 것을 특징으로 한다.
Abstract:
재구성형 SoC(System On a Chip) 구현시, 목적시스템 내부에서 재구성에만 사용되는 메모리의 공간을 없애고 이를 별도의 서버에 설치해 둔 뒤 재구성의 필요에 따라 구성용 데이터를 인터넷(유선 혹은 무선)을 통해 불러와 SoC의 내외부에 있는 메모리를 구성용으로 사용하게 하는 것을 그 특징으로 한다. 아울러 SoC 내외부의 메모리에 있는 데이터 중 재구성 후에도 보존되어야 할 데이터를 서버에 이전하여, 비워진 SoC 내외부의 메모리를 구성용 메모리로 사용 후 보존되어야 할 데이터를 복원시키는 방법을 제안한다.
Abstract:
다중 경로 간섭에 의한 영향을 줄인 직교 주파수 분할 다중화 방식(OFDM) 수신 방법을 제시한다. 본 발명의 일 관점에 의한 수신 방법은, 수신된 신호의 동기화를 구현함에 있어 수신된 데이터로부터 계산된 제1타이밍 옵셋(timing offset)을 이용하여 고속 푸리에 변환(FFT)할 입력 데이터를 선정한다. 수신된 데이터 중 수신단에서 미리 알고 있는 데이터를 이용하여 채널 전달 함수를 구하고 이를 IFFT하여 지연 확산 스펙트럼을 구한다. 지연 확산 스펙트럼으로부터 신호의 송수신 중에 발생된 다중 경로 간섭(ISI)에 의한 영향이 배제된 범위(D avglen )를 구하고, 이 범위 내로 제1타이밍 옵셋을 시프트(shift)시킬 시프트 값(F S )을 설정한다. 이로부터 새로운 제2타이밍 옵셋 값을 구한다. 제2타이밍 옵셋 값을 이용하여 수신된 신호를 동기화하여 FFT할 입력 데이터로 재선정하고, 역 다중화하고 복조 및 복호한다.
Abstract:
H.264 디코더를 가속시키기 위하여 추가된 명령어에 적합한 역정수 변환 연산기를 구비한 프로세서 및 그 방법이 개시된다. 상기 프로세서는, 다수의 레지스터들을 구비하고, 페치된 명령어를 해석하여 판별된 연산 종류에 대응하는 레지스터에서 레지스터 데이터를 추출하여 출력하는 명령어 디코딩부; 및 제1 레지스터 및 제2 레지스터를 구비하고, 상기 페치된 명령어가 역정수 변환 연산 명령어이면, 그에 대응하여 상기 명령어 디코딩부에서 추출된 레지스터 데이터를 상기 제1 레지스터로 받아들여 역정수 변환 연산을 수행하여 그 변환 결과를 상기 제2 레지스터에 저장하는 실행부를 구비하는 것을 특징으로 한다.
Abstract:
본 발명은 저전력 비터비(Viterbi) 복호기 및 역추적 방법을 제공하기 위한 것이다. 본 발명에 따른 비터비 복호기는, 역추적 과정시 역추적 경로가 이전 역추적 경로와 동일한 경우 역추적 동작을 멈추고, 이전 역추적 과정시 저장시켰던 임시 복호 비트를 이용하여 복호하도록 구성한 것이다. 본 발명의 비터비 복호기와 역추적 방법에 따르면, 반복되는 동일한 경로의 역추적 과정을 줄이고 이전 역추적 과정에서의 데이터를 재사용함으로써 전력 소모를 낮출 수 있다.
Abstract:
본 발명은 마이크로 컨트롤러 소프트 아이피에 내장 할 수 있는 롬 소프트 아이피(ROM Soft IP)의 생성 방법 및 이 방법을 실행시키는 프로그램을 기록한 기록체에 관한 것으로서, 특히 MPU 코어 IP에 내장 할 수 있도록 롬 소프트 IP를 생성함으로서 IP 설계자가 용이하게 롬 내장 MPU 소프트 IP를 설계 할 수 있을 뿐만 아니라 MPU 코어 IP의 사용자도 프로그래밍 된 크기와 동일한 롬 프로그램 데이터들을 넣을 수 있는 롬 소프트 IP를 생성할 수 있다.