GENERATEUR DE SIGNAL D'HORLOGE
    12.
    发明专利

    公开(公告)号:FR3059439B1

    公开(公告)日:2019-08-09

    申请号:FR1661725

    申请日:2016-11-30

    Abstract: L'invention concerne un dispositif de conversion d'une impulsion optique en impulsion électronique comprenant une photorésistance (302) ayant des première et deuxième bornes et étant adaptée à recevoir un signal laser pulsé (204) en provenance d'une source laser (202) à modes bloqués, dans lequel : la première borne est reliée à un noeud d'application d'un potentiel de référence (GND) par un élément résistif (214) et un élément capacitif (304) reliés en parallèle ; et la deuxième borne est connectée à un noeud (210) d'application d'un potentiel d'alimentation (VDC).

    ADC EN PIPELINE A DEMANDE DE CHARGE CONSTANTE

    公开(公告)号:FR3048317B1

    公开(公告)日:2019-06-28

    申请号:FR1651640

    申请日:2016-02-26

    Abstract: L'invention concerne un convertisseur numérique-analogique multiplicateur (MDAC) comprenant : des première et deuxième entrées (210, 240) pour recevoir des premier et deuxième signaux d'entrée différentielle (Vinp, Vinn) ; un amplificateur différentiel (202) comportant des premier et deuxième noeuds d'entrée différentielle (204, 234) et des premier et deuxième noeuds de sortie différentielle (VOUT+, VOUT-) ; un premier condensateur (205) ayant l'un de ses noeuds couplé au premier noeud d'entrée différentielle (204) et son autre noeud couplé à la première entrée (210) par l'intermédiaire d'un premier commutateur (208) et à au moins un noeud de tension d'alimentation de référence par l'intermédiaire d'un ou plusieurs autres commutateurs (402) ; et des deuxième et troisième condensateurs (406, 408), chacun ayant l'un de ses noeuds couplé : soit au premier noeud d'entrée différentielle (204) ; soit au premier noeud de sortie différentielle (VOUT-) ; soit à la première entrée (210).

    GENERATEUR DE SIGNAL D'HORLOGE
    14.
    发明专利

    公开(公告)号:FR3059439A1

    公开(公告)日:2018-06-01

    申请号:FR1661725

    申请日:2016-11-30

    Abstract: L'invention concerne un dispositif de conversion d'une impulsion optique en impulsion électronique comprenant une photorésistance (302) ayant des première et deuxième bornes et étant adaptée à recevoir un signal laser pulsé (204) en provenance d'une source laser (202) à modes bloqués, dans lequel : la première borne est reliée à un noeud d'application d'un potentiel de référence (GND) par un élément résistif (214) et un élément capacitif (304) reliés en parallèle ; et la deuxième borne est connectée à un noeud (210) d'application d'un potentiel d'alimentation (VDC).

    15.
    发明专利
    未知

    公开(公告)号:FR3048317A1

    公开(公告)日:2017-09-01

    申请号:FR1651640

    申请日:2016-02-26

    Abstract: L'invention concerne un convertisseur numérique-analogique multiplicateur (MDAC) comprenant : des première et deuxième entrées (210, 240) pour recevoir des premier et deuxième signaux d'entrée différentielle (Vinp, Vinn) ; un amplificateur différentiel (202) comportant des premier et deuxième noeuds d'entrée différentielle (204, 234) et des premier et deuxième noeuds de sortie différentielle (VOUT+, VOUT-) ; un premier condensateur (205) ayant l'un de ses noeuds couplé au premier noeud d'entrée différentielle (204) et son autre noeud couplé à la première entrée (210) par l'intermédiaire d'un premier commutateur (208) et à au moins un noeud de tension d'alimentation de référence par l'intermédiaire d'un ou plusieurs autres commutateurs (402) ; et des deuxième et troisième condensateurs (406, 408), chacun ayant l'un de ses noeuds couplé : soit au premier noeud d'entrée différentielle (204) ; soit au premier noeud de sortie différentielle (VOUT-) ; soit à la première entrée (210).

    ELEMENT A RETARD VARIABLE
    16.
    发明专利

    公开(公告)号:FR3009149A1

    公开(公告)日:2015-01-30

    申请号:FR1357284

    申请日:2013-07-24

    Abstract: L'invention concerne un circuit de retard comprenant : un premier transistor (102) comportant : un noeud de commande couplé à un noeud d'entrée (108) du circuit de retard ; un premier noeud de courant principal couplé à une première tension d'alimentation (VDD) ; et un deuxième noeud de courant principal couplé à un noeud de sortie (106) du circuit de retard ; un deuxième transistor (104) comportant : un noeud de commande couplé au noeud d'entrée ; un premier noeud de courant principal couplé à une deuxième tension d'alimentation (GND) ; et un deuxième noeud de courant principal couplé au noeud de sortie ; et un circuit de polarisation (110) agencé pour générer des première et deuxième tensions de commande différentielles (VBG_, VBG+), pour appliquer la première tension de commande différentielle à un autre noeud de commande (112) du premier transistor et pour appliquer la deuxième tension de commande différentielle à un autre noeud de commande (114) du deuxième transistor.

    CIRCUIT DE SYNCHRONISATION DE DONNEES

    公开(公告)号:FR2975247A1

    公开(公告)日:2012-11-16

    申请号:FR1154070

    申请日:2011-05-11

    Abstract: L'invention concerne un circuit comprenant : un premier bloc de circuit (302) adapté à recevoir un premier signal d'horloge (CLK1) et à fournir un premier signal de données de sortie à un instant déterminé par le premier signal d'horloge ; un deuxième bloc de circuit (304) adapté à recevoir un deuxième signal d'horloge (CLK2) et à fournir un deuxième signal de données de sortie à un instant déterminé par le deuxième signal d'horloge ; un bus d'horloge (314) couplé aux sorties correspondantes des premier et deuxième blocs de circuit pour recevoir un troisième signal d'horloge (BCLK) basé sur les premier et deuxième signaux d'horloge ; et une unité de synchronisation (312) couplée au bus d'horloge et adaptée à échantillonner les premier et deuxième signaux de données de sortie sur la base du troisième signal d'horloge.

    DIFFERENTIAL AMPLIFIER
    18.
    发明专利

    公开(公告)号:FR3009147A1

    公开(公告)日:2015-01-30

    申请号:FR1357283

    申请日:2013-07-24

    Abstract: L'invention concerne un amplificateur différentiel comportant : une première branche (201) comprenant un premier transistor (202) et un premier composant (204) ; une deuxième branche (211) comprenant un deuxième transistor (212) et un deuxième composant (214) ; dans lequel le premier transistor comprend un noeud de commande adapté à recevoir un premier signal d'entrée différentiel (IN+), et un autre noeud de commande (224) adapté à recevoir un premier signal de contreréaction (VBG+) basé sur au moins un deuxième signal de sortie (OUT+) provenant de la deuxième branche, et le deuxième transistor comprend un noeud de commande adapté à recevoir un deuxième signal d'entrée différentiel (IN-), et un autre noeud de commande (226) adapté à recevoir un deuxième signal de contre-réaction (VBG_) basé sur au moins un premier signal de sortie (OUT-) provenant de la première branche.

    CONVERTISSEUR ANALOGIQUE-NUMERIQUE A APPROXIMATIONS SUCCESSIVES COMPACT

    公开(公告)号:FR2965427A1

    公开(公告)日:2012-03-30

    申请号:FR1057815

    申请日:2010-09-28

    Abstract: La présente invention concerne un procédé de conversion analogique-numérique à approximations successives comprenant : pendant une phase d'échantillonnage, coupler un signal d'entrée (Vin) à une pluralité de paires de condensateurs , les premier et second condensateurs de chaque paire étant couplés à une première entrée d'un comparateur (306) ; et pendant une phase de conversion, coupler le premier condensateur de chaque paire à une première tension d'alimentation et le second condensateur de chaque paire à une seconde tension d alimentation

Patent Agency Ranking