-
公开(公告)号:DE102010009199B4
公开(公告)日:2013-08-22
申请号:DE102010009199
申请日:2010-02-24
Applicant: INFINEON TECHNOLOGIES AG
Inventor: HERNANDEZ LUIS , STRAEUSSNIGG DIETMAR , WIESBAUER ANDREAS
Abstract: System umfassend: ein Filter (606a, 606b), um ein Zielsignal zu empfangen und zu filtern; einen Schwellwertdetektor (608a, 608b), um ein Anzeigesignal (Y(t)) bereitzustellen, wenn das gefilterte Zielsignal eine Schwellwertspannung überschreitet; einen Verzögerungsschaltkreis mit mehreren Ausgängen, umfassend: einen Verzögerungsleitungsschaltkreis (102; 204), welcher mehrere Verzögerungsleitungsmodule (302a–302n; 502–508) aufweist, wobei die Verzögerungsleitungsmodule ausgestaltet sind, ein Taktsignal (&phgr;) zu empfangen und ein Verzögerungsleitungselement (206a–206n; 304a–310a; 404–410; 502b) aufweisen, wobei die Verzögerungsleitungselemente Verzögerungsabweichungen aufweisen und ausgestaltet sind, verzögerte Taktsignale zu erzeugen; einen Austauschschaltkreis (101; 202; 312a–312d; 402, 412; 502a, 510), um die Verzögerungsleitungselemente dynamisch auszutauschen, um eine Wirkung der Verzögerungsabweichungen auf die verzögerten Taktsignale zu minimieren; und einen Abtast- und Halteschaltkreis (104), um das Anzeigesignal (Y(t)) und die verzögerten Taktsignale zu empfangen, um das empfangene Anzeigesignal unter Verwendung der verzögerten Taktsignale abzutasten und zu halten, und um ein Ausgangssignal durch Abtasten des Anzeigesignals mit den verzögerten Taktsignalen zu erzeugen.
-
公开(公告)号:DE102009014797B4
公开(公告)日:2013-07-04
申请号:DE102009014797
申请日:2009-03-25
Applicant: INFINEON TECHNOLOGIES AG
Inventor: DANIELS JORG , DEHAENE WIM , HERNANDEZ LUIS , STRAEUSSNIGG DIETMAR , WIESBAUER ANDREAS
Abstract: System, welches ausgestaltet ist, eine Analog/Digitalsignalwandlung durchzuführen, wobei das System (112) umfasst: eine oder mehrere elektronische Komponenten (202), welche ausgestaltet sind, ein Eingangssignal (u(t)) und ein Rückkopplungssignal (ya(t)) zu empfangen und ein binäres zeitkontinuierliches Signal (y(t)) als eine Ausgabe bereitzustellen; und einen Zeit/Digitalwandler (114), welcher ausgestaltet ist, das binäre zeitkontinuierliche Signal (y(t)) zu empfangen und ein mehrstufiges zeitdiskretes und amplitudendiskretes Signal (m) und ein binäres zeitdiskretes Signal (ys(t)) bereitzustellen, wobei das binäre zeitdiskrete Signal (ys(t)) einem Rückkopplungspfad (203) bereitgestellt wird, und wobei der Rückkopplungspfad (203) einen Digital/Analogwandler (210) aufweist, um das Rückkopplungssignal (ya(t)) als ein analoges Rückkopplungssignal bereitzustellen.
-
公开(公告)号:DE102008052838B4
公开(公告)日:2013-02-21
申请号:DE102008052838
申请日:2008-10-23
Applicant: INFINEON TECHNOLOGIES AG
Inventor: HERNANDEZ LUIS , MARK DANIEL , STRAEUSSNIGG DIETMAR , WIESBAUER ANDREAS
IPC: H03M3/00
Abstract: Schaltkreis umfassend: eine Signalformungskomponente (160), welche ausgestaltet ist, ein Eingangssignal (158) zu empfangen und ein geformtes Signal (162) bereitzustellen; eine Analyseeinheit (164), welche angeordnet und ausgestaltet ist, das geformte Signal (162) zu empfangen und eine Analyseausgabe (166) bereitzustellen, welche einen zugeordneten ersten Wert oder zweiten Wert aufweist, wobei die Analyseausgabe (166) den ersten Wert aufweist, wenn das geformte Signal (162) innerhalb eines ersten Bereichs ist, und die Analyseausgabe (166) den zweiten Wert aufweist, wenn das geformte Signal (162) innerhalb eines zweiten Bereichs ist; eine Abtastkomponente (168), welche angeordnet und ausgestaltet ist, die Analyseausgabe (166) und ein Taktsignal (170) zu empfangen und eine digitalisierte Ausgabe (172) auf der Grundlage des Taktsignals (170) bereitzustellen; und einen Abtastfehlerbestimmungsabschnitt (174, 178), welcher parallel zu der Abtastkomponente (168) angeordnet ist und einen Zeit/Digitalwandler (174) aufweist, welcher ausgestaltet ist, einen Abtastfehler (176) auf der Grundlage einer Zeitdifferenz zwischen der Analyseausgabe (166) und...
-
公开(公告)号:DE102008059161A1
公开(公告)日:2009-06-04
申请号:DE102008059161
申请日:2008-11-27
Applicant: INFINEON TECHNOLOGIES AG
Inventor: HERNANDEZ LUIS , PATON SUSANA , STRAEUSSNIGG DIETMAR , WIESBAUER ANDREAS
-
公开(公告)号:DE10350340B4
公开(公告)日:2006-04-20
申请号:DE10350340
申请日:2003-10-29
Applicant: INFINEON TECHNOLOGIES AG
Inventor: STRAEUSSNIGG DIETMAR , SCHWINGSHACKL DAVID
-
公开(公告)号:DE10350340A1
公开(公告)日:2005-06-16
申请号:DE10350340
申请日:2003-10-29
Applicant: INFINEON TECHNOLOGIES AG
Inventor: STRAEUSSNIGG DIETMAR , SCHWINGSHACKL DAVID
Abstract: A device for transmission of an analog data stream processed from multi-fact audio signals from a data flow transmitter to a data flow receiver, via a transmission channel, in which an analog receiver unit (AFE) receives the analog data stream, a preprocessing device (301) converts the received analog data stream into a preprocessed digital data stream, a transformation device transforms the preprocessed digital data stream into carrier signals (111a-111n). The data stream receiver includes a compensation device (102) for compensation of spectral secondary components of a multiple audio signal transmitted on a carrier signal, and which is superposed on at least one further carrier signal (111a-111n). An independent claim is included for a method for transmitting an analog data stream.
-
公开(公告)号:DE10059465C2
公开(公告)日:2003-12-18
申请号:DE10059465
申请日:2000-11-30
Applicant: INFINEON TECHNOLOGIES AG
Inventor: FERIANZ THOMAS , STRAEUSSNIGG DIETMAR , SINGERL PETER , ZOJER HERBERT
-
公开(公告)号:DE50002530D1
公开(公告)日:2003-07-17
申请号:DE50002530
申请日:2000-03-01
Applicant: INFINEON TECHNOLOGIES AG
Inventor: STRAEUSSNIGG DIETMAR , KOGLER MANFRED
IPC: H04B3/23
-
公开(公告)号:DE102024210324A1
公开(公告)日:2025-04-30
申请号:DE102024210324
申请日:2024-10-25
Applicant: INFINEON TECHNOLOGIES AG
Inventor: STRAEUSSNIGG DIETMAR , GRÜNBERGER SIMON , GRGIC MARIO
Abstract: Ein digitales Mikrofon umfasst einen logarithmischen Verstärker; einen Analog-Digital-Wandler (ADC), der mit dem logarithmischen Verstärker gekoppelt ist; eine digitale Dekompressionskomponente, die mit dem ADC gekoppelt ist; und ein digitales Filter, das mit der digitalen Dekompressionskomponente gekoppelt ist, wobei das digitale Filter eine gesteuerte Aufwärtsabtastkomponente, die mit einem Eingang des digitalen Filters gekoppelt ist, und eine gesteuerte Abwärtsabtastkomponente umfasst, die mit einem Ausgang des digitalen Filters gekoppelt ist.
-
公开(公告)号:DE102017223496B4
公开(公告)日:2021-05-20
申请号:DE102017223496
申请日:2017-12-21
Applicant: INFINEON TECHNOLOGIES AG
Inventor: STRAEUSSNIGG DIETMAR , CASPANI ALESSANDRO , WIESBAUER ANDREAS
Abstract: Verarbeitungseinrichtung (200) mit folgenden Merkmalen:einer digitalen Kalibrierungsfiltereinrichtung (210), die ausgebildet ist, um ein digitales Eingangssignal (S1) aufzunehmen, das auf einem Sensorausgangssignal (SOUT) eines Sensors (230) basiert, um basierend auf einem sensorspezifischen Steuersignal (S2) eine digitale Filterverarbeitung des digitalen Eingangssignals (S1) durchzuführen, um ein kalibriertes Ausgangssignal (S3) bereitzustellen, undeiner Steuerungseinrichtung (220), die ausgebildet ist, um das sensorspezifische Steuersignal (S2) aus einer Mehrzahl von sensorspezifischen Steuersignalen basierend auf einem ermittelten Einflussparameter (SE) auszuwählen und an die digitale Kalibrierungsfiltereinrichtung (210) bereitzustellen.
-
-
-
-
-
-
-
-
-