코어스 그레인 어레이를 공유하는 방법 및 그 방법을이용한 프로세서
    31.
    发明授权
    코어스 그레인 어레이를 공유하는 방법 및 그 방법을이용한 프로세서 有权
    使用该方法共享粗粒度阵列的方法和处理器

    公开(公告)号:KR101360191B1

    公开(公告)日:2014-02-07

    申请号:KR1020070085613

    申请日:2007-08-24

    Abstract: 코어스 그레인 어레이를 공유하는 방법 및 그 방법을 이용한 프로세서가 제공된다. 본 발명의 프로세서는 제1 인스트럭션 집합을 수행하는 복수의 제1 연산 유닛들을 포함하는 제1 프로세서 코어, 제2 인스트럭션 집합을 수행하는 복수의 제2 연산 유닛들을 포함하는 제2 프로세서 코어, 및 상기 제1 인스트럭션 집합 또는 상기 제2 인스트럭션 집합 중 적어도 하나의 집합의 인스트럭션 중 일부를 상기 제1 프로세서 코어 또는 상기 제2 프로세서 코어에 대신하여 수행하는 복수의 제3 연산 유닛들을 포함하는 코어스 그레인 어레이를 포함하며, 이를 통해 재구성 프로세서 아키텍쳐의 커스토마이징의 자유도를 향상시킬 수 있다.
    재구성 프로세서, RP, 코어스 그레인 어레이, CGA

    재구성가능 프로세서 및 재구성가능 프로세서의 코드 압축해제 방법
    32.
    发明公开
    재구성가능 프로세서 및 재구성가능 프로세서의 코드 압축해제 방법 审中-实审
    粗粒度可重构处理器及其编码解码方法

    公开(公告)号:KR1020130126555A

    公开(公告)日:2013-11-20

    申请号:KR1020130053940

    申请日:2013-05-13

    CPC classification number: G06F15/7867 H03M7/30 Y02D10/12 Y02D10/13

    Abstract: A coarse-grained reconfigurable processor having an improved code decompression rate and a code decompression method for the same are disclosed to reduce the capacity of a configuration memory and reduce the power consumption in a processor chip. The coarse-grained reconfigurable processor includes: a configuration memory unit which stores reconfiguration information and includes a header unit for storing a compression mode indicator and a compressed code for each of a plurality of units and a body for storing at least one uncompressed code; a decompression unit which specifies a code corresponding to each of the plurality of units among at least one uncompressed code within the body based on the compression mode indicator and the compressed code within the header unit; and a reconfiguration unit which includes a plurality of processing elements and reconfigures the data paths of the plurality of the processing elements based on the code corresponding to each unit. [Reference numerals] (100) Configuration memory unit;(110) Decompression unit;(120) Reconfiguration unit

    Abstract translation: 公开了一种具有改进的代码解压缩率和用于其的代码解压缩方法的粗粒度可重构处理器,以减少配置存储器的容量并降低处理器芯片中的功耗。 粗粒度可重构处理器包括:配置存储器单元,其存储重新配置信息,并且包括用于存储多个单元中的每一个的压缩模式指示符和压缩代码的标题单元和用于存储至少一个未压缩代码的主体; 解压缩单元,其基于所述压缩模式指示符和所述标题单元内的所述压缩码,在所述身体内的至少一个未压缩码中指定与所述多个单元中的每一个对应的代码; 以及重新配置单元,其包括多个处理元件,并且基于与每个单元相对应的代码重新配置多个处理元件的数据路径。 (附图标记)(100)配置存储单元;(110)减压单元;(120)重新配置单元

    역추적 작업을 병렬적으로 수행하는 비터비 디코더 및 그디코딩 방법
    33.
    发明公开
    역추적 작업을 병렬적으로 수행하는 비터비 디코더 및 그디코딩 방법 失效
    用于执行并行跟踪工作的VITERBI解码器及其方法

    公开(公告)号:KR1020060086676A

    公开(公告)日:2006-08-01

    申请号:KR1020050007565

    申请日:2005-01-27

    CPC classification number: H03M13/4169 H03M13/6502

    Abstract: 복수개의 역추적 메모리를 이용하는 비터비 디코더가 개시된다. 본 비터비 디코더는, 트렐리스 다이어그램 상의 각 상태를 지나는 가지코드 및 소정의 입력코드로부터 가지메트릭을 연산하는 가지메트릭연산부, 이전 상태에서의 경로메트릭 및 가지메트릭을 가산한 결과값 중 최소값을 경로메트릭으로 검출하며, 경로메트릭이 검출된 경로에 대응되는 상태천이값을 검출하는 적어도 하나 이상의 가산비교선택부, 검출된 경로메트릭이 저장되는 경로메트릭 메모리, 검출된 상태천이값이 순차적으로 저장되는 복수개의 역추적 메모리, 및, 각 역추적 메모리 상에서 병렬적으로 역추적 작업을 수행하는 역추적제어부를 포함한다. 이에 따라, 저전력을 사용하면서 디코딩 쓰루풋(throughput)을 향상시킬 수 있다.
    비터비 디코더, 트렐리스 다이어그램, 역추적, 병렬 역추적 메모리

    부분적 전원 관리에 기반한 재구성가능 프로세서, 이 재구성가능 프로세서를 위한 코드 변환 장치 및 방법

    公开(公告)号:KR101901332B1

    公开(公告)日:2018-09-27

    申请号:KR1020110133200

    申请日:2011-12-12

    Abstract: 재구성가능프로세서에서하드웨어엔티티(entity)로불필요하게전원이공급되는것을방지함으로써자원을최대한으로활용할수 있도록하는장치및 방법이제공된다. 일양상에따른재구성가능프로세서는, 다수의프로세싱엘리먼트(processing element, PE)를포함하고, VLIW(very long instruction word) 모드에서적어도하나의프로세싱엘리먼트를포함하는제 1 그룹에기초하여연산을처리하고, CGA(coarse grained array) 모드에서적어도하나의프로세싱엘리먼트를포함하고제 1 그룹과상이한제 2 그룹에기초하여연산을처리하는처리부, 및 CGA 모드에서, 제 2 그룹중 일부의프로세싱엘리먼트로전원을공급하는전원부를포함할수 있다.

    그래픽 프로세싱 장치 및 그래픽 프로세싱 장치의 동작 방법
    38.
    发明公开
    그래픽 프로세싱 장치 및 그래픽 프로세싱 장치의 동작 방법 审中-实审
    图形处理装置和图形处理装置的操作方法

    公开(公告)号:KR1020170038525A

    公开(公告)日:2017-04-07

    申请号:KR1020150138009

    申请日:2015-09-30

    CPC classification number: G06T1/20 G06T11/40 G06T15/005

    Abstract: 이미지에포함된객체를구성하는프리미티브들을생성하는단계; 상기이미지를분할하는복수의타일들을스케일러블(scalable) 타일그룹들로구분(classify)하는단계; 상기스케일러블타일그룹들각각에포함된타일들에커버되는상기프리미티브들을식별하는커버리지(coverage) 패턴을생성하는단계; 상기스케일러블타일그룹들각각에대하여, 상기커버리지패턴을포함하는빈 스트림(bin stream)을생성하는단계; 및상기빈 스트림을이용하여, 상기복수의타일들에대한타일단위렌더링을수행하는단계;를포함하는그래픽스데이터를처리하는방법및 장치를개시한다.

    Abstract translation: 生成组成图像中包含的对象的基元; 对将图像分成可缩放瓦片组的多个瓦片进行分类; 生成识别被包括在每个可缩放瓦片组中的瓦片覆盖的基元的覆盖模式; 针对每个可缩放瓦片组生成包括覆盖模式的bin流; 并且通过使用空流在多个瓦片上执行瓦片单元渲染。

    렌더링 방법 및 장치
    40.
    发明公开
    렌더링 방법 및 장치 审中-实审
    设备和渲染方法

    公开(公告)号:KR1020160069801A

    公开(公告)日:2016-06-17

    申请号:KR1020140175872

    申请日:2014-12-09

    Abstract: 일실시예에따른렌더링방법은타일기반렌더링방법에있어서, 현재프레임에대한비닝(bining)을수행하는단계; 상기현재프레임에서렌더링할타일의비닝정보또는상기렌더링할타일의속성정보에대한식별코드를생성하는단계; 상기렌더링할타일의식별코드와이전프레임에서상기렌더링할타일과동일한위치의이전타일의식별코드를비교하는단계; 및상기비교결과에기초하여, 프레임버퍼에저장된이미지를재사용하거나상기렌더링할타일에대한픽셀처리를수행하여상기현재프레임을렌더링하는단계를포함한다.

    Abstract translation: 提供了一种用于渲染的方法和装置,其通过跳过相同瓦片的像素处理来减少计算量。 根据实施例的基于瓦片的呈现方法包括以下步骤:对当前帧执行合并; 生成用于对要在当前帧中呈现的瓦片的信息或属性信息进行合并的识别码; 将要渲染的瓦片的识别码与前一帧中的位置与要渲染的瓦片的相同的先前瓦片的识别码进行比较; 以及通过重新使用已经存储在帧缓冲器中的图像或者根据比较的结果对要渲染的图块执行像素处理来渲染当前帧。

Patent Agency Ranking