멀티 채널 데이터 전송 장치
    41.
    发明授权
    멀티 채널 데이터 전송 장치 失效
    多通道数据传输设备

    公开(公告)号:KR101202738B1

    公开(公告)日:2012-11-20

    申请号:KR1020080131186

    申请日:2008-12-22

    CPC classification number: G06F13/122

    Abstract: 본 발명은 복수의 채널을 통해 데이터를 전송하는 멀티 채널 데이터 전송 장치에 관한 것이다.
    본 발명에 따른 멀티 채널 데이터 전송 장치는 복수의 주변 장치에 각각 연결되는 복수의 채널 제어기; 상기 각각의 채널 제어기의 동작을 제어하기 위한 설정 데이터를 저장하는 복수의 제어 레지스터; 및 상기 복수의 채널 제어기의 전부 또는 일부에 공통으로 적용되는 공통 설정 데이터를 상기 복수의 제어 레지스터의 전부 또는 일부에 전달하는 공통 레지스터 제어부를 포함한다.
    본 발명에 따른 멀티 채널 데이터 전송 장치는 멀티 채널 전송시 수반되는 레지스터 설정의 반복을 최소화함으로써 프로세서에 의한 제어 부하를 줄일 수 있고 시스템 버스의 효율을 향상시킬 수 있다.

    개체 검출 방법 및 시스템
    42.
    发明公开
    개체 검출 방법 및 시스템 有权
    用于检测输入图像中对象的方法和系统

    公开(公告)号:KR1020120032897A

    公开(公告)日:2012-04-06

    申请号:KR1020100094451

    申请日:2010-09-29

    CPC classification number: G06K9/3241 G06K9/4642 G06K9/6256

    Abstract: PURPOSE: A method for detecting an entity and a system thereof are provided to perform an entity detection algorithm in the remaining areas excluding the area in which a target detection object does not exist. CONSTITUTION: An image is inputted to an entity detection system(S410). The entity detection system extracts a search area for the image(S420). When the search area has been extracted, the entity detection system extracts feature data from the image(S430). After extracting the feature data, the entity detection system finally detects an entity through a boosting classifier based model such as Adaboost algorithm, and so on(S440).

    Abstract translation: 目的:提供一种用于检测实体的方法及其系统,以在除了目标检测对象不存在的区域之外的剩余区域中执行实体检测算法。 构成:将图像输入到实体检测系统(S410)。 实体检测系统提取图像的搜索区域(S420)。 当提取搜索区域时,实体检测系统从图像中提取特征数据(S430)。 提取特征数据后,实体检测系统最终通过基于提升分类器的Adaboost算法等进行实体检测(S440)。

    가변길이부호 코덱을 처리하는 비트스트림 프로세서
    43.
    发明公开
    가변길이부호 코덱을 처리하는 비트스트림 프로세서 失效
    BITSTREAM处理器操作可变长度代码编码

    公开(公告)号:KR1020100073242A

    公开(公告)日:2010-07-01

    申请号:KR1020080131861

    申请日:2008-12-23

    CPC classification number: H04N19/129 H03M7/42 H04N19/42

    Abstract: PURPOSE: A bit stream processor processing a variable length code codec is provided to support a multi-standard codec by using a syntax processor which controls a table storing a plurality of zigzag scan orders. CONSTITUTION: A syntax processor(170) outputs a run value and a level value by syntax-processing a bit stream. A zigzag table(190) stores a plurality of zigzag scan orders. A run-level processor(150) performs the run-level decoding by receiving the run value and the level value. The run-level processor stores the execution result according to the zigzag order corresponding to the codec of the bit stream among the zigzag scan orders. The syntax processor stores a new zigzag scan order in the zigzag table. The run-level processor is comprised of a hardwired logic. The syntax processor comprises a general microprocessor.

    Abstract translation: 目的:提供处理可变长度代码编解码器的位流处理器,以通过使用控制存储多个之字形扫描顺序的表的语法处理器来支持多标准编解码器。 构成:语法处理器(170)通过语法处理位流来输出运行值和电平值。 之字形表(190)存储多个锯齿形扫描顺序。 运行级处理器(150)通过接收运行值和电平值来执行运行级解码。 运行级处理器根据在Z字形扫描顺序中与比特流的编解码器相对应的之字形顺序存储执行结果。 语法处理器在Z字形表中存储新的之字形扫描顺序。 运行级处理器由硬连线逻辑组成。 语法处理器包括通用微处理器。

    데이터 프로세싱 회로
    44.
    发明授权
    데이터 프로세싱 회로 有权
    数据处理电路

    公开(公告)号:KR100960148B1

    公开(公告)日:2010-05-27

    申请号:KR1020080042497

    申请日:2008-05-07

    CPC classification number: G06F9/3001 G06F9/30189 G06F9/3802 G06F9/3885

    Abstract: 데이터 프로세싱 회로는, 동작 제어 신호 및 메모리 제어 신호를 출력하는 제어 유닛과, 각각이 상기 메모리 제어 신호에 응답해서 명령을 출력하는 복수의 프로그램 메모리들, 그리고 각각이 상기 동작 제어 신호에 응답해서 상기 복수의 프로그램 메모리들로부터의 명령들 중 어느 하나를 선택적으로 수행하는 연산기들을 포함하여 동작 환경에 따라서 유연하게 동작 모드 변환이 가능하다.

    Abstract translation: 数据处理电路包括:控制单元,用于输出操作控制信号和存储器控制信号;多个程序存储器,每个用于响应于存储器控制信号输出命令; 以及一个操作单元,用于有选择地从多个程序存储器的程序存储器中执行任何一个指令。

    직접 메모리 접근 제어기 및 직접 메모리 접근 채널의데이터 전송 방법
    46.
    发明公开
    직접 메모리 접근 제어기 및 직접 메모리 접근 채널의데이터 전송 방법 有权
    直接存储器访问控制器和直接存储器访问通道的数据传输方法

    公开(公告)号:KR1020100008575A

    公开(公告)日:2010-01-26

    申请号:KR1020080069127

    申请日:2008-07-16

    CPC classification number: G06F13/28

    Abstract: PURPOSE: A direct memory access controller and a data transmitting method of direct memory access channel are provided to transmit bulk block data by controlling multiple DMA channels. CONSTITUTION: A plurality of channel groups(220,230) have a plurality of DMA channels. The channel group controller(210) controls the activation of DMA channels to the channel group unit. The channel group controller activates the DMA channel of one or more channel groups in data transmission among a plurality of channel groups. The DMA channels of access channels offer the dual-port interface. The DMA channels are physically independent.

    Abstract translation: 目的:提供直接存储器访问控制器和直接存储器访问通道的数据传输方法,通过控制多个DMA通道来传输批量块数据。 构成:多个通道组(220,230)具有多个DMA通道。 信道组控制器(210)控制对信道组单元的DMA信道的激活。 信道组控制器在多个信道组之间的数据传输中激活一个或多个信道组的DMA信道。 接入通道的DMA通道提供双端口接口。 DMA通道在物理上是独立的。

    데이터 프로세싱 회로
    47.
    发明公开
    데이터 프로세싱 회로 有权
    数据处理电路

    公开(公告)号:KR1020090116511A

    公开(公告)日:2009-11-11

    申请号:KR1020080042497

    申请日:2008-05-07

    CPC classification number: G06F9/3001 G06F9/30189 G06F9/3802 G06F9/3885

    Abstract: PURPOSE: A data processing circuit is provided to convert efficiently an operating mode according to the operating environment by implementing a multi-mode of a parallel processing. CONSTITUTION: A control unit(110) outputs the operating control signal and memory control signal. Program memories(121-123) output a command in response to the memory control signal. Computing units(131-133) respond to the operating control signal and selectively perform one command among the program memories. The operating control signal outputted from the control unit includes SIMD mode signal and memory selection control signal on SIMD(Single Instruction stream Multiple Data stream) mode.

    Abstract translation: 目的:提供数据处理电路,通过实现并行处理的多模式,根据操作环境有效地转换操作模式。 构成:控制单元(110)输出操作控制信号和存储器控制信号。 程序存储器(121-123)响应于存储器控制信号输出命令。 计算单元(131-133)响应于操作控制信号,并且在程序存储器中选择性地执行一个命令。 从控制单元输出的操作控制信号包括SIMD(单指令流多数据流)模式下的SIMD模式信号和存储器选择控制信号。

    재구성 SoC 시스템 및 이의 구현 방법
    48.
    发明公开
    재구성 SoC 시스템 및 이의 구현 방법 无效
    可重构SOC系统及其实现方法

    公开(公告)号:KR1020090065274A

    公开(公告)日:2009-06-22

    申请号:KR1020070132760

    申请日:2007-12-17

    Abstract: A reconfigurable SoC(System on Chip) system and a method of implementing the same are provided to perform dynamic reconfiguration by operating based on the automatic sensing of an IP necessary for the reconfiguration of an SoC. A flash memory(130) stores plural IPs(Internet Protocols), and an intrinsic code detecting unit(120) detects the intrinsic code of an IP called from a system software(110). A reconfigurable SoC(140) has a processor. The reconfigurable SoC unit configures an SoC by reading out an IP corresponding to the sensed intrinsic code.

    Abstract translation: 提供了可重新配置的SoC(片上系统)系统及其实现方法,以通过基于对SoC的重新配置所需的IP的自动感测进行操作来执行动态重新配置。 闪存(130)存储多个IP(互联网协议),并且内部代码检测单元(120)检测从系统软件(110)调用的IP的固有代码。 可重新配置的SoC(140)具有处理器。 可重新配置的SoC单元通过读出对应于感测到的内在代码的IP来配置SoC。

    병렬 프로세서를 이용한 3차원 그래픽 기하 변환 방법
    49.
    发明公开
    병렬 프로세서를 이용한 3차원 그래픽 기하 변환 방법 失效
    一种使用平行处理器进行三维图形几何变换的方法

    公开(公告)号:KR1020080102940A

    公开(公告)日:2008-11-26

    申请号:KR1020070115825

    申请日:2007-11-14

    CPC classification number: G06T15/005 G06T2210/52

    Abstract: A 3D graphic geometric transformation method using a parallel processor is provided to support a parallel process of a 3D graphic geometric transformation process by using the parallel processor, thereby simultaneously performing a lot of 3D graphic process operations effectively without an additional 3D accelerator. Model conversion and projection conversion with regard to vertex vectors of the first group are performed by using a parallel processor(210). Model conversion and projection conversion with regard to vertex vectors of the second group are performed while a value for correcting the number of employees with regard to the vertex vectors of the first group is calculated by using a universal processor(220). A value for correcting the number of employees with regard to the vertex vectors of the second group is calculated by using the universal processor while the correction of the number of employees with regard to the vertex vectors of the first group and picture mapping are simultaneously performed(230). The correction of the number of employees and picture mapping are performed with regard to the vertex vectors of the second group(240).

    Abstract translation: 提供使用并行处理器的3D图形几何变换方法,以通过使用并行处理器来支持3D图形几何变换处理的并行处理,从而有效地同时执行大量3D图形处理操作而不需要额外的3D加速器。 通过使用并行处理器(210)来执行关于第一组的顶点向量的模型转换和投影转换。 执行关于第二组的顶点向量的模型转换和投影转换,同时通过使用通用处理器(220)来计算用于校正关于第一组的顶点向量的雇员人数的值。 通过使用通用处理器来计算关于第二组的顶点向量的员工数量的修正值,同时对第一组和图像映射的顶点向量的员工人数进行校正( 230)。 对第二组(240)的顶点向量执行员工人数的修正和画面映射。

    단일 인덕터 다중 출력 직류-직류 변환기, 그리고 그것의 동작 방법
    50.
    发明公开
    단일 인덕터 다중 출력 직류-직류 변환기, 그리고 그것의 동작 방법 审中-实审
    单电感多输出DC-DC转换器及其工作原理

    公开(公告)号:KR1020170083866A

    公开(公告)日:2017-07-19

    申请号:KR1020160003295

    申请日:2016-01-11

    CPC classification number: H02M3/158 H02M1/08 H02M2001/009

    Abstract: 본발명의실시예에따른변환기는입력에너지를저장하는단일인덕터, 인덕터의접지경로를제공하는접지스위치, 인덕터에저장된에너지를유지하는인덕터스위치, 인덕터에저장된에너지를다중출력으로전달하는출력스위치들, 및상기스위치들의컨트롤러를포함할수 있다. 상기스위치컨트롤러는다중출력간간섭을판단하여다중출력간의간섭을줄일수 있도록, 스위치제어신호들을생성할수 있다. 본발명에의하면, 다중출력간의간섭을감소시키는단일인덕터다중출력직류-직류변환기를제공할수 있다.

    Abstract translation: 根据本发明的一个实施例的转换器,输出开关将存储在电感器开关能量,以保持存储在所述接地开关的能量的电感器,所述电感器以提供单个电感器的接地路径,电感器相对于输入能量存储为多输出 以及开关的控制器。 开关控制器可产生开关控制信号以确定多个输出之间的干扰以减少多个输出之间的干扰。 根据本发明,可以提供减少多个输出之间的干扰的单电感器多输出DC-DC转换器。

Patent Agency Ranking