Abstract:
A MEMS microphone according to an embodiment of the present invention includes: a reference voltage/current generation unit for generating a reference voltage and a reference current; a first noise filter for receiving the reference voltage and removing DC noise of the received reference voltage; a voltage booster for receiving the reference voltage from which the DC noise is removed and generating a sensor bias voltage; a microphone sensor for receiving the sensor bias voltage and generating an output value based on a change in sound pressure; a bias circuit for generating a bias voltage by receiving the reference current; and a signal amplification unit for receiving the bias voltage and the output value of the microphone, and amplifying and outputting the output value, in which the first noise filter includes an impedance circuit; a capacitor circuit connected to the impedance circuit in parallel; and a switch connecting opposite ends of the impedance circuit.
Abstract:
이득제어 기능을 갖는 능동형 RC 적분기 및 연속시간 시그마-델타 변조기에 관한 것이다. 본 발명은 능동형 RC 적분기에 있어서, 증폭기; 제1입력노드와 상기 증폭기의 양의 입력단 사이에 연결된 제1베이스저항 및 상기 제1베이스저항을 온/오프하기 위한 제1스위치; 제2입력노드와 상기 증폭기의 음의 입력단 사이에 연결된 제2베이스저항 및 상기 제2베이스저항을 온/오프하기 위한 제2스위치; 상기 제2입력노드와 상기 증폭기의 양의 입력단 사이에 연결된 제1저항부; 및 상기 제1입력노드와 상기 증폭기의 음의 입력단 사이에 연결된 제2저항부를 포함한다. 본 발명에 따르면, 입력 저항을 저항 및 스위치로 구성된 저항 네트워크로 구성함으로써, 이득제어 기능을 갖는 능동형 RC 적분기를 제공할 수 있다. 따라서, 이득제어 회로를 별도로 구성했던 종래의 아날로그 신호처리 시스템에 비해 저전력 시스템을 구현할 수 있다.
Abstract:
본 발명에 따른 계수 곱셈기는 구조가 복잡하고 많은 칩 면적을 차지하는 덧셈기를 사용하지 않고, 그 대신 계수 평균화 기법을 적용하여 각 종속 곱셈기의 출력 신호의 평균값을 유효 계수(effective coefficient)로 갖는 것을 특징으로 한다. 따라서, 본 발명에 따르면 종래의 CSD(Canonical Signed Digit) 표현 방식의 계수 곱셈기에 비하여 하드웨어 구성이 간단하고 작은 칩 면적을 차지하는 계수 곱셈기를 구현할 수 있으며, 아울러 이러한 계수 곱셈기를 이용하여 간단한 구조를 가지면서 소형화가 가능한 디지털 델타-시그마 변조기를 구현할 수 있다. 델타-시그마 변조기(delta-sigma modulator), 곱셈기(multiplier), Canonical signed digit
Abstract:
PURPOSE: A voltage supply circuit and an output voltage supply method for improving a load variation characteristic are provided to minimize variation of a charge pump output voltage by actively compensating variation of the charge pump output voltage through a feedback loop. CONSTITUTION: A voltage regulator (20) receives an external power supply voltage and generates charge pump power supply voltage according to comparison between a reference voltage and a feedback voltage. A charge pump (30) charge-pumps the charge pump power supply voltage according to clock and generates charge pump output voltage. The charging pump feedbacks the charge pump output voltage to the voltage regulator through a feedback line connected to the voltage regulator.
Abstract:
PURPOSE: A read-out circuit with high impedance is provided to implement an integrated one chip by forming a preamp with a resistor and an amplifier. CONSTITUTION: An amplifier(330) has an amplifying gain between 0 and 1. A feedback resistor(Ro) is connected between an input terminal(340) and an output terminal(350) of an amplifier. As the amplifying gain of the amplifier becomes 1, the input impedance is high. The amplifier is comprised of a unit gain amplifier using the operational amplifier. The operational amplifier comprises a positive input terminal, a negative input terminal, and output terminal. The output terminal of the operational amplifier is connected to the negative input terminal.
Abstract:
본 발명은 비동기 디지털 신호레벨 변환회로에 관한 것으로, 제 1 전압레벨의 입력신호를 제 2 전압레벨의 신호로 전압레벨을 변환하는 디지털 신호레벨 변환회로에 있어서, 입력신호의 전압레벨이 변화되는 경우, 입력신호의 빠른 전압레벨 변환을 위해 제 1 전압레벨의 입력신호가 제 2 전압레벨의 신호로 변환되는 제 1, 2 노드를, 전압레벨 변환 과정동안 상기 제 2 전압레벨을 갖는 제 2 전원전압에 연결되도록 함으로써, 신호레벨 변환속도가 개선된 것을 특징으로 한다. 레벨변환, 이중전원전압, CCLC, 변환 속도
Abstract:
본 발명은 일반적인 4-트랜지스터 씨모스 이미지센서 또는 이와 유사한 구조의 픽셀 구조에 있어서 반드시 공핍이 되어야 하는 기존의 리셋 방법과는 달리 리셋이 충분하지 않은 상태에서도 픽셀내의 트랜스퍼 트랜지스터가 리셋 및 트랜스퍼 동작구간에서 항상 유사 핀치오프 조건에서 동작하도록 구동회로를 구성함으로써 포토다이오드의 리셋전압 감소 및 픽셀간 특성불일치에 의해 발생하는 암전류 및 고정패턴 잡음(fixed pattern noise)을 감소시키는 것을 목적으로 한다. 상기 목적을 달성하기 위한 본 발명의 이미지 센서는, 신호의 턴온전압을 낮추거나 파형을 바꾸는 기능을 하는 변환모듈, 필요에 따라 음의 전압을 발생시켜 공급하는 모듈, 출력신호의 기울기를 제한하는 모듈을 적어도 하나 이상 포함하며, 상기 트랜스퍼 트랜지스터가 유사 핀치-오프 모드로 동작하도록 하여 특성을 개선하는 것을 특징으로 한다. CMOS, CIS, 이미지 센서, 핀치-오프, 트랜스퍼 트랜지스터
Abstract:
본 발명은 시그마 델타 변조기 및 시그마 델타 변조기의 디지털-아날로그 변환기에 관한 것으로, 특히 OP 앰프를 이용한 스위치드 캐패시터 구조에 적용되어 단일 입출력시 1개 캐패시터를 제안한 스위칭 기법을 이용하여 3개 레벨을 초과하는 디지털-아날로그 변환기를 구현함으로써 디지털-아날로그 변환기의 캐패시터 부정합에 의한 비선형특성을 제거하고 캐패시터 대비 디지털-아날로그 변환기의 출력 레벨 개수의 확장을 목적으로 한다. 또한 디지털-아날로그 변환기용 캐패시터를 확장함으로써 일반 디지털-아날로그 변환기를 적용하여 캐패시터 대비 디지털-아날로그 변환기의 출력 레벨수를 확장할 수 있다. 시그마 델타 변조기, 스위치드 캐패시터 구조, DAC