아날로그-디지털 변환 장치 및 아날로그-디지털 변환 장치의 동작 방법
    41.
    发明公开
    아날로그-디지털 변환 장치 및 아날로그-디지털 변환 장치의 동작 방법 审中-实审
    - 模拟数字转换装置和操作模拟数字转换装置的方法

    公开(公告)号:KR1020160134923A

    公开(公告)日:2016-11-24

    申请号:KR1020150066780

    申请日:2015-05-13

    CPC classification number: H03M1/109 H03M1/12

    Abstract: 본발명에따른아날로그-디지털변환장치는기준전압또는판단전압이변환된기준디지털신호또는판단디지털신호와상기기준전압에대한테스트패턴이일치하는지여부를판단하는판단회로를포함하고, 상기테스트패턴과의일치여부에따라상기아날로그-디지털변환장치가정상적으로작동하는지여부를모니터링할 수있다.

    Abstract translation: 提供了一种模拟 - 数字转换装置。 模拟数字转换装置可以包括确定电路,其确定参考数字信号或通过转换参考电压或确定电压获得的确定数字信号是否与参考电压的测试模式匹配,并且可以 根据是否存在匹配,监控模数转换设备是否正常运行。

    휠 속도 센서 인터페이스, 그것의 동작 방법 및 그것을 포함하는 전자 제어 시스템
    42.
    发明公开
    휠 속도 센서 인터페이스, 그것의 동작 방법 및 그것을 포함하는 전자 제어 시스템 审中-实审
    车轮速度传感器接口,其操作方法和包括其的电子控制系统

    公开(公告)号:KR1020150050040A

    公开(公告)日:2015-05-08

    申请号:KR1020130131369

    申请日:2013-10-31

    CPC classification number: B60T8/32 B60T8/171 B60T8/885 G01P3/44 G01P3/489 G01P3/56

    Abstract: 본발명은차량의휠 속도센서의센서신호들을전송하는휠 속도센서인터페이스에관한것이다. 본발명에따른휠 속도센서인터페이스는차량의휠 속도정보를포함하는복수의센서신호들을수신하고, 수신된복수의센서신호들을기반으로복수의속도펄스들을검출하고, 검출된복수의속도펄스들을외부장치로전송하는속도펄스검출회로; 및검출된속도펄스들을각각카운팅하여복수의카운팅값들생성하고, 생성된복수의카운팅값들을시분할방식으로다중화하여비교속도정보를외부장치로전송하는비교속도검출회로를포함한다.

    Abstract translation: 本发明涉及一种传递车辆的车轮速度传感器的传感器信号的车轮速度传感器接口。 车轮速度传感器接口包括: 速度脉冲检测电路,其接收包括车辆的车轮速度信息的多个传感器信号,并且基于接收到的传感器信号检测多个速度脉冲,并将检测到的速度脉冲发送到外部设备; 以及比较速度检测电路,其通过对速度脉冲进行计数并且以时分方式对计数值进行多路复用来产生多个计数值,并将比较速度信息发送到外部装置。 根据本发明,车轮速度传感器接口具有改进的可靠性和减小的面积。

    잡음 필터를 사용한 MEMS 마이크로폰
    43.
    发明公开
    잡음 필터를 사용한 MEMS 마이크로폰 审中-实审
    使用噪声滤波器的MEMS麦克风

    公开(公告)号:KR1020140036790A

    公开(公告)日:2014-03-26

    申请号:KR1020120103347

    申请日:2012-09-18

    CPC classification number: H04R3/00 H04R19/005 H04R2201/003 H04R2410/03

    Abstract: A MEMS microphone according to an embodiment of the present invention includes: a reference voltage/current generation unit for generating a reference voltage and a reference current; a first noise filter for receiving the reference voltage and removing DC noise of the received reference voltage; a voltage booster for receiving the reference voltage from which the DC noise is removed and generating a sensor bias voltage; a microphone sensor for receiving the sensor bias voltage and generating an output value based on a change in sound pressure; a bias circuit for generating a bias voltage by receiving the reference current; and a signal amplification unit for receiving the bias voltage and the output value of the microphone, and amplifying and outputting the output value, in which the first noise filter includes an impedance circuit; a capacitor circuit connected to the impedance circuit in parallel; and a switch connecting opposite ends of the impedance circuit.

    Abstract translation: 根据本发明实施例的MEMS麦克风包括:用于产生参考电压和参考电流的参考电压/电流产生单元; 第一噪声滤波器,用于接收参考电压并去除接收的参考电压的DC噪声; 用于接收从其中去除DC噪声并产生传感器偏置电压的参考电压的升压器; 麦克风传感器,用于接收传感器偏置电压并基于声压的变化产生输出值; 用于通过接收参考电流产生偏置电压的偏置电路; 以及信号放大单元,用于接收麦克风的偏置电压和输出值,并且放大并输出其中第一噪声滤波器包括阻抗电路的输出值; 并联连接到阻抗电路的电容器电路; 以及连接阻抗电路的两端的开关。

    이득제어 기능을 갖는 능동형 RC 적분기 및 연속시간 시그마-델타 변조기
    44.
    发明授权
    이득제어 기능을 갖는 능동형 RC 적분기 및 연속시간 시그마-델타 변조기 有权
    主动RC积分器和具有增益控制功能的连续时间信号调制器

    公开(公告)号:KR101348662B1

    公开(公告)日:2014-01-08

    申请号:KR1020100056911

    申请日:2010-06-16

    Abstract: 이득제어 기능을 갖는 능동형 RC 적분기 및 연속시간 시그마-델타 변조기에 관한 것이다. 본 발명은 능동형 RC 적분기에 있어서, 증폭기; 제1입력노드와 상기 증폭기의 양의 입력단 사이에 연결된 제1베이스저항 및 상기 제1베이스저항을 온/오프하기 위한 제1스위치; 제2입력노드와 상기 증폭기의 음의 입력단 사이에 연결된 제2베이스저항 및 상기 제2베이스저항을 온/오프하기 위한 제2스위치; 상기 제2입력노드와 상기 증폭기의 양의 입력단 사이에 연결된 제1저항부; 및 상기 제1입력노드와 상기 증폭기의 음의 입력단 사이에 연결된 제2저항부를 포함한다.
    본 발명에 따르면, 입력 저항을 저항 및 스위치로 구성된 저항 네트워크로 구성함으로써, 이득제어 기능을 갖는 능동형 RC 적분기를 제공할 수 있다. 따라서, 이득제어 회로를 별도로 구성했던 종래의 아날로그 신호처리 시스템에 비해 저전력 시스템을 구현할 수 있다.

    계수 평균화 기법을 적용한 계수 곱셈기 및 이를 이용한 디지털 델타-시그마 변조기
    45.
    发明授权
    계수 평균화 기법을 적용한 계수 곱셈기 및 이를 이용한 디지털 델타-시그마 변조기 有权
    具有系数平均技术的系数乘数和使用其的数字Delta-Sigma调制器

    公开(公告)号:KR101286769B1

    公开(公告)日:2013-07-16

    申请号:KR1020090124438

    申请日:2009-12-15

    CPC classification number: H03M7/3004 H03M7/3033 H03M7/304

    Abstract: 본 발명에 따른 계수 곱셈기는 구조가 복잡하고 많은 칩 면적을 차지하는 덧셈기를 사용하지 않고, 그 대신 계수 평균화 기법을 적용하여 각 종속 곱셈기의 출력 신호의 평균값을 유효 계수(effective coefficient)로 갖는 것을 특징으로 한다. 따라서, 본 발명에 따르면 종래의 CSD(Canonical Signed Digit) 표현 방식의 계수 곱셈기에 비하여 하드웨어 구성이 간단하고 작은 칩 면적을 차지하는 계수 곱셈기를 구현할 수 있으며, 아울러 이러한 계수 곱셈기를 이용하여 간단한 구조를 가지면서 소형화가 가능한 디지털 델타-시그마 변조기를 구현할 수 있다.
    델타-시그마 변조기(delta-sigma modulator), 곱셈기(multiplier), Canonical signed digit

    부하변동 특성 향상을 위한 전압공급 회로 및 출력전압 공급 방법
    46.
    发明公开
    부하변동 특성 향상을 위한 전압공급 회로 및 출력전압 공급 방법 无效
    具有改进的负载调节和电压调节方法的电压调节器

    公开(公告)号:KR1020130066266A

    公开(公告)日:2013-06-20

    申请号:KR1020110133020

    申请日:2011-12-12

    CPC classification number: G11C5/145 H02M3/073 H02M2001/0045

    Abstract: PURPOSE: A voltage supply circuit and an output voltage supply method for improving a load variation characteristic are provided to minimize variation of a charge pump output voltage by actively compensating variation of the charge pump output voltage through a feedback loop. CONSTITUTION: A voltage regulator (20) receives an external power supply voltage and generates charge pump power supply voltage according to comparison between a reference voltage and a feedback voltage. A charge pump (30) charge-pumps the charge pump power supply voltage according to clock and generates charge pump output voltage. The charging pump feedbacks the charge pump output voltage to the voltage regulator through a feedback line connected to the voltage regulator.

    Abstract translation: 目的:提供一种用于改善负载变动特性的电压供应电路和输出电压供应方法,以通过主动补偿通过反馈回路的电荷泵输出电压的变化来最小化电荷泵输出电压的变化。 构成:电压调节器(20)接收外部电源电压,并根据参考电压和反馈电压之间的比较产生电荷泵电源电压。 电荷泵(30)根据时钟对电荷泵电源电压进行充电,并产生电荷泵输出电压。 充电泵通过连接到电压调节器的反馈线将电荷泵输出电压反馈给电压调节器。

    고입력 임피던스를 갖는 리드아웃 회로
    47.
    发明公开
    고입력 임피던스를 갖는 리드아웃 회로 有权
    具有高阻抗的读出电路

    公开(公告)号:KR1020100071630A

    公开(公告)日:2010-06-29

    申请号:KR1020080130418

    申请日:2008-12-19

    CPC classification number: H04R3/00

    Abstract: PURPOSE: A read-out circuit with high impedance is provided to implement an integrated one chip by forming a preamp with a resistor and an amplifier. CONSTITUTION: An amplifier(330) has an amplifying gain between 0 and 1. A feedback resistor(Ro) is connected between an input terminal(340) and an output terminal(350) of an amplifier. As the amplifying gain of the amplifier becomes 1, the input impedance is high. The amplifier is comprised of a unit gain amplifier using the operational amplifier. The operational amplifier comprises a positive input terminal, a negative input terminal, and output terminal. The output terminal of the operational amplifier is connected to the negative input terminal.

    Abstract translation: 目的:提供高阻抗的读出电路,通过与电阻和放大器形成前置放大器来实现集成的一个芯片。 构成:放大器(330)具有在0和1之间的放大增益。反馈电阻(Ro)连接在放大器的输入端(340)和输出端(350)之间。 当放大器的放大增益变为1时,输入阻抗很高。 放大器由使用运算放大器的单位增益放大器组成。 运算放大器包括正输入端,负输入端和输出端。 运算放大器的输出端连接到负输入端。

    비동기 디지털 신호레벨 변환회로
    48.
    发明授权
    비동기 디지털 신호레벨 변환회로 有权
    异步数字单声道电平转换电路

    公开(公告)号:KR100925034B1

    公开(公告)日:2009-11-03

    申请号:KR1020070057601

    申请日:2007-06-13

    CPC classification number: H03K19/018528 H03K19/0948

    Abstract: 본 발명은 비동기 디지털 신호레벨 변환회로에 관한 것으로, 제 1 전압레벨의 입력신호를 제 2 전압레벨의 신호로 전압레벨을 변환하는 디지털 신호레벨 변환회로에 있어서, 입력신호의 전압레벨이 변화되는 경우, 입력신호의 빠른 전압레벨 변환을 위해 제 1 전압레벨의 입력신호가 제 2 전압레벨의 신호로 변환되는 제 1, 2 노드를, 전압레벨 변환 과정동안 상기 제 2 전압레벨을 갖는 제 2 전원전압에 연결되도록 함으로써, 신호레벨 변환속도가 개선된 것을 특징으로 한다.
    레벨변환, 이중전원전압, CCLC, 변환 속도

    저전압 동작 특성 향상을 위한 이미지 센서
    49.
    发明授权
    저전압 동작 특성 향상을 위한 이미지 센서 失效
    图像传感器用于低噪音电压操作

    公开(公告)号:KR100889483B1

    公开(公告)日:2009-03-19

    申请号:KR1020070064194

    申请日:2007-06-28

    CPC classification number: H04N5/3745 H01L27/14603 H01L27/14609 H04N5/361

    Abstract: 본 발명은 일반적인 4-트랜지스터 씨모스 이미지센서 또는 이와 유사한 구조의 픽셀 구조에 있어서 반드시 공핍이 되어야 하는 기존의 리셋 방법과는 달리 리셋이 충분하지 않은 상태에서도 픽셀내의 트랜스퍼 트랜지스터가 리셋 및 트랜스퍼 동작구간에서 항상 유사 핀치오프 조건에서 동작하도록 구동회로를 구성함으로써 포토다이오드의 리셋전압 감소 및 픽셀간 특성불일치에 의해 발생하는 암전류 및 고정패턴 잡음(fixed pattern noise)을 감소시키는 것을 목적으로 한다.
    상기 목적을 달성하기 위한 본 발명의 이미지 센서는, 신호의 턴온전압을 낮추거나 파형을 바꾸는 기능을 하는 변환모듈, 필요에 따라 음의 전압을 발생시켜 공급하는 모듈, 출력신호의 기울기를 제한하는 모듈을 적어도 하나 이상 포함하며, 상기 트랜스퍼 트랜지스터가 유사 핀치-오프 모드로 동작하도록 하여 특성을 개선하는 것을 특징으로 한다.
    CMOS, CIS, 이미지 센서, 핀치-오프, 트랜스퍼 트랜지스터

    단일 DAC 캐패시터를 이용한 멀티 비트 시그마 델타변조기 및 디지털 아날로그 변환기
    50.
    发明授权
    단일 DAC 캐패시터를 이용한 멀티 비트 시그마 델타변조기 및 디지털 아날로그 변환기 失效
    具有一个DAC电容器和多位Σ-Δ调制器的数字模拟转换器的多位Σ-Δ调制器

    公开(公告)号:KR100766073B1

    公开(公告)日:2007-10-11

    申请号:KR1020060050320

    申请日:2006-06-05

    Abstract: 본 발명은 시그마 델타 변조기 및 시그마 델타 변조기의 디지털-아날로그 변환기에 관한 것으로, 특히 OP 앰프를 이용한 스위치드 캐패시터 구조에 적용되어 단일 입출력시 1개 캐패시터를 제안한 스위칭 기법을 이용하여 3개 레벨을 초과하는 디지털-아날로그 변환기를 구현함으로써 디지털-아날로그 변환기의 캐패시터 부정합에 의한 비선형특성을 제거하고 캐패시터 대비 디지털-아날로그 변환기의 출력 레벨 개수의 확장을 목적으로 한다. 또한 디지털-아날로그 변환기용 캐패시터를 확장함으로써 일반 디지털-아날로그 변환기를 적용하여 캐패시터 대비 디지털-아날로그 변환기의 출력 레벨수를 확장할 수 있다.
    시그마 델타 변조기, 스위치드 캐패시터 구조, DAC

Patent Agency Ranking