Dispositif et procédé de suppression d'interférences impulsionnelles dans un signal
    52.
    发明公开
    Dispositif et procédé de suppression d'interférences impulsionnelles dans un signal 有权
    Vorrichtung und Verfahren zurUnterdrückungvon Impulsinterferenzen in einem Signal

    公开(公告)号:EP1566935A1

    公开(公告)日:2005-08-24

    申请号:EP05101201.1

    申请日:2005-02-17

    Inventor: Alcouffe, Nicole

    CPC classification number: H04L27/2647

    Abstract: L'invention concerne un dispositif (11) de suppression d'interférences impulsionnelles contenues dans un signal (IF), comprenant un circuit (62, 64, 66) de détection des interférences impulsionnelles contenues dans le signal, et un circuit de correction (68) du signal perturbé par les interférences impulsionnelles détectées, dans lequel le circuit de détection comprend un circuit de détermination (62) d'un premier coefficient (COEFF1) représentatif d'une caractéristique statistique de l'évolution du signal sur une première durée ; un circuit de détermination (64) d'un second coefficient (COEFF2) représentatif d'une caractéristique statistique de l'évolution du signal sur une seconde durée supérieure à la première durée ; et un circuit de comparaison (66) comparant les premier et second coefficients et fournissant un signal indicatif de la présence d'une interférence impulsionnelle sur la première durée lorsque le premier coefficient diffère nettement du second coefficient.

    Abstract translation: 该模块具有模块(62,64),分别确定表示短时间和长持续时间内的输入信号(IS)的变化的静态特性的系数。 比较模块(66)比较系数以提供指示当系数彼此不同时在短持续时间内存在脉冲干扰的信号。 校正模块(68)校正干扰以提供输出信号。 还包括用于抑制包含在中频信号中的脉冲干扰的方法的独立权利要求。

    Limitation de courant dans une inductance avec adaptation de courant limite
    53.
    发明公开
    Limitation de courant dans une inductance avec adaptation de courant limite 审中-公开
    Strombegrenzung在einerInduktivitätmit Anpassung des Grenzstromes

    公开(公告)号:EP1544990A2

    公开(公告)日:2005-06-22

    申请号:EP04106569.9

    申请日:2004-12-14

    CPC classification number: H02H9/02 H02M1/32 H02M3/156

    Abstract: L'invention concerne un procédé et un circuit de limitation du courant dans une inductance (L), consistant à interrompre l'emmagasinage d'énergie dans l'inductance à l'issue d'une temporisation (τ) déclenchée par le courant dans l'inductance.

    Abstract translation: 电路具有用于比较电感器中的电流(IL)相对于阈值(I0max)的比较器(30)。 延迟器单元(31)在电流达到阈值时提供延迟,其中延迟与电感器的电源电压(Vin)的倒数成比例。 当延迟器单元提供延迟时,开关开关中断电感器中的能量存储。 独立权利要求也包括以下内容:(A)一种用于限制电感器(B)中的电流的方法,用于电压转换器的控制电路包括限制电路。

    Circuit de transformation de signaux variant entre des tensions différentes
    54.
    发明公开
    Circuit de transformation de signaux variant entre des tensions différentes 审中-公开
    改变电路,用于两个电压之间的信号转换

    公开(公告)号:EP1505735A1

    公开(公告)日:2005-02-09

    申请号:EP04103807.6

    申请日:2004-08-06

    Inventor: Fournel, Richard

    CPC classification number: H03K19/0013 H03K19/018521

    Abstract: L'invention concerne un circuit d'interface pour transformer un premier signal variant entre une tension basse et une tension haute en un second signal variant entre une tension inférieure et une tension supérieure, la tension inférieure étant plus faible que la tension basse et/ou la tension supérieure étant plus élevée que la tension haute, comprenant: un circuit inverseur (10) recevant le premier signal et étant connecté pour son alimentation entre ladite tension supérieure et ladite tension inférieure, l'une au moins de ces connexions étant effectuée par l'intermédiaire d'au moins une diode (13,14), un élément de conversion alimenté entre lesdites tensions supérieure et inférieure, et recevant la sortie du circuit inverseur et fournissant le second signal, un élément de mémorisation (15,16) adapté à maintenir la sortie du circuit inverseur à ladite tension supérieure ou inférieure quand le premier signal est respectivement égal à la tension basse ou haute.

    Abstract translation: 该接口电路具有PMOS晶体管(11)和一个NMOS晶体管(12),一个施密特触发电路(10)。 晶体管的栅极连接到上输入端(E2)。 施密特触发器电路的输出电压固定为大约1.2伏特。 PMOS晶体管和反相器(15,16)处于稳定状态。 逆变器的功率消耗是零当接口电路被关断。

    Carte à puce bi-mode
    55.
    发明公开
    Carte à puce bi-mode 有权
    KOMBI-Chipkarte

    公开(公告)号:EP1496470A1

    公开(公告)日:2005-01-12

    申请号:EP04300437.3

    申请日:2004-07-09

    CPC classification number: G06K19/07769 G06K7/0008 G06K19/0723

    Abstract: L'invention concerne une carte à puce (1) bi-mode comprenant plusieurs plots (31, 32, 33, 34, 35) de contacts physiques avec un lecteur externe et deux plots (36, 37) de connexion à une antenne (L) pour un fonctionnement sans contact, et comportant un régulateur de tension (5) apte à extraire d'une excitation radiofréquence parvenant sur l'antenne, une tension d'alimentation des circuits de traitement de la puce, ce régulateur étant commandable par un circuit central (10) pour être désactivé en présence d'une tension d'alimentation sur des contacts de la puce, de sorte que la puce puisse être alimentée à partir des contacts lors d'un fonctionnant sans contact.

    Abstract translation: 芯片卡(1)具有电压调节器(5),该电压调节器(5)接收由到达天线(L)的射频激励提供的桥式整流器(4)的电压。 如果检测到芯片卡的物理触点(31-35)上存在电源电压,则调节器控制芯片卡的处理电路的电源电压并被中央控制电路(10)去激活。 因此,在无线数据传输操作期间,通过触点向芯片卡提供电流。

    Dispositif et procédé d'addition-comparaison-sélection-ajustement dans un décodeur
    56.
    发明公开
    Dispositif et procédé d'addition-comparaison-sélection-ajustement dans un décodeur 审中-公开
    Eeem Dekoder的Addier-Vergleichs-Auswahl-Justier- Vorrichtung und Verfahren

    公开(公告)号:EP1475895A1

    公开(公告)日:2004-11-10

    申请号:EP04354020.2

    申请日:2004-05-10

    CPC classification number: H03M13/6505 H03M13/4107

    Abstract: L'invention concerne un dispositif (MM1) d'addition-comparaison-sélection-ajustement comprenant :

    des premier et deuxième additionneurs (10, 11) pour produire des valeurs a et b respectivement égales à la somme de premières métriques d'état précédent (MI 1 ) et de branche (GI 1 ) et à la somme de deuxièmes métriques d'état précédent (MI 2 ) et de branche (GI 2 ) ;
    un bloc de calcul (12) pour fournir la plus grande des valeurs a et b sur une première sortie, et produire une valeur d'ajustement sur une deuxième sortie ; et
    un troisième additionneur (19) pour produire une métrique d'état courant égale à la somme des sorties du bloc de calcul ;
       dans lequel les additionneurs (10, 11, 19) effectuent des additions sans conservation de la retenue de telle manière que la métrique d'état courant et les valeurs intermédiaires a et b comportent le même nombre de bits que les première et deuxième métriques d'état précédent (MI 1 , MI 2 ).

    Abstract translation: 该模块有两个加法器(10,11),分别提供值(a,b)。 每个值等于前一状态度量(MI1,MI2)和分支度量(GI1,GI2)之和。 加法器(19)增加最大值和调整值以提供当前状态度量。 加法器执行加法而不进行进位数保护,使得当前状态度量和值(a,b)具有与度量(MI1,MI-2)的位数相同的位数。 独立权利要求还包括以下内容:(a)具有用于执行类型加法比较选择调整功能并具有双二进制模式功能的多个设备的解码器(b)用于执行加法比较的过程 - 在单声道二进制模式下工作的纠错码解码器中的选择调整功能(c)用于在双二进制模式下运行的纠错码解码器中执行加法比较选择调整功能的程序(d)解码 以数位或连续位的形式接收数据。

Patent Agency Ranking