Abstract:
L'invention concerne un circuit intégré comprenant un substrat semiconducteur dans lequel des zones actives entourent ou sont entourées par des évidements remplis d'isolant, et dans lequel une région conductrice est noyée dans l'isolant d'au moins un évidement, la région conductrice étant connectée à une tension de référence et étant connectée à au moins un élément voisin du circuit.
Abstract:
L'invention concerne un dispositif (11) de suppression d'interférences impulsionnelles contenues dans un signal (IF), comprenant un circuit (62, 64, 66) de détection des interférences impulsionnelles contenues dans le signal, et un circuit de correction (68) du signal perturbé par les interférences impulsionnelles détectées, dans lequel le circuit de détection comprend un circuit de détermination (62) d'un premier coefficient (COEFF1) représentatif d'une caractéristique statistique de l'évolution du signal sur une première durée ; un circuit de détermination (64) d'un second coefficient (COEFF2) représentatif d'une caractéristique statistique de l'évolution du signal sur une seconde durée supérieure à la première durée ; et un circuit de comparaison (66) comparant les premier et second coefficients et fournissant un signal indicatif de la présence d'une interférence impulsionnelle sur la première durée lorsque le premier coefficient diffère nettement du second coefficient.
Abstract:
L'invention concerne un procédé et un circuit de limitation du courant dans une inductance (L), consistant à interrompre l'emmagasinage d'énergie dans l'inductance à l'issue d'une temporisation (τ) déclenchée par le courant dans l'inductance.
Abstract:
L'invention concerne un circuit d'interface pour transformer un premier signal variant entre une tension basse et une tension haute en un second signal variant entre une tension inférieure et une tension supérieure, la tension inférieure étant plus faible que la tension basse et/ou la tension supérieure étant plus élevée que la tension haute, comprenant: un circuit inverseur (10) recevant le premier signal et étant connecté pour son alimentation entre ladite tension supérieure et ladite tension inférieure, l'une au moins de ces connexions étant effectuée par l'intermédiaire d'au moins une diode (13,14), un élément de conversion alimenté entre lesdites tensions supérieure et inférieure, et recevant la sortie du circuit inverseur et fournissant le second signal, un élément de mémorisation (15,16) adapté à maintenir la sortie du circuit inverseur à ladite tension supérieure ou inférieure quand le premier signal est respectivement égal à la tension basse ou haute.
Abstract:
L'invention concerne une carte à puce (1) bi-mode comprenant plusieurs plots (31, 32, 33, 34, 35) de contacts physiques avec un lecteur externe et deux plots (36, 37) de connexion à une antenne (L) pour un fonctionnement sans contact, et comportant un régulateur de tension (5) apte à extraire d'une excitation radiofréquence parvenant sur l'antenne, une tension d'alimentation des circuits de traitement de la puce, ce régulateur étant commandable par un circuit central (10) pour être désactivé en présence d'une tension d'alimentation sur des contacts de la puce, de sorte que la puce puisse être alimentée à partir des contacts lors d'un fonctionnant sans contact.
Abstract:
L'invention concerne un dispositif (MM1) d'addition-comparaison-sélection-ajustement comprenant :
des premier et deuxième additionneurs (10, 11) pour produire des valeurs a et b respectivement égales à la somme de premières métriques d'état précédent (MI 1 ) et de branche (GI 1 ) et à la somme de deuxièmes métriques d'état précédent (MI 2 ) et de branche (GI 2 ) ; un bloc de calcul (12) pour fournir la plus grande des valeurs a et b sur une première sortie, et produire une valeur d'ajustement sur une deuxième sortie ; et un troisième additionneur (19) pour produire une métrique d'état courant égale à la somme des sorties du bloc de calcul ; dans lequel les additionneurs (10, 11, 19) effectuent des additions sans conservation de la retenue de telle manière que la métrique d'état courant et les valeurs intermédiaires a et b comportent le même nombre de bits que les première et deuxième métriques d'état précédent (MI 1 , MI 2 ).