Abstract:
1. 청구범위에 기재된 발명이 속한 기술분야. CMOS 오프섹 트리밍 및 오프셋 발생 회로. 2. 발명이 해결하려고 하는 기술적 과제 CMOS 아날로그 회로에서 발생한 오프셋을 보정하기 위한 최적의 값을 찾아내고, 그 값으로 트리밍하고자 함. 3. 발명의 해결방법의 요지 최적의 오프셋 보정 값을 찾기 위한 데이터나 찾은 값으로 트리망할 데이터를 입력 클럭에 따라 로드하는 플립플롭(1)과, 상기 플립플롭에 로드된 데이터와 모드 선택 신호를 입력받아 해당 모드에서 찾은 최적의 오프셋 보정 값으로 전체회로를 세팅하는 퓨즈회로(3), 및 상기 플립플롭에 로드된 데이터와 퓨즈회로의 출력 데이터 중 동작 모드에 따라 어느 하나를 선택하여 트림이 출력신호로 출력하는 선택논리 회로(2)를 구비함. 4. 발명의 중요한 용도 믹서(mixer), 아날로그/디지탈 변환기(ADC), OP 앰프 등과 같은 모든 CMOS 아날로그 회로에 이용됨.
Abstract:
본 발명은 SDH 기반의 ATM 통신에서 STM-n(Synchronous Transport Module-n, n=1,4,16..) 타이머의 오류 검출 및 자동 복구를 위한 리셋 신호 생성장치에 관한 것이다. 본 발명은 두 클럭원간의 스위칭 동작을 비트동기장치의 LOS(Loss Of Signal) 정보로부터 감지하고 이 스위칭으로 인하여 디지털회로가 영향을 받았는지를 OOF(Out Of Frame)와 FPID(Framing Word Detection Indication Signal) 정보로부터 판단한 후에 비정상적인 동작상태로 판단되면 리셋신호를 생성하여 STM-n(n=1,4,16) 프레임 데이터의 타이머회로를 초기화시킴으로써 클럭 글리치에 의한 비정상적인 동작상태에서 자동적으로 복구할 수 있도록 고안된 STM-n(n=1,4,16) 프레임 데이터 처리를 위한 타이머회로의 오류검출 및 자동복구를 위한 리셋신호 생성장치에 관한 것이다.
Abstract:
본 발명은 주어진 기준 시간 단위별로, 입력되는 클럭신호의 천이 개수를 측정하여 소정의 개수가 되면 클럭의 주파수를 정상으로 판정하고 소정의 개수가 되지 않으면 클럭의 주파수를 비정상으로 판정하는 클럭 주파수 정밀도 측정장치에 관한 것으로서, 시스템 기준신호, 입력클럭 및 리셋신호를 받아 엣지와 RST_FNT와 EVL_NOW를 출력시키면서 입력클럭의 상향 엣지와 하향 엣지를 모두 사용하여 항상 장치의 정밀도와 안정성을 유지시켜 주는 기준신호 엣지검출기와, 상기 입력클럭을 받아들이고 엣지검출기로부터 엣지를 받아들여 NOCLK를 출력시킴으로써 측정하고자 하는 입력클럭이 존재하지 않는 경우에 이를 검출하여 주는 입력클럭 검출기와, 입력클럭과 리셋신호를 받아들이고 엣지검출기로부터 RST_FNT를 받아들여 입력클럭을 카운트하여 그 값� � 소정의 개수가 되면 ACC5가 '1'이 되게 하며 이로부터 엣지검출기에서 출력되는 EVL_NOW를 수단으로 CKNG를 만들어 주고 상기 입력클럭 검출기로부터 출력되는 NOCLK과 상기 CKNG중 어느 하나라도 '1'이면 오류를 '1'로 출력시키고 그렇지 않으면 오류를 '0'으로 출력시켜주는 클럭 정상유무판정기로 구성되어 있다. 클럭신호와 시스템 기준신호간의 비동기성에 따른 측정오차를 최소화 시키고, 통신 시스템에서 흔히 생길 수 있는 클럭의 부재시에도 오류를 발생시켜 준다.
Abstract:
본 발명은 이중모드 변조기에 관한 것으로, 특히 디지털 변조와 아날로그 변조를 동시에 구현할 수 있는 휴대전화기용 이중모드 변조기에 관한 것이다. 본 발명의 목적은 아날로그 변조와 디지털 변조를 동시에 구현하고, 집적회로에 집적화하기 쉬운 소자로 구성되며, 시간지연회로를 사용하여 낮은 위상잡음 및 빠른 록킹시간을 얻을 수 있는 휴대전화기용 이중모드 변조기를 제공하는 데에 있다. 본 발명에 따른 이중모드 변조기는 외부의 기준클럭 신호로부터 특정 주파수를 합성하는 주파수 합성기와, 상기 주파수 합성기의 출력 신호를 직교 변조하는 디지털 변조기와, 상기 주파수 합성기의 출력신호를 주파수 변조하는 아날로그 변조기로 구성된다.
Abstract:
본 발명은 ATM 셀 전송에 기초한 동기식 디지털 계층(SDH)을 집적회로로 구현하는데 효과적인 헤더오류정정(HEC)의 구조에 관한 것으로서, 종래의 155Mbps SDH에서 HEC의 기본적인 구조는 8비트로 구성된 ATM셀을 처리하도록 되었지만 622Mbps SDH에서 ATM셀은 16비트 구조를 가지고 있어 16비트로 구성된 HEC 구조가 필요한 문제가 있으므로 상기 문제점을 해결하기 위해 본 발명의 HEC는 ATM셀의 헤더 5바이트에서 발생하는 오류를 정정하기 위하여 부호화하고 복호화하는 기능을 수행하며, 이때 생성다학식 g(x)=x 8 +x 2 +x+1을 사용함으로써, 5바이트의 셀 헤더에서 발생하는 오류 중1비트를 정정할 수 있고 다중오류를 검출할 수 있는 능력을 가지고 있으므로 16비트로 구성된 ATM 셀을 처리하기 위한 새로운 HEC 구조를 제시하여 ATM 셀동기를 맞추는데 효율적인 구조를 가지� � 있다.
Abstract:
본 발명은 평판 디스플레이를 구동시키는 저 소비전력 고전압 디지털 신호 출력회로에 관한 것으로서, 종래의 고전압 디지털 신호출력회로의 레벨변환회로에 부가적인 보완회로로서, N형 및 P형 고전압 소자 모두 동일한 수백 Å의 얇은 게이트 산화막을 사용하는 수평형 이중확산 고전압 소자를 하나씩 더 추가하고, 제 1, 제 2 제너다이오드의 정적 동작전류 제한 및 과도전류의 감소를 위한 전류제한저항과, 상기 전류제한저항에서 제한된 과도전류를 보상하여 스위칭 특성을 개선하는 제 1, 제 2 스피드-업 콘덴서를 더 구성함으로써, 공정 비용을 감소시키고, 소비전력의 감소 및 고속의 스위칭을 할 수 있도록 하여, 고전압 출력회로와 저전압 기능 회로와의 집적화를 더욱 가속화하고, 평판 디스플레이 시스템 및 기타 적용 시스템의 성능을 보다 우수 하게 구현할 수 있고, 더욱 간략한 회로를 구현할 수 있다.
Abstract:
본 발명은 고속 저잡음 링발진기용 지연셀에 관한 것으로서, 특히 링 구조로 된 전압제어 발진기의 단위 지연셀에 관한 것이다. 이는 링발진기에 사용되는 고속 저잡음의 지연셀 회로를 구현하는 데에 그 목적이 있다. 또한, 그 특징은 출력 스윙을 제한하기 위하여 입력단에 전압 클램핑 수단을 포함하는 차동 증폭기로 구성되는 데에 있다. 그러므로, 본 발명의 지연셀은 클럭 복원회로나 마이크로프로세서의 클럭 동기화 분야 등과 같은 응용분야에 매우 적합하다.
Abstract:
본 발명은 출력신호의 주기가 입력신호 주기의 분수비가 되도록 신호를 변화시키는 분수비 분주회로에 관한 것으로, 두개의 정수 분주기에서 나오는 출력신호를 다단의 지연소자를 거치게 하고 각각의 지연소자의 출력을 스위칭 로직회로에 연결하여 상승신호 및 하강신호 타이밍을 취하여 분수비로 분주하여 출력하되, 지연소자의 첫단의 입력과 끝단의 출력을 비교하여 동기시키고 필터를 통과하게하여 다시금 첫단의 지연소자에 입력시켜 지연시간을 조절하게 함으로, 종래의 분수비 분주회로에서 발생하는 지터의 발생을 줄이는 분수비 분주방법 및 그 회로를 제공하기 위한 것이다.
Abstract:
본 발명은 위상 검출장치에 관한 것으로, 본 발명은 DLL을 사용한 위상 검출기에 있어서, 중간단의 지연신호를 추가하여 4상 상태 천이에 의해 전체 지연시간의 합이 입력 클럭의 정수배가 되는 경우를 구분할 수 있게 함으로써 고조파에 의한 고조파 잠금 현상을 방지할 수 있는 효과가 있다.
Abstract:
본 발명은 복제 전압-전류 변환기를 사용한 혼합기에 관한 것으로, 특히 고속에서 동작하는 혼합기(mixer)가 낮은 출력 저항을 갖도록 하기 위한 종래의 혼합기는 많은 전력이 소모되므로 본 발명에서는 복제 전압-전류(VI) 변환기를 사용하여 이의 출력 전류를 별도의 증폭기를 사용하여 피드백(feedback) 시킴으로써 증폭기의 이득만큼 선형성이 개선 되도록 한 혼합기에 관해 개시된다.