병렬 프로세서를 이용한 3차원 그래픽 기하 변환 방법
    51.
    发明公开
    병렬 프로세서를 이용한 3차원 그래픽 기하 변환 방법 失效
    一种使用平行处理器进行三维图形几何变换的方法

    公开(公告)号:KR1020080102940A

    公开(公告)日:2008-11-26

    申请号:KR1020070115825

    申请日:2007-11-14

    CPC classification number: G06T15/005 G06T2210/52

    Abstract: A 3D graphic geometric transformation method using a parallel processor is provided to support a parallel process of a 3D graphic geometric transformation process by using the parallel processor, thereby simultaneously performing a lot of 3D graphic process operations effectively without an additional 3D accelerator. Model conversion and projection conversion with regard to vertex vectors of the first group are performed by using a parallel processor(210). Model conversion and projection conversion with regard to vertex vectors of the second group are performed while a value for correcting the number of employees with regard to the vertex vectors of the first group is calculated by using a universal processor(220). A value for correcting the number of employees with regard to the vertex vectors of the second group is calculated by using the universal processor while the correction of the number of employees with regard to the vertex vectors of the first group and picture mapping are simultaneously performed(230). The correction of the number of employees and picture mapping are performed with regard to the vertex vectors of the second group(240).

    Abstract translation: 提供使用并行处理器的3D图形几何变换方法,以通过使用并行处理器来支持3D图形几何变换处理的并行处理,从而有效地同时执行大量3D图形处理操作而不需要额外的3D加速器。 通过使用并行处理器(210)来执行关于第一组的顶点向量的模型转换和投影转换。 执行关于第二组的顶点向量的模型转换和投影转换,同时通过使用通用处理器(220)来计算用于校正关于第一组的顶点向量的雇员人数的值。 通过使用通用处理器来计算关于第二组的顶点向量的员工数量的修正值,同时对第一组和图像映射的顶点向量的员工人数进行校正( 230)。 对第二组(240)的顶点向量执行员工人数的修正和画面映射。

    단일 인덕터 다중 출력 직류-직류 변환기, 그리고 그것의 동작 방법
    52.
    发明公开
    단일 인덕터 다중 출력 직류-직류 변환기, 그리고 그것의 동작 방법 审中-实审
    单电感多输出DC-DC转换器及其工作原理

    公开(公告)号:KR1020170083866A

    公开(公告)日:2017-07-19

    申请号:KR1020160003295

    申请日:2016-01-11

    CPC classification number: H02M3/158 H02M1/08 H02M2001/009

    Abstract: 본발명의실시예에따른변환기는입력에너지를저장하는단일인덕터, 인덕터의접지경로를제공하는접지스위치, 인덕터에저장된에너지를유지하는인덕터스위치, 인덕터에저장된에너지를다중출력으로전달하는출력스위치들, 및상기스위치들의컨트롤러를포함할수 있다. 상기스위치컨트롤러는다중출력간간섭을판단하여다중출력간의간섭을줄일수 있도록, 스위치제어신호들을생성할수 있다. 본발명에의하면, 다중출력간의간섭을감소시키는단일인덕터다중출력직류-직류변환기를제공할수 있다.

    Abstract translation: 根据本发明的一个实施例的转换器,输出开关将存储在电感器开关能量,以保持存储在所述接地开关的能量的电感器,所述电感器以提供单个电感器的接地路径,电感器相对于输入能量存储为多输出 以及开关的控制器。 开关控制器可产生开关控制信号以确定多个输出之间的干扰以减少多个输出之间的干扰。 根据本发明,可以提供减少多个输出之间的干扰的单电感器多输出DC-DC转换器。

    특징 벡터 분류 장치 및 방법

    公开(公告)号:KR101725121B1

    公开(公告)日:2017-04-12

    申请号:KR1020110106863

    申请日:2011-10-19

    CPC classification number: G06K9/6228 G06K9/6269 G06N99/005

    Abstract: 본발명은특징벡터분류장치및 방법에관한것이다. 본발명의실시예에의한특징벡터분류장치는초기조건설정부, 훈련벡터를입력받아상기초기조건설정부에서설정된값을통해오차및 가중치를계산하는변수계산부, 상기계산된오차및 가중치를입력받고, 상기계산된오차와오차문턱을비교하여재계산여부를결정하는루프결정부및 상기루프결정부로부터종료신호를입력받으면경계면을생성하는경계면생성부를포함한다. 따라서본 발명은높은분류성능을가지면서도적은연산만을요구하는특징벡터분류장치및 방법을제공한다.

    다이렉트 메모리 액세스 컨트롤러 및 그것의 동작 방법
    55.
    发明授权
    다이렉트 메모리 액세스 컨트롤러 및 그것의 동작 방법 有权
    直接存储器访问控制器及其操作方法

    公开(公告)号:KR101706201B1

    公开(公告)日:2017-02-15

    申请号:KR1020100128379

    申请日:2010-12-15

    CPC classification number: G06F13/28

    Abstract: 본발명은다이렉트메모리액세스컨트롤러및 그것의동작방법에관한것이다. 상기다이렉트메모리액세스컨트롤러는레지스터셋에구성된루프레지스터셋을통해채널별 루프전송을, 채널루프관리메모리장치에저장된데이터를통해전체채널에대한루프전송을수행한다. 상기다이렉트메모리액세스컨트롤러는전송할블럭데이터에대한전송정보를자체적으로변경하여다이렉트메모리액세스전송동작을수행할수 있다.

    Abstract translation: 公开了具有第一和第二DMA通道的直接存储器访问(DMA)控制器的操作方法。 操作方法包括:基于第一DMA通道的循环信息和传送信息来迭代地执行第一DMA通道的DMA传送操作; 基于所述第二DMA通道的循环信息和传送信息迭代地执行所述第二DMA通道的DMA传送操作; 重新配置第一和第二DMA通道的传送和循环信息; 并且基于第一和第二DMA通道的重新配置的传输和循环信息,再次执行迭代地执行第一DMA通道的DMA传送操作和迭代地执行第一DMA通道的DMA传送操作。

    영상 정합 장치 및 방법
    56.
    发明授权
    영상 정합 장치 및 방법 有权
    图像注册装置及其方法

    公开(公告)号:KR101697512B1

    公开(公告)日:2017-01-19

    申请号:KR1020110135208

    申请日:2011-12-15

    CPC classification number: G06T3/0068

    Abstract: 본발명은영상정합장치및 방법에관한것이다. 본발명의실시예에의한영상정합장치는영상을입력받는영상입력부, 상기입력된영상으로부터호모그래피행렬을생성하는정합정보생성부및 상기호모그래피행렬을기초로영상을정합하는와핑부를포함하며, 상기정합정보생성부는상기입력된영상의피사체들에대한거리정보를생성하는거리정보생성기, 상기생성된거리정보를근사하는거리정보모델링기, 상기근사된거리정보에서겹침정보를생성하는겹침정보생성기, 상기겹침정보로부터매칭쌍을결정하는매칭쌍결정기및 상기매칭쌍으로부터호모그래피행렬을생성하는호모그래피행렬생성기를포함한다. 본발명에의한영상정합장치및 방법은감소된계산량을가지므로고속으로실시간영상정합이가능하다.

    Abstract translation: 公开了一种图像注册装置,其包括接收图像的图像输入单元; 图像信息生成单元,其从输入图像生成单应性矩阵; 以及基于单应性矩阵来登记图像的翘曲单元。 所述登记信息生成部包括距离信息生成部,其生成与所述输入图像对象相对应的距离信息; 距离信息建模器近似所生成的距离信息; 重叠信息生成器,其从所述近似距离信息生成重叠信息; 匹配对确定器,其从所述重叠信息确定匹配对; 以及从匹配对生成单应性矩阵的单应性矩阵生成器。

    영상 정합 장치 및 그것의 동작 방법
    57.
    发明授权
    영상 정합 장치 및 그것의 동작 방법 有权
    图像注册装置及其操作方法

    公开(公告)号:KR101677559B1

    公开(公告)日:2016-11-18

    申请号:KR1020130030880

    申请日:2013-03-22

    CPC classification number: G06T7/0028 G06T7/33

    Abstract: 본발명의실시예에따른영상정합장치는기준영상의특징점들중 어느하나의제 1 특징점에대응하는특징벡터들의크기를연산하여, 제 1 크기값을생성하는제 1 특징벡터크기연산부, 대상영상의특징점들중 어느하나의제 2 특징점에대한특징벡터들의크기를연산하여, 제 2 크기값을생성하는제 2 특징벡터크기연산부, 상기제 1 및제 2 크기값들을수신하고, 상기수신된제 1 및제 2 크기값들의크기차이를연산하여, 제 3 크기값을생성하는크기차연산부, 상기제 1 크기값및 외부로부터설정된크기비율에기반하여제 1 문턱값을생성하는제 1 문턱값생성부, 상기제 3 크기값및 상기제 1 문턱값을수신하고, 상기수신된제 3 크기값및 상기제 1 문턱값의크기비교를판단하는크기차판단부를포함하되, 상기크기차판단부를통해, 상기제 3 크기값이상기제 1 문턱값보다작다고판단되면, 상기제 1 및제 2 특징점들의유사도연산이수행되고, 상기제 3 크기값이상기제 1 문턱값보다크다고판단되면, 상기대상영상의다른특징점과상기제 1 특징점의크기가비교된다.

    Abstract translation: 提供了一种图像配准装置,包括第一特征矢量量值计算单元,计算与参考图像的特征点中的任一个第一特征点对应的特征向量的大小,以产生第一幅度值;第二特征矢量幅度计算单元, 特征矢量对应于目标图像的特征点中的任何一个第二特征点以产生第二幅度值;幅度差计算单元,接收第一和第二幅度值,并且计算所接收的第一和第二幅度值之间的差以产生 第一阈值生成单元,基于第一幅度值和幅度比创建第一阈值,以及幅度差确定单元,接收第三幅度值和第一阈值,并且确定幅度差异 。

    발광다이오드 구동 제어 장치 및 그것의 제어 신호 제공 방법
    58.
    发明公开
    발광다이오드 구동 제어 장치 및 그것의 제어 신호 제공 방법 审中-实审
    控制装置及其控制信号的提供方法

    公开(公告)号:KR1020150037457A

    公开(公告)日:2015-04-08

    申请号:KR1020140005666

    申请日:2014-01-16

    CPC classification number: H05B37/0227

    Abstract: 본발명의제어장치는 IRLED(Infrared LED)와 PD(Photodiode)를이용하여물체의움직임을감지/인식하는장치에서물체의움직임상태를판단하고움직임상태에적합한 IRLED 스위칭제어신호를제공한다. 그러한제어장치는발광다이오드구동제어장치로서, 움직임속도생성부, 직전구간평균값생성부, 상태값생성부, 제어부, 및발광다이오드스위칭제어신호생성부를포함한다.

    Abstract translation: 本发明的控制装置通过使用IRLED(红外LED)和PD(光电二极管)来确定能够检测/识别物体的运动的装置中的物体的运动状态,并提供适合于运动的IRLED切换控制信号 州。 控制装置是发光二极管驱动控制装置,包括:运动速度生成单元,用于生成前一间隔的平均值的单元,雕像值生成单元,控制单元,发光二极管切换控制 信号发生单元。

    전동기 구동 모듈, 그것의 동작 방법, 및 브러쉬리스 전동기 시스템
    59.
    发明公开
    전동기 구동 모듈, 그것의 동작 방법, 및 브러쉬리스 전동기 시스템 审中-实审
    电机驱动模块,其操作方法和无刷直流电机系统

    公开(公告)号:KR1020140076039A

    公开(公告)日:2014-06-20

    申请号:KR1020120144132

    申请日:2012-12-12

    CPC classification number: H02P6/142 H02P6/14 H02P6/15 H02P6/16

    Abstract: According to the present invention, a motor driving module comprises a motor driving unit configured to output a plurality of switching signals based on a plurality of position signals and a control signal; a pulse width modulation (PWM) inverter configured to output three-phase voltages based on the switching signals outputted from the motor driving unit, wherein the motor driving unit comprises: a correction circuit configured to detect an error of the position signals to output a compensation signal based on the detecting result; and a control circuit configured to output the switching signals based on the compensation signal and the control signal, wherein the position signals indicate a position of a rotor in an external motor.

    Abstract translation: 根据本发明,电动机驱动模块包括电动机驱动单元,其被配置为基于多个位置信号和控制信号输出多个开关信号; 脉冲宽度调制(PWM)逆变器,被配置为基于从电机驱动单元输出的开关信号输出三相电压,其中电动机驱动单元包括:校正电路,被配置为检测位置信号的误差以输出补偿 基于检测结果的信号; 以及控制电路,被配置为基于所述补偿信号和所述控制信号输出所述切换信号,其中所述位置信号指示外部电动机中的转子的位置。

    병렬 처리 기반 파이프라인 복호화 장치 및 방법
    60.
    发明授权
    병렬 처리 기반 파이프라인 복호화 장치 및 방법 有权
    基于并行处理的流水线解码装置和方法

    公开(公告)号:KR101279507B1

    公开(公告)日:2013-06-28

    申请号:KR1020090124366

    申请日:2009-12-15

    CPC classification number: H04N19/436 H04N19/44

    Abstract: 본 발명은 병렬 처리에 기반하여 동영상을 복호화하기 위한 장치 및 방법에 관한 것이다. 본 발명에 따른 병렬처리 기반 파이프라인 복호화 장치는, 압축 비트스트림에 대해 문맥적응적가변길이디코딩(CAVLC)을 수행함으로써 SPS, PPS, 슬라이스 헤더, 매크로블록 헤더 및 매크로블록 계수값들을 복호화하기 위한 비트스트림 프로세서; 상기 복호화된 매크로블록 헤더 및 매크로블록 계수값들을 이용하여 복수개의 매크로블록에 대한 역양자화(IQ), 역변환(IT) 및 움직임 보상(MC) 연산을 동시에 병렬 처리하는 병렬처리 어레이 프로세서; 상기 복수개의 매크로블록에 대한 인트라 예측(IP) 및 디블록킹필터(DF) 연산을 순차 처리하는 순차처리 프로세서; 상기 프로세서들간에 상기 복수개의 매크로블록에 대한 데이터 전송을 제어하는 DMA 제어기; 상기 프로세서들의 연산과 상기 복수개의 매크로블록에 대한 데이터 전송을 파이프라인하기 위한 시퀀서 프로세서; 상기 프로세서들의 초기화, 프레임 제어 및 슬라이스 제어를 수행하는 메인 프로세서; 및 상기 비트스트림 프로세서, 상기 병렬처리 어레이 프로세서, 상기 순차처리 프로세서, 상기 DMA 제어기, 상기 시퀀서 프로세서 및 상기 메인 프로세서를 상호연결하는 매트릭스 스위치 버스를 포함한다.
    복호화, 병렬처리, 파이프라인, 병렬처리 프로세서, 순차처리 프로세서, 시퀀서 프로세서

Patent Agency Ranking