Aktualisieren eines Speichers
    51.
    发明专利

    公开(公告)号:DE102017119068B4

    公开(公告)日:2020-12-10

    申请号:DE102017119068

    申请日:2017-08-21

    Abstract: Verfahren zum Aktualisieren eines Speichers,- wobei ein Speicher mindestens zwei Blöcke umfasst,- wobei ein Puffer Mehrpegelzellen umfasst und in einem MLC-Modus betrieben werden kann, wobei jede Mehrpegelzelle mehr als ein Bit speichern kann,- wobei das Verfahren für jeden zu aktualisierenden Block die folgenden Schritte umfasst:(a) Kopieren des Inhalts der mindestens zwei Blöcke in den Puffer unter Nutzung der Fähigkeit des Puffers, im MLC-Modus betrieben zu werden;(b) Programmieren der mindestens zwei Blöcke mit einem aktualisierten Inhalt;(c) Auslesen des aktualisierten Inhalts aus den mindestens zwei Blöcken.

    ERKENNUNG VON ADRESSFEHLERN
    52.
    发明专利

    公开(公告)号:DE102019113970A1

    公开(公告)日:2020-11-26

    申请号:DE102019113970

    申请日:2019-05-24

    Abstract: Es wird ein Verfahren zur Erkennung eines Adressfehlers beim Lesen einer Bitfolge aus einem Speicher vorgeschlagen, wobei geprüft wird, ob die Bitfolge in Verbindung mit der anliegenden Leseadresse ein Codewort eines Fehlercodes ist und wobei, falls die Bitfolge in Verbindung mit der anliegenden Leseadresse kein Codewort des Fehlercodes ist, ein Adressfehler dann erkannt wird, sofern der Fehlercode einen durch ihn korrigierbaren Fehler nicht korrigiert. Entsprechend werden eine Vorrichtung, ein System und ein Computerprogrammprodukt angegeben.

    Vorrichtung und Verfahren zum Korrigieren zumindest eines Bitfehlers in einer codierten Bitsequenz

    公开(公告)号:DE102011085602B4

    公开(公告)日:2020-10-22

    申请号:DE102011085602

    申请日:2011-11-02

    Abstract: Decodiervorrichtung zum Decodieren zumindest eines Bitfehlers in einer codierten Bitsequenz (102), wobei die Vorrichtung folgende Merkmale aufweist:einen Fehlersyndromgenerator (110), der konfiguriert, um ein Fehlersyndrom einer codierten Bitsequenz (102) zu bestimmen, das abgeleitet wird durch eine Multiplikation einer Prüfmatrix (H) mit der codierten Bitsequenz (102),wobei die Prüfmatrix (H) eine erste Untermatrix (Hu), eine zweite Untermatrix (Ha) und eine dritte Untermatrix (Hc) aufweist und das Fehlersyndrom der codierten Bitsequenz abgeleitet wird basierend auf einer Multiplikation der ersten Untermatrix (Hu) mit einer ersten Gruppe von Bits der codierten Bitsequenz, einer Multiplikation einer zweiten Untermatrix (Ha) mit der zweiten Gruppe von Bits der codierten Bitsequenz, und einer Multiplikation der dritten Untermatrix (Hc) mit einer dritten Gruppe von Bits der codierten Bitsequenz.

    TRANSFORMATION VON AUS EINEM SPEICHER GELESENEN BINÄREN SIGNALEN

    公开(公告)号:DE102019107139A1

    公开(公告)日:2020-09-24

    申请号:DE102019107139

    申请日:2019-03-20

    Abstract: Es wird eine Verfahren zur Transformation eines ersten binären Signals, das aus einem Speicher gelesen wird, bei dem das erste binäre Signal in ein zweites binäres Signal transformiert wird, sofern das erste binäre Signal ein Codewort oder ein vorgegebenes Codewort eines k-aus-n-Codes ist, bei dem das erste binäre Signal in ein vorgegebenes Signal transformiert wird, sofern das erste binäre Signal kein Codewort oder kein vorgegebenes Codewort des k-aus-n-Codes ist, wobei das vorgegebene Signal von dem zweiten binären Signal verschieden ist. Weiterhin wird eine entsprechende Vorrichtung angegeben.

    Detektion von Codewörtern
    55.
    发明专利

    公开(公告)号:DE102018132503B4

    公开(公告)日:2020-09-17

    申请号:DE102018132503

    申请日:2018-12-17

    Abstract: Verfahren zur Detektion eines Codeworts, wobei das Codewort ein Codewort eines von mindestens zwei Codes ist,- bei dem je n Zustände aus Speicherzellen eines Speichers gelesen werden,- bei dem die n Zustände in einer Zeitdomäne bestimmt werden für jeden der mindestens zwei Codes,- bei dem zusätzlich n Zustände aus weiteren Speicherzellen gelesen werden und hieraus mindestens ein Referenzwert bestimmt wird,- bei dem anhand des mindestens einen Referenzwerts bestimmt wird, welcher der mindestens zwei Codes der richtige Code ist.

    Verfahren, Vorrichtung und Einrichtung zur Datenverarbeitung

    公开(公告)号:DE102015102773B4

    公开(公告)日:2020-09-17

    申请号:DE102015102773

    申请日:2015-02-26

    Abstract: Verfahren zur Datenverarbeitung, das Folgendes umfasst:- ein Transformieren von elektrischen Variablen für jede Zelle eines Datenbits eines Speichers in eine Zeitdomäne; und- ein Bestimmen eines vorbestimmten Zustands durch Vergleichen der transformierten elektrischen Variablen von wenigstens zwei Datenbits,- bei dem jedes Datenbit von einer Gruppe von mindestens zwei Speicherzellen repräsentiert wird, wobei wenigstens zwei Speicherzellen dieser Gruppe komplementäre Zellen eines differentiellen Lesespeichers sind.

    Referenzwerte für Speicherzellen
    58.
    发明专利

    公开(公告)号:DE102014114251B4

    公开(公告)日:2018-08-16

    申请号:DE102014114251

    申请日:2014-09-30

    Abstract: Verfahren zur Bestimmung eines Referenzwerts basierend auf mehreren von in Speicherzellen gespeicherten Halbreferenzwerten,- bei dem die mehreren Halbreferenzwerte aus den Speicherzellen gelesen werden,- bei dem eine Teilmenge von Halbreferenzwerten aus den mehreren Halbreferenzwerten bestimmt wird, wobei die Teilmenge weniger als alle Halbreferenzwerte umfasst,- bei dem der Referenzwert bestimmt wird basierend auf der Teilmenge von Halbreferenzwerten,- bei dem die Halbreferenzwerte eine Anzahl von x Gruppen von Halbreferenzwerten umfassen, wobei jede Speicherzelle x mögliche digitale Zustände speichern kann,- wobei jede Gruppe mindestens einen Halbreferenzwert umfasst,- wobei die Teilmenge von Halbreferenzwerten aus den mehreren Halbreferenzwerten bestimmt wird, indem für mindestens eine Gruppe eine Gruppen-Teilmenge der Halbreferenzwerte der jeweiligen Gruppe bestimmt wird,- wobei der Referenzwert bestimmt wird basierend auf den mehreren Gruppen-Teilmengen der Halbreferenzwerte und- bei dem die Gruppen-Teilmenge der Halbreferenzwerte bestimmt wird, indem mindestens ein Halbreferenzwert ausgeschlossen wird, der um einen vorgegebenen Wert von den anderen Halbreferenzwerten der Gruppe abweicht.

    Verfahren und Vorrichtung zum Programmieren von Daten in nicht-flüchtige Speicher

    公开(公告)号:DE102010045581B4

    公开(公告)日:2018-08-09

    申请号:DE102010045581

    申请日:2010-09-16

    Abstract: Verfahren mit folgenden Schritten:Programmieren von Daten in einen nicht-flüchtigen Speicher (102) mit einem ersten Programmiermodus;Erzeugen eines Steuersignals; undUmschalten auf einen zweiten Programmiermodus abhängig von dem Auftreten des Steuersignals, wobei das Programmieren in dem zweiten Programmiermodus mit einer geringeren Anzahl von Programmierimpulsen, verglichen mit dem ersten Programmiermodus, erfolgt, wobei das Programmieren von Daten in dem zweiten Programmiermodus im Vergleich zu dem Programmieren von Daten in dem ersten Programmiermodus eine kürzere Programmierzeit erfordert und Daten, die in dem zweiten Programmiermodus programmiert wurden eine kürzere Datenhaltezeit aufweisen, verglichen mit Daten, die in dem ersten Programmiermodus programmiert wurden.

    Schaltung mit einem Speicherelement

    公开(公告)号:DE102017102475A1

    公开(公告)日:2017-08-10

    申请号:DE102017102475

    申请日:2017-02-08

    Abstract: Eine Schaltung, die ein Speicherelement aufweist, das zwischen zwei Versorgungsschienen gekoppelt ist und dazwischen eine volle Spannung aufweist; und eine Detektionseinheit, die mit dem Speicherelement gekoppelt ist und konfiguriert ist, eine im Wesentlichen konstante Vorspannung des Speicherelements aufrechtzuerhalten, während sie gleichzeitig den Stromfluss durch das Speicherelement detektiert.

Patent Agency Ranking