Abstract:
The present invention relates to a multiplex transmitter and receiver radar system, which may have a high integrated, miniaturized, and low power design by applying an injection lock method to a reference signal source and generating necessary signals for the transmitters and the receivers. As such, in a multiplex transmitter and receiver radar system using at least one receiver and transmitter, the multiplex transmitter and receiver radar system according to an embodiment of the present invention generates multiple signal sources synchronized with a phase using a reference signal source generated by one of the transmitters and provides each of the generated multiple signal sources to at least one receiver and a different transmitter. [Reference numerals] (100) First transmitter;(110) Second transmitter;(120) Receiver;(130) Target;(AA) Control block
Abstract:
본 발명은, 발진기에서 원하는 출력 주파수를 얻기 위해 입력해주는 비트값인 주파수 채널 워드 명령값(FCW) 및 프로그래머블 분주기의 최소 분주비(n : n은 상수)가 설정된 주파수 보정 루프에 있어서, 입력되는 제어비트에 따라 출력 주파수를 조절하는 발진기(Oscillator)와, 상기 발진기의 출력 주파수를 분주하며, 분주비가 가변되는 프로그래머블 분주기와, 상기 프로그래머블 분주기의 출력신호 및 기준 주파수를 입력받아 상기 기준 주파수의 한주기 동안에 상기 분주기의 출력 신호의 클럭수를 측정하여 출력하는 카운터부, 및 상기 채널 워드 명령값을 상기 최소 분주비로 나눈 값의 정수값인 기준 비교값(p)에서 상기 카운터부에서 출력되는 클럭수를 뺀 값을 상기 발진기의 제어비트로 출력하는 주파수 검출기를 포함하며, 상기 프로그래머블 분주기는 상기 카운터부에서 출력되는 클럭수를 피드백받아 상기 발진기의 출력신호에 대한 분주비를 정하는 것을 특징으로 하는 주파수 보정루프를 제공할 수 있다. 발진기(oscillator), 분주기(divider), 카운터(counter)
Abstract:
PURPOSE: An automatic gain controller, transmitter having its, and automatic gain controlling method thereof are provided to control a variable gain amplifier through using communications distance. CONSTITUTION: The communications distance between a second transceiver(200) and a first transceiver(100) are measured. The gain values of a transmitting terminal and a receiving terminal in the first and second transceivers are controlled the measured communications distance. The measured communications distance is calculated by using a transmission time of a distance measurement signal.
Abstract:
본 발명의 OTA에서는 고주파용 Gm-C 필터 집적회로(IC)를 구현하는데 사용되는 기존의 Nauta 트랜스컨덕터를 새로운 방법과 관점에서 재해석함으로써 그 구성요소중 잉여요소를 제거하여 단순화하고, 잔존하는 인버터를 서로 역할 분담을 시키는 방법을 통해 보다 단순하면서도 효율적인 회로구조를 안출하였다. 본 발명의 재해석 관점에 비추어 볼 경우 기존의 Nauta 트랜스컨덕터에서는 입력단의 공통모드 신호가 출력단에 증폭이 되어 나타나는 약점이 드러남에 반하여, 본 발명에 의한 새로운 구조에 동일한 해석방법을 적용할 경우 입력단의 공통모드 신호가 출력단에 전혀 나타나지 않고 효과적으로 제거됨을 알 수 있다. 그리고 이러한 특성 개선을 기존의 Nauta-Transconductor에 비해 적은 갯수의 인버터로써 달성할 뿐 아니라, 필터 전체의 주파수 특성을 위해 요구되는 트랜스컨덕턴스값에 전혀 영향을 주지 않으면서 퀄리티 팩터만을 독립적으로 제어할 수단을 마련함으로써 필터 특성을 효과적으로 개선할 수 있다. 능동필터, Gm-C 필터, Nauta-Transconductor, OTA
Abstract:
A differential voltage controlled oscillator and a quadrature voltage controlled oscillator using coupling of a transformer are provided to obtain a broadband tuning range while reducing a voltage oscillation gain. A resonant circuit(230) includes a transformer, a first variable capacitance part, a second variable capacitance part, a third variable capacitance part, and a fourth variable capacitance part, and oscillates frequencies according to a first control voltage and a second control voltage. A primary coil of the transformer is connected between a first node and a third node. A secondary coil of the transformer is connected between a second node and a fourth node. A first amplifying circuit(250A) includes a first PMOS transistor and a second PMOS transistor, and differentially amplifies an oscillation frequency outputted from the resonant circuit. The first PMOS transistor is connected between a power voltage and the first node. The second PMOS transistor is connected between the power voltage and the second node. A second amplifying circuit(250B) includes a first NMOS transistor and a second NMOS transistor, and differentially amplifies an oscillation frequency outputted from the resonant circuit. The first NMOS transistor is connected between the third node and a fifth node. The second NMOS transistor is connected between the fourth node and the fifth node.
Abstract:
본 발명은 데이터의 출력 순서를 제어할 수 있는 멀티플렉서 및 이를 이용한 병렬-직렬 변환기에 관한 것으로, 본 발명의 멀티플렉서는 선택신호의 값에 따라 입력 데이터가 출력되는 순서를 간단하게 제어할 수 있도록 구성되어 있으므로, 본 발명의 멀티플렉서를 이용하여 병렬-직렬 변환기를 구성하는 경우 병렬 데이터 신호선의 배선 구조를 변경하지 않고도 출력되는 직렬 데이터의 비트 시퀀스 순서를 간단하게 제어할 수 있는 것을 특징으로 한다. 멀티플렉서, 병렬-직렬 변환기, 먹스, 데이터 출력 순서, 래치