스퓨리어스 및 수신 밴드 잡음을 감소시키는 포락선 모듈레이터 및 이를 구비한 포락선 추적 전력 증폭장치
    1.
    发明公开
    스퓨리어스 및 수신 밴드 잡음을 감소시키는 포락선 모듈레이터 및 이를 구비한 포락선 추적 전력 증폭장치 审中-实审
    用于减少噪声噪声和接收带噪声的信号跟踪调制器和带有跟踪调制器的功率放大器

    公开(公告)号:KR1020160096288A

    公开(公告)日:2016-08-16

    申请号:KR1020150017630

    申请日:2015-02-04

    CPC classification number: H03F1/0227 H03F3/24 H03F2200/102

    Abstract: 무선통신단말기및/또는무선통신시스템에장착되는고효율, 고선형성의전력증폭장치의전원공급부에선형및 스위칭신호를인가하는포락선모듈레이터및 이를구비한포락선추적전력증폭장치가개시된다. 포락선추적전력증폭장치는포락선입력신호를증폭하여증폭된포락선신호를출력하는넓은대역폭을가지는포락선모듈레이터와, 상기증폭된포락선신호에따라 RF 신호를증폭하여증폭된 RF 신호를출력하는전력증폭기, 그리고상기포락선모듈레이터의출력단에병렬로연결된커패시터를포함할수 있다.

    Abstract translation: 公开了一种将无线通信终端和/或无线通信系统中安装的线性和切换信号施加到功率放大器的电源部件,并且具有高效率和高线性度的包络调制器,以及包括其的包络跟踪功率放大器 。 包络跟踪功率放大器可以包括:包络调制器,其具有宽带宽以放大包络输入信号并输出​​放大的包络信号; 功率放大器,根据放大的包络信号放大RF信号,然后输出放大的RF信号; 以及并联连接到包络调制器的输出级的电容器。 本发明通过减少功率放大器的输出的杂散噪声和接收机频带噪声来实现具有高效率和高线性度的功率放大器来促进低噪声无线通信。

    레이더 장치
    2.
    发明授权
    레이더 장치 有权
    雷达装置

    公开(公告)号:KR101591063B1

    公开(公告)日:2016-02-03

    申请号:KR1020120026571

    申请日:2012-03-15

    Abstract: 본발명은디지털코드를이용하여디지털변조된송신신호를송신하고, 상기송신된송신신호가목표물에의해반사되어돌아오는에코신호를수신및 복조함으로써, 상기목표물까지의거리및 상기목표물의속도를측정하는것을특징으로하는레이더장치에관한것이다.

    유전체 공진기 안테나
    3.
    发明公开
    유전체 공진기 안테나 无效
    电介质谐振器天线

    公开(公告)号:KR1020150087595A

    公开(公告)日:2015-07-30

    申请号:KR1020140007748

    申请日:2014-01-22

    CPC classification number: H01Q9/0485 H01P1/2084 H01Q1/38

    Abstract: 본발명은유전체공진기안테나에관한것이다. 본발명의유전체공진기안테나는유전체공진기, 유전체공진기가내부에형성되고, 유전체공진기주변에위치한복수의비아들을포함한안테나기판, 안테나기판의상부에서개구면을형성하는금속패턴, 유전체공진기상부에서금속패턴을덮는유전체기판, 유전체공진기의하부에서, 유전체공진기로신호를입력하기위한커플링어퍼쳐를포함한내부그라운드면, 및유전체공진기로신호를전달하는스트립전송선로를포함하고, 안테나기판의하부에위치한급전회로기판을포함한다.

    Abstract translation: 介质谐振器天线技术领域本发明涉及介质谐振器天线。 本发明的介质谐振器天线包括:介质谐振器; 天线基板,其内部具有介质谐振器,并且包括位于介质谐振器周围的多个通孔; 在天线基板的上部形成孔的金属图案; 介电基片,覆盖介质谐振器上部的金属图案; 内部接地平面,其包括在介质谐振器的底部中将信号输入介质谐振器的耦合孔径; 以及将信号传送到介质谐振器的条状传输线。 介质谐振器天线包括位于天线基板底部的馈电电路基板。

    다중 송수신 레이더 시스템
    5.
    发明公开
    다중 송수신 레이더 시스템 有权
    多功能接收机和发射机系统

    公开(公告)号:KR1020130134843A

    公开(公告)日:2013-12-10

    申请号:KR1020120058672

    申请日:2012-05-31

    Abstract: The present invention relates to a multiplex transmitter and receiver radar system, which may have a high integrated, miniaturized, and low power design by applying an injection lock method to a reference signal source and generating necessary signals for the transmitters and the receivers. As such, in a multiplex transmitter and receiver radar system using at least one receiver and transmitter, the multiplex transmitter and receiver radar system according to an embodiment of the present invention generates multiple signal sources synchronized with a phase using a reference signal source generated by one of the transmitters and provides each of the generated multiple signal sources to at least one receiver and a different transmitter. [Reference numerals] (100) First transmitter;(110) Second transmitter;(120) Receiver;(130) Target;(AA) Control block

    Abstract translation: 本发明涉及一种多路发射机和接收机雷达系统,其可以通过向参考信号源应用注入锁定方法并为发射机和接收机产生必要的信号而具有高集成度,小型化和低功率设计。 因此,在使用至少一个接收机和发射机的多路复用发射机和接收机雷达系统中,根据本发明的实施例的多路复用发射机和接收机雷达系统使用由一个所产生的参考信号源产生与相位同步的多个信号源 并将所产生的多个信号源中的每一个提供给至少一个接收机和不同的发射机。 (附图标记)(100)第一发射机;(110)第二发射机;(120)接收机;(130)目标;(AA)控制块

    주파수 보정루프
    6.
    发明授权
    주파수 보정루프 有权
    频率校准环

    公开(公告)号:KR101220173B1

    公开(公告)日:2013-01-11

    申请号:KR1020090023897

    申请日:2009-03-20

    Abstract: 본 발명은, 발진기에서 원하는 출력 주파수를 얻기 위해 입력해주는 비트값인 주파수 채널 워드 명령값(FCW) 및 프로그래머블 분주기의 최소 분주비(n : n은 상수)가 설정된 주파수 보정 루프에 있어서, 입력되는 제어비트에 따라 출력 주파수를 조절하는 발진기(Oscillator)와, 상기 발진기의 출력 주파수를 분주하며, 분주비가 가변되는 프로그래머블 분주기와, 상기 프로그래머블 분주기의 출력신호 및 기준 주파수를 입력받아 상기 기준 주파수의 한주기 동안에 상기 분주기의 출력 신호의 클럭수를 측정하여 출력하는 카운터부, 및 상기 채널 워드 명령값을 상기 최소 분주비로 나눈 값의 정수값인 기준 비교값(p)에서 상기 카운터부에서 출력되는 클럭수를 뺀 값을 상기 발진기의 제어비트로 출력하는 주파수 검출기를 포함하며, 상기 프로그래머블 분주기는 상기 카운터부에서 출력되는 클럭수를 피드백받아 상기 발진기의 출력신호에 대한 분주비를 정하는 것을 특징으로 하는 주파수 보정루프를 제공할 수 있다.
    발진기(oscillator), 분주기(divider), 카운터(counter)

    자동 이득 제어기, 그것을 포함한 송수신기, 및 그것의 자동 이득 제어 방법
    7.
    发明公开
    자동 이득 제어기, 그것을 포함한 송수신기, 및 그것의 자동 이득 제어 방법 有权
    自动增益控制器,具有自动增益控制器及其自动增益控制方法

    公开(公告)号:KR1020100088122A

    公开(公告)日:2010-08-06

    申请号:KR1020100070106

    申请日:2010-07-20

    CPC classification number: H04B1/14 H03G3/20 H04B17/318

    Abstract: PURPOSE: An automatic gain controller, transmitter having its, and automatic gain controlling method thereof are provided to control a variable gain amplifier through using communications distance. CONSTITUTION: The communications distance between a second transceiver(200) and a first transceiver(100) are measured. The gain values of a transmitting terminal and a receiving terminal in the first and second transceivers are controlled the measured communications distance. The measured communications distance is calculated by using a transmission time of a distance measurement signal.

    Abstract translation: 目的:提供自动增益控制器,发射机及其自动增益控制方法,以通过使用通信距离来控制可变增益放大器。 构成:测量第二收发器(200)和第一收发器(100)之间的通信距离。 第一和第二收发器中的发送终端和接收终端的增益值被控制在测量的通信距离。 通过使用距离测量信号的传输时间来计算测量的通信距离。

    NAUTA 연산 상호 컨덕턴스 증폭기
    8.
    发明授权
    NAUTA 연산 상호 컨덕턴스 증폭기 有权
    Nauta操作跨导放大器

    公开(公告)号:KR100921517B1

    公开(公告)日:2009-10-15

    申请号:KR1020070058789

    申请日:2007-06-15

    Inventor: 박정우 김천수

    CPC classification number: H03F3/45475 H03F3/45183 H03F2203/45138

    Abstract: 본 발명의 OTA에서는 고주파용 Gm-C 필터 집적회로(IC)를 구현하는데 사용되는 기존의 Nauta 트랜스컨덕터를 새로운 방법과 관점에서 재해석함으로써 그 구성요소중 잉여요소를 제거하여 단순화하고, 잔존하는 인버터를 서로 역할 분담을 시키는 방법을 통해 보다 단순하면서도 효율적인 회로구조를 안출하였다. 본 발명의 재해석 관점에 비추어 볼 경우 기존의 Nauta 트랜스컨덕터에서는 입력단의 공통모드 신호가 출력단에 증폭이 되어 나타나는 약점이 드러남에 반하여, 본 발명에 의한 새로운 구조에 동일한 해석방법을 적용할 경우 입력단의 공통모드 신호가 출력단에 전혀 나타나지 않고 효과적으로 제거됨을 알 수 있다. 그리고 이러한 특성 개선을 기존의 Nauta-Transconductor에 비해 적은 갯수의 인버터로써 달성할 뿐 아니라, 필터 전체의 주파수 특성을 위해 요구되는 트랜스컨덕턴스값에 전혀 영향을 주지 않으면서 퀄리티 팩터만을 독립적으로 제어할 수단을 마련함으로써 필터 특성을 효과적으로 개선할 수 있다.
    능동필터, Gm-C 필터, Nauta-Transconductor, OTA

    트랜스포머의 커플링을 이용한 차동 전압 제어 발진기 및직교 전압 제어 발진기
    9.
    发明公开
    트랜스포머의 커플링을 이용한 차동 전압 제어 발진기 및직교 전압 제어 발진기 有权
    使用变压器的中心十字交叉耦合的差分压控振荡器和压控振荡器

    公开(公告)号:KR1020090090976A

    公开(公告)日:2009-08-26

    申请号:KR1020080043936

    申请日:2008-05-13

    Inventor: 이영재 김천수

    CPC classification number: H03B5/1228 H03B5/1212 H03B5/1243 H03B5/1296

    Abstract: A differential voltage controlled oscillator and a quadrature voltage controlled oscillator using coupling of a transformer are provided to obtain a broadband tuning range while reducing a voltage oscillation gain. A resonant circuit(230) includes a transformer, a first variable capacitance part, a second variable capacitance part, a third variable capacitance part, and a fourth variable capacitance part, and oscillates frequencies according to a first control voltage and a second control voltage. A primary coil of the transformer is connected between a first node and a third node. A secondary coil of the transformer is connected between a second node and a fourth node. A first amplifying circuit(250A) includes a first PMOS transistor and a second PMOS transistor, and differentially amplifies an oscillation frequency outputted from the resonant circuit. The first PMOS transistor is connected between a power voltage and the first node. The second PMOS transistor is connected between the power voltage and the second node. A second amplifying circuit(250B) includes a first NMOS transistor and a second NMOS transistor, and differentially amplifies an oscillation frequency outputted from the resonant circuit. The first NMOS transistor is connected between the third node and a fifth node. The second NMOS transistor is connected between the fourth node and the fifth node.

    Abstract translation: 提供使用变压器耦合的差分压控振荡器和正交压控振荡器,以获得宽带调谐范围,同时降低电压振荡增益。 谐振电路(230)包括变压器,第一可变电容部分,第二可变电容部分,第三可变电容部分和第四可变电容部分,并且根据第一控制电压和第二控制电压来振荡频率。 变压器的初级线圈连接在第一节点和第三节点之间。 变压器的次级线圈连接在第二节点和第四节点之间。 第一放大电路(250A)包括第一PMOS晶体管和第二PMOS晶体管,并差分放大从谐振电路输出的振荡频率。 第一PMOS晶体管连接在电源电压和第一节点之间。 第二PMOS晶体管连接在电源电压和第二节点之间。 第二放大电路(250B)包括第一NMOS晶体管和第二NMOS晶体管,并差分放大从谐振电路输出的振荡频率。 第一NMOS晶体管连接在第三节点和第五节点之间。 第二NMOS晶体管连接在第四节点和第五节点之间。

    데이터의 출력 순서를 제어할 수 있는 멀티플렉서 및 이를이용한 병렬-직렬 변환기
    10.
    发明授权
    데이터의 출력 순서를 제어할 수 있는 멀티플렉서 및 이를이용한 병렬-직렬 변환기 失效
    具有可控输出序列的多路复用器和使用其的并行到串行转换器

    公开(公告)号:KR100882804B1

    公开(公告)日:2009-02-09

    申请号:KR1020070054593

    申请日:2007-06-04

    Inventor: 심재훈 김천수

    Abstract: 본 발명은 데이터의 출력 순서를 제어할 수 있는 멀티플렉서 및 이를 이용한 병렬-직렬 변환기에 관한 것으로, 본 발명의 멀티플렉서는 선택신호의 값에 따라 입력 데이터가 출력되는 순서를 간단하게 제어할 수 있도록 구성되어 있으므로, 본 발명의 멀티플렉서를 이용하여 병렬-직렬 변환기를 구성하는 경우 병렬 데이터 신호선의 배선 구조를 변경하지 않고도 출력되는 직렬 데이터의 비트 시퀀스 순서를 간단하게 제어할 수 있는 것을 특징으로 한다.
    멀티플렉서, 병렬-직렬 변환기, 먹스, 데이터 출력 순서, 래치

Patent Agency Ranking