디지털 기기에서 AD 컨버터 기준 바이어스 설정 회로
    1.
    发明公开
    디지털 기기에서 AD 컨버터 기준 바이어스 설정 회로 无效
    用于在数字设备中设置AD转换器的参考偏置电路

    公开(公告)号:KR1020050077112A

    公开(公告)日:2005-08-01

    申请号:KR1020040004760

    申请日:2004-01-26

    Inventor: 김준영

    CPC classification number: H03M1/18 H03M1/1014 H03M2201/61 H03M2201/6345

    Abstract: 본 발명은 디지털 기기에 관한 것으로, 특히 디지털 기기에서 AD 컨버터 기준 바이어스 설정 회로에 관한 것이다. 이와 같이 본 발명에 따른 디지털 기기에서 AD 컨버터 기준 바이어스 설정 회로는 디스플레이 기기의 아날로그 신호 양자화 과정 시 기준 바이어스 설정 장지에 있어서, A/D 컨버터 외부에 최소, 최대 바이어스 설정 회로를 더 포함하여 구성된다.

    디지털 출력의 오차를 보정하는 방법 및 이를 이용한 폴딩-인터폴레이션 아날로그-디지털 변환기
    2.
    发明授权

    公开(公告)号:KR101140754B1

    公开(公告)日:2012-05-03

    申请号:KR1020110057375

    申请日:2011-06-14

    Abstract: PURPOSE: A method for correcting errors at digital outputs and a folding-interpolation analog to digital converter using the same are provided to eliminate detected errors by detecting errors at a digital output. CONSTITUTION: An error correction unit is composed of a lower code estimating unit(210) and an error estimating unit(220). The lower code estimating unit estimates which one of a maximum value or a minimum value of a lower binary code corrects the lower binary code of an analog signal by referring to a first bit of the lower binary code. The lower code estimating unit estimates the minimum value of the lower binary code using the lower binary code of the analog signal according to the first bit of the lower binary code.

    Abstract translation: 目的:提供一种用于校正数字输出端的误差的方法和使用其的折叠插值模数转换器,以通过检测数字输出端的误差来消除检测到的误差。 构成:纠错单元由下码估计单元(210)和误差估计单元(220)组成。 较低代码估计单元通过参考较低二进制码的第一比特来估计较低二进制码的最大值或最小值中的哪一个校正模拟信号的较低二进制码。 低代码估计单元根据低二进制码的第一位使用模拟信号的较低二进制码来估计较低二进制码的最小值。

Patent Agency Ranking