자동 오프셋 조절을 통한 A/D 변환 방법
    1.
    发明授权
    자동 오프셋 조절을 통한 A/D 변환 방법 有权
    A / D转换方法通过自动偏移调整

    公开(公告)号:KR101499500B1

    公开(公告)日:2015-03-09

    申请号:KR1020140066393

    申请日:2014-05-30

    CPC classification number: H03M1/0607 H03M1/12 H03M2201/615 H03M2201/652

    Abstract: 본 발명은 종래 신호 증폭기 및 A/D 컨버터로 각각 구성된 복수 개의 증폭 회로를 구현하지 않고도, 신호 증폭기에 의해 증폭된 아날로그 입력 신호에 대한 원 디지털 신호 값을 외부로 출력시킬 수 있는 A/D 변환 방법을 제공한다.
    이를 위해 본 발명은 신호 증폭기의 선형 영역 내에 일정 범위의 신호 크기 범위를 제어부에 기 설정해 놓고, A/D 컨버터에 의해 출력된 디지털 신호 값이 상기 기 설정해 놓은 신호 크기 범위를 초과하는 경우에는, 상기 출력된 디지털 신호 값이 상기 기 설정해 놓은 신호 크기 범위 내에 존재하도록, 제어부가 기 설정해 놓은 적어도 하나의 오프셋 조절 크기 값에 따라 아날로그 입력 신호의 오프셋을 자동으로 조절시킨다. 그 다음, 상기 오프셋 조절된 아날로그 입력 신호를 신호 증폭기가 증폭하고, 상기 증폭된 신호를 A/D 컨버터가 디지털 신호 값으로 변환하며, 상기 변환된 디지털 신호 값을 제어부에서 원 디지털 신호 값으로 보정하여 외부로 출력시킨다.
    본 발명에 의하면, A/D 컨버터가 본래 갖고 있는 레졸루션보다 높은 레졸루션을 갖는 디지털 신호 값을 출력할 수 있다. 따라서, 회로의 크기를 작게 할 수 있고, 제조비용을 줄일 수 있으며, 신호의 연속성이 떨어지는 단점도 극복할 수 있다.

    Abstract translation: 本发明涉及一种能够从外部输出由信号放大器放大的模拟输入信号的原始数字信号值而不实现多个放大电路的A / D转换方法,每个放大电路配置有常规的信号放大器和 A / D转换器。 为此,本发明在控制器中预设信号放大器的线性区域内的一定范围的信号大小,并且当由A / D转换器输出的数字信号值超出由 控制器根据至少一个预设的偏移调整大小值自动调整模拟输入信号的偏移量,以使输出的数字信号值处于预设的信号大小范围内。 然后,信号放大器放大其偏移量的模拟输入信号,A / D转换器将放大的信号转换为数字信号值,然后控制器将数字信号值校正为原始数字信号值,输出校正值 到外面 根据本发明,A / D转换器可以输出比A / D转换器的原始分辨率高的分辨率的数字信号值。 因此,可以减小电路尺寸,可以降低制造成本,并且可以克服信号连续性降低的缺点。

    디지털 아날로그 변환기의 내장 테스트 방법 및 회로
    2.
    发明公开
    디지털 아날로그 변환기의 내장 테스트 방법 및 회로 无效
    具有内置结构的数字模拟转换器和电路的测试方法

    公开(公告)号:KR1020110042864A

    公开(公告)日:2011-04-27

    申请号:KR1020090099721

    申请日:2009-10-20

    Inventor: 강성호

    Abstract: PURPOSE: A method and circuit for internally testing a digital to analog converter are provided to use a ramp signal with a plus value at a starting clock, thereby reducing a reference value. CONSTITUTION: A ramp signal generator(320) generates a ramp signal with a plus value at a starting clock. A counter(330) generates a first input signal. A digital to analog converter converts a first input signal into a first output signal. A differential amplifier(360) obtains a test value corresponding to the difference between the ramp signal and the first output signal. A ramp signal generator, the counter, and the differential amplifier are installed in the digital to analog converter.

    Abstract translation: 目的:提供用于内部测试数模转换器的方法和电路,以在起始时钟使用具有正值的斜坡信号,从而减少参考值。 构成:斜坡信号发生器(320)在起始时钟产生具有正值的斜坡信号。 计数器(330)产生第一输入信号。 数模转换器将第一输入信号转换成第一输出信号。 差分放大器(360)获得与斜坡信号和第一输出信号之间的差对应的测试值。 斜坡信号发生器,计数器和差分放大器安装在数模转换器中。

    디지털 출력의 오차를 보정하는 방법 및 이를 이용한 폴딩-인터폴레이션 아날로그-디지털 변환기
    3.
    发明授权

    公开(公告)号:KR101140754B1

    公开(公告)日:2012-05-03

    申请号:KR1020110057375

    申请日:2011-06-14

    Abstract: PURPOSE: A method for correcting errors at digital outputs and a folding-interpolation analog to digital converter using the same are provided to eliminate detected errors by detecting errors at a digital output. CONSTITUTION: An error correction unit is composed of a lower code estimating unit(210) and an error estimating unit(220). The lower code estimating unit estimates which one of a maximum value or a minimum value of a lower binary code corrects the lower binary code of an analog signal by referring to a first bit of the lower binary code. The lower code estimating unit estimates the minimum value of the lower binary code using the lower binary code of the analog signal according to the first bit of the lower binary code.

    Abstract translation: 目的:提供一种用于校正数字输出端的误差的方法和使用其的折叠插值模数转换器,以通过检测数字输出端的误差来消除检测到的误差。 构成:纠错单元由下码估计单元(210)和误差估计单元(220)组成。 较低代码估计单元通过参考较低二进制码的第一比特来估计较低二进制码的最大值或最小值中的哪一个校正模拟信号的较低二进制码。 低代码估计单元根据低二进制码的第一位使用模拟信号的较低二进制码来估计较低二进制码的最小值。

Patent Agency Ranking