半导体电路
    41.
    发明授权

    公开(公告)号:CN104038205B

    公开(公告)日:2017-08-01

    申请号:CN201410077529.3

    申请日:2014-03-04

    CPC classification number: H03K3/356 H03K3/037 H03K3/356104

    Abstract: 提供一种半导体电路。所述半导体电路包括:脉冲发生器,通过时钟信号的上升沿被使能,并产生根据反馈节点的电压而变化的读取脉冲;感测放大器,根据使用读取脉冲的输入信号的数据值来产生动态节点的电压和反馈节点的电压。

    时序电路及其操作方法
    42.
    发明公开

    公开(公告)号:CN106505994A

    公开(公告)日:2017-03-15

    申请号:CN201610809106.5

    申请日:2016-09-07

    Inventor: 黄铉澈 金珉修

    Abstract: 公开一种时序电路及其操作方法。在时序电路中,第一级被配置为响应于时钟对第一节点的电压进行充电,并且响应于时钟、第二节点的电压和数据对第一节点的电压进行放电;第二级被配置为响应于时钟对第二节点的电压进行充电,并且响应于时钟和逻辑信号对第二节点的电压进行放电;组合逻辑被配置为基于第一节点的电压、第二节点的电压和数据来生成逻辑信号;以及锁存电路被配置为响应于时钟来锁存第二节点的电压。

    包括片上时钟控制器的片上系统和具有其的移动装置

    公开(公告)号:CN105717444A

    公开(公告)日:2016-06-29

    申请号:CN201510888738.0

    申请日:2015-12-07

    Inventor: 金珉修

    Abstract: 本发明提供一种包括片上时钟控制器的片上系统和具有其的移动装置。一种片上系统(SoC)包括逻辑电路,逻辑电路具有扫描触发器和片上时钟控制器。扫描触发器被配置为使用无源保持器存储数据。片上时钟控制器被配置为接收用于驱动逻辑电路的参考时钟,以基于参考时钟的高态间隔产生内部时钟,并且将内部时钟提供到扫描触发器。

    半导体电路及其操作方法
    44.
    发明公开

    公开(公告)号:CN104836568A

    公开(公告)日:2015-08-12

    申请号:CN201410815914.3

    申请日:2014-12-24

    Inventor: 金珉修

    Abstract: 一种半导体电路及其操作方法。半导体电路包括第一电路,基于输入数据、锁存器输入节点和时钟信号的电压电平确定反馈节点电压电平;第二电路,基于时钟信号电压电平预充电锁存器输入节点;第三电路,基于反馈节点和时钟信号的电压电平下拉锁存器输入节点;锁存器,基于时钟信号和锁存器输入节点的电压电平输出数据;控制电路,包括在第一至第三电路和锁存器中的至少一个中,接收控制信号,其中,锁存器包括第一、第二和第三晶体管,第一晶体管针对锁存器输入节点电压电平被门控并上拉输出节点,第二晶体管针对锁存器输入节点的电压电平被门控并下拉输出节点,第三晶体管被串联连接到第二晶体管,针对时钟信号的电压电平被门控并下拉输出节点。

    多位触发器
    45.
    发明公开
    多位触发器 审中-实审

    公开(公告)号:CN118826700A

    公开(公告)日:2024-10-22

    申请号:CN202410805170.0

    申请日:2017-04-07

    Abstract: 一种多位触发器包括:单个扫描输入引脚,接收扫描输入信号;多个数据输入引脚,接收第一数据输入信号和第二数据输入信号;第一扫描触发器,响应于扫描使能信号选择扫描输入信号和第一数据输入信号中的一个作为第一选择信号,并且锁存第一选择信号以提供第一输出信号;第二扫描触发器,响应于扫描使能信号选择与第一输出信号相对应的内部信号和第二数据输入信号中的一个作为第二选择信号,并且锁存第二选择信号以提供第二输出信号;以及多个输出引脚,输出第一输出信号和第二输出信号,其中,第一扫描触发器和第二扫描触发器的扫描路径连接到彼此。

    包括标准单元的集成电路及其制造方法及计算系统

    公开(公告)号:CN111832245B

    公开(公告)日:2024-08-30

    申请号:CN202010329912.9

    申请日:2020-04-23

    Abstract: 提供了一种包括标准单元的集成电路及其制造方法以及用于执行该方法的计算系统。集成电路包括:标准单元,包括被配置成各自输出相同的输出信号的第一输出引脚和第二输出引脚;第一路由路径,连接到第一输出引脚;以及第二路由路径,连接到第二输出引脚。第一路由路径包括第一单元组,第一单元组包括至少一个负载单元,第二路由路径包括第二单元组,第二单元组包括至少一个负载单元,并且第一路由路径和第二路由路径在标准单元外部彼此电断开。

    含不对称结束单元的集成电路和含该集成电路的系统芯片

    公开(公告)号:CN109473425B

    公开(公告)日:2024-05-10

    申请号:CN201810473724.6

    申请日:2018-05-17

    Abstract: 可提供一种集成电路和系统芯片,该集成电路包括:在第一方向上排列的第一宏块和第二宏块;以及第一宏块和第二宏块之间的多个单元。所述多个单元包括:至少一个第一结束单元,其邻近于第一宏块,并且在第一方向上具有第一宽度;至少一个第二结束单元,其邻近于第二宏块,并且在第一方向上具有与第一宽度不同的第二宽度;以及所述至少一个第一结束单元与所述至少一个第二结束单元之间的至少一个标准单元。

    触发器
    48.
    发明授权

    公开(公告)号:CN108023575B

    公开(公告)日:2023-05-23

    申请号:CN201710515662.6

    申请日:2017-06-29

    Abstract: 一种触发器,使用在所述触发器内部生成的信号生成第一反馈信号。所述触发器包含第一级电路、第二级电路和第三级电路。所述第一级电路接收第一数据信号和时钟信号并且通过第一节点生成第一内部信号。所述第二级电路接收所述第一内部信号、所述时钟信号和所述第一反馈信号,并且通过第二节点生成第二内部信号。所述第三级电路在时钟信号处于第一电平时使用第二内部信号和时钟信号通过锁存第二内部信号而生成第二数据信号。所述第二级电路在时钟信号处于第二电平时基于第一反馈信号切断第二节点与电源之间的至少一个第一电流路径。所述触发器能够在根据时钟信号锁存输入数据信号时减少功率消耗。

    半导体装置及其布局方法
    49.
    发明公开

    公开(公告)号:CN115810626A

    公开(公告)日:2023-03-17

    申请号:CN202211103188.3

    申请日:2022-09-09

    Inventor: 金正熙 金珉修

    Abstract: 可以提供一种半导体装置,其包括:第一标准单元和第二标准单元,其沿第一方向和与第一方向交叉的第二方向中的一个设置,第一方向和第二方向平行于衬底,并且第一标准单元和第二标准单元中的每一个包括栅极结构和有源区;以及填充物单元,其在第二方向上与第一标准单元相邻,并且在第一方向上与第二标准单元相邻,其中,第一标准单元的输出节点连接到第二标准单元的输入节点,提供第一标准单元的输出节点的输出有源接触件连接到填充物单元中包括的至少一个伪有源接触件中的布线有源接触件,并且提供第二标准单元的输入节点的输入布线连接到布线有源接触件。

    包括触发器的集成电路和用于设计集成电路的计算系统

    公开(公告)号:CN115395925A

    公开(公告)日:2022-11-25

    申请号:CN202210372489.X

    申请日:2022-04-11

    Abstract: 公开了包括触发器的集成电路和用于设计集成电路的计算系统。所述集成电路包括被配置为与时钟信号同步地操作的触发器。触发器包括:复用器,被配置基于扫描使能信号将扫描输入信号的反相信号输出到第一节点,或者复用器被配置为基于复位输入信号将数据输入信号的反相信号或具有第一电平的信号输出到第一节点;主锁存器,被配置为锁存通过第一节点输出的信号并输出锁存的信号;以及从锁存器,被配置为锁存主锁存器的输出信号并输出锁存的主锁存器的输出信号。

Patent Agency Ranking