-
公开(公告)号:CN102194858B
公开(公告)日:2013-11-20
申请号:CN201110050910.7
申请日:2011-03-03
Applicant: 株式会社东芝
Abstract: 本实施方式的半导体装置包括:第一导电型的第一半导体区域;第一导电型的第二半导体区域,形成在所述第一半导体区域的一主面上;第一主电极,形成在所述第一半导体区域的成为所述一主面相反侧的另一主面侧;第二导电型的第三半导体区域,选择性地形成在所述第二半导体区域的成为所述第一半导体区域相反侧的主面;第二主电极,以与所述第三半导体区域接合的方式形成;及第二导电型的多个埋入半导体区域,设置在所述第二半导体区域中成为在所述第一主电极与所述第二主电极之间形成着主电流路径的元件区域的外侧的终端区域。所述埋入半导体区域从所述元件区域越向外侧而离所述第二半导体区域的形成着所述第三半导体区域的主面越远。
-
公开(公告)号:CN101866921B
公开(公告)日:2012-07-11
申请号:CN200911000119.4
申请日:2009-11-20
Applicant: 株式会社东芝
CPC classification number: H01L29/7813 , H01L29/0634 , H01L29/0638 , H01L29/0696 , H01L29/0878 , H01L29/1095 , H01L29/402 , H01L29/41741 , H01L29/7395 , H01L29/7811 , Y10S257/901
Abstract: 在元件部和终端部具有超结结构的纵型的功率半导体装置中,在超结结构的外周部表面上形成n型杂质层。由此,能够降低超结结构区的外周部表面的电场。因此,能够提供高耐压且高可靠性的纵型功率半导体装置。
-
公开(公告)号:CN101866951A
公开(公告)日:2010-10-20
申请号:CN201010143449.5
申请日:2010-03-17
Applicant: 株式会社东芝
IPC: H01L29/78 , H01L29/739 , H01L29/06 , H01L29/36
CPC classification number: H01L29/7811 , H01L29/0634 , H01L29/0696 , H01L29/1095 , H01L29/402 , H01L29/7395 , H01L29/7813
Abstract: 本发明提供半导体装置。本发明的晶体管包括第一导电型的第一半导体层、和具有沿着与第一半导体层的表面平行的方向交替排列了第一导电型的第二半导体层以及第二导电型的第三半导体层的柱结构的漂移层。相对上述漂移层并行并且交替配置了第一导电型的第四半导体层以及第二导电型的第五半导体层。第五半导体层具有比第四半导体层多的杂质量。相对第四以及第五半导体层并行且交替配置了第一导电型的第六半导体层以及第二导电型的第七半导体层。第七半导体层具有比第六半导体层少的杂质量。
-
公开(公告)号:CN101924132B
公开(公告)日:2013-05-01
申请号:CN201010144886.9
申请日:2010-03-18
Applicant: 株式会社东芝
Abstract: 本发明提供一种功率用半导体器件,其特征在于,具备:在n+漏层之上,横向交替配置的n柱层以及p柱层;设置在p柱层的表面的p基层;形成在p基层的表面的n源层;横向交替设置的表面p柱层以及表面n柱层;与n+漏层电连接的漏电极;在p基层、表面p柱层、以及表面n柱层之间隔着绝缘膜形成的栅电极;以及与p柱层和n源层的表面接合的源电极,表面p柱层设置在两个p基层之间设置的至少一个p柱层之上,设置在表面p柱层之下的p柱层的杂质浓度高于设置在p基层之下的p柱层的杂质浓度。
-
公开(公告)号:CN102194883A
公开(公告)日:2011-09-21
申请号:CN201110071968.X
申请日:2011-03-18
Applicant: 株式会社东芝
IPC: H01L29/78 , H01L29/06 , H01L21/336
CPC classification number: H01L29/7802 , H01L29/0634 , H01L29/0878 , H01L29/1095 , H01L29/66712
Abstract: 本发明提供导通电阻低的半导体器件及其制造方法。该半导体器件具备:N型的第1半导体层(11);杂质浓度低于第1半导体层的N型的第2半导体层(12);在距离第2半导体层的表面为第1深度(X1)处具有比第2半导体层的表面正下方的杂质浓度高的第1峰值杂质浓度Np1的N型的第1埋入层(13);与第1埋入层相邻,在距离第2半导体层的表面为与第1深度(X1)大致相等的第2深度(X2)处具有第2峰值杂质浓度(Np2)的P型第2埋入层(14);重叠在第2埋入层(14)的上部的P型的基极层(15);下表面位于距离第2半导体层的表面为比第1深度(X1)浅的第3深度(X3)处的N型的源极层(17);隔着栅极绝缘膜(19)形成的栅电极(19)。
-
公开(公告)号:CN101997034B
公开(公告)日:2014-06-25
申请号:CN201010263767.5
申请日:2010-08-25
Applicant: 株式会社东芝
CPC classification number: H01L29/7802 , H01L29/0634 , H01L29/0649 , H01L29/0653 , H01L29/0873 , H01L29/0878 , H01L29/1095 , H01L29/7843
Abstract: 本发明的一形态的电力半导体元件,在第一导电型的第一半导体层上,通过在沿着其表面的第一方向上周期性地重复而配置着第一导电型的第二半导体层及第二导电型的第三半导体层。在第一半导体层上形成着与其电气连接的第一主电极。第二导电型的第四半导体层以与第三半导体层连接的方式设置着。在所述第四半导体层表面,选择性地设置着第一导电型的第五半导体层。在第四半导体层及第五半导体层的表面,设置着与其电气连接的第二主电极。在第四半导体层、所述第五半导体层及所述第二半导体层的表面隔着栅极绝缘膜设置着控制电极。在第二半导体层中,形成着填埋沟槽而设置的第一绝缘膜。
-
公开(公告)号:CN102194858A
公开(公告)日:2011-09-21
申请号:CN201110050910.7
申请日:2011-03-03
Applicant: 株式会社东芝
Abstract: 本实施方式的半导体装置包括:第一导电型的第一半导体区域;第一导电型的第二半导体区域,形成在所述第一半导体区域的一主面上;第一主电极,形成在所述第一半导体区域的成为所述一主面相反侧的另一主面侧;第二导电型的第三半导体区域,选择性地形成在所述第二半导体区域的成为所述第一半导体区域相反侧的主面;第二主电极,以与所述第三半导体区域接合的方式形成;及第二导电型的多个埋入半导体区域,设置在所述第二半导体区域中成为在所述第一主电极与所述第二主电极之间形成着主电流路径的元件区域的外侧的终端区域。所述埋入半导体区域从所述元件区域越向外侧而离所述第二半导体区域的形成着所述第三半导体区域的主面越远。
-
公开(公告)号:CN101866921A
公开(公告)日:2010-10-20
申请号:CN200911000119.4
申请日:2009-11-20
Applicant: 株式会社东芝
CPC classification number: H01L29/7813 , H01L29/0634 , H01L29/0638 , H01L29/0696 , H01L29/0878 , H01L29/1095 , H01L29/402 , H01L29/41741 , H01L29/7395 , H01L29/7811 , Y10S257/901
Abstract: 在元件部和终端部具有超结结构的纵型的功率半导体装置中,在超结结构的外周部表面上形成n型杂质层。由此,能够降低超结结构区的外周部表面的电场。因此,能够提供高耐压且高可靠性的纵型功率半导体装置。
-
公开(公告)号:CN102237409A
公开(公告)日:2011-11-09
申请号:CN201110105565.2
申请日:2011-03-18
Applicant: 株式会社东芝
CPC classification number: H01L29/7813 , H01L29/0619 , H01L29/0634 , H01L29/0638 , H01L29/0878 , H01L29/1095 , H01L29/402 , H01L29/408 , H01L29/512 , H01L29/513 , H01L29/517 , H01L29/66734 , H01L29/7811
Abstract: 一种功率半导体器件,具备:第一导电类型的第一半导体层;上述第一导电类型的第二半导体层和第二导电类型的第三半导体层,横向上周期性地设置在第一半导体层之上;上述第二导电类型的第四半导体层,设置在上述第三半导体层之上;上述第一导电类型的第五半导体层,选择性地设置在上述第四半导体层的表面;第一主电极,与上述第一半导体层连接;第二主电极,与上述第四半导体层和上述第五半导体层连接;第一绝缘膜,设置在从上述第五半导体层的表面直至上述第二半导体层的沟槽的侧壁;第二绝缘膜,设置在比上述第一绝缘膜靠近上述沟槽的底部侧,介电常数高于上述第一绝缘膜;控制电极,隔着上述第一绝缘膜和上述第二绝缘膜填充在上述沟槽中。
-
公开(公告)号:CN101997034A
公开(公告)日:2011-03-30
申请号:CN201010263767.5
申请日:2010-08-25
Applicant: 株式会社东芝
CPC classification number: H01L29/7802 , H01L29/0634 , H01L29/0649 , H01L29/0653 , H01L29/0873 , H01L29/0878 , H01L29/1095 , H01L29/7843
Abstract: 本发明的一形态的电力半导体元件,在第一导电型的第一半导体层上,通过在沿着其表面的第一方向上周期性地重复而配置着第一导电型的第二半导体层及第二导电型的第三半导体层。在第一半导体层上形成着与其电气连接的第一主电极。第二导电型的第四半导体层以与第三半导体层连接的方式设置着。在所述第四半导体层表面,选择性地设置着第一导电型的第五半导体层。在第四半导体层及第五半导体层的表面,设置着与其电气连接的第二主电极。在第四半导体层、所述第五半导体层及所述第二半导体层的表面隔着栅极绝缘膜设置着控制电极。在第二半导体层中,形成着填埋沟槽而设置的第一绝缘膜。
-
-
-
-
-
-
-
-
-