CMOS 회로를 포함하는 반도체 장치 및 이의 동작 방법

    公开(公告)号:KR102237995B1

    公开(公告)日:2021-04-12

    申请号:KR1020180058440

    申请日:2018-05-23

    Abstract: 본발명은 CMOS 회로를포함하는반도체장치및 이의동작방법에관한것이다. 본발명의실시예에따른반도체장치는반도체회로, 컨트롤러, 및전압생성기를포함한다. 반도체회로는온도의증가에따라입력과출력사이의지연시간이감소하기위한구동전압으로동작한다. 컨트롤러는온도의변화에따른 PMOS 트랜지스터의소스-드레인전류및 NMOS 트랜지스터의소스-드레인전류사이의차이에기초하여, CMOS 회로의오동작을판단한다. 전압생성기는컨트롤러의오동작판단에기초하여, PMOS 트랜지스터또는 NMOS 트랜지스터에인가되는바디-바이어스전압을생성또는조절한다. 본발명에따르면, 저전압으로동작하는 CMOS 회로에서발생되는오동작및 성능열화가감소될수 있다.

    멀티 쓰레딩 기반 멀티 코어 에뮬레이션 장치 및 방법
    102.
    发明公开
    멀티 쓰레딩 기반 멀티 코어 에뮬레이션 장치 및 방법 审中-实审
    基于多线程执行多核仿真的装置和方法

    公开(公告)号:KR1020160046223A

    公开(公告)日:2016-04-28

    申请号:KR1020140142016

    申请日:2014-10-20

    Inventor: 이재진

    CPC classification number: G06F9/455 G06F9/5011

    Abstract: 본발명은멀티코어에뮬레이션(multi-core emulation)에관한것으로서, 구체적으로는컴퓨터의멀티쓰레딩(multi-threading) 기능을이용하여멀티코어에뮬레이션의고속화를실현하기위한방법및 장치에관한것이다. 본발명에따른멀티쓰레딩기반멀티코어에뮬레이션장치는, 복수의코어들각각에대한에뮬레이션함수를별개의쓰레드로생성함으로써상기복수의코어들을동시에에뮬레이션하는에뮬레이션관리자; 및상기복수의코어들중적어도 2개의코어들이동시에공유자원에접근하는경우에상기코어들간에경합상태(race condition)이발생하지않도록상기공유자원의이용순서를조정하는자원스케쥴러를포함한다.

    Abstract translation: 多核仿真技术领域本发明涉及多核仿真,更具体地,涉及一种使用计算机的多线程功能实现高速多核仿真的方法和装置。 根据本发明,用于基于多线程的多核仿真的装置包括:仿真管理器,被配置为分别通过为多个核分别产生仿真功能来同时仿真多个核; 以及资源调度器,被配置为调整共享资源的使用顺序,以便在同时访问共享资源的多个核心的两个或更多个核之间不发生竞争条件。

    배드 블록을 이용한 스토리지 장치 및 방법
    103.
    发明公开
    배드 블록을 이용한 스토리지 장치 및 방법 审中-实审
    使用边框存储的装置和方法

    公开(公告)号:KR1020150107197A

    公开(公告)日:2015-09-23

    申请号:KR1020140029733

    申请日:2014-03-13

    Abstract: 본 발명은 배드 블록 내에 존재하는 사용 가능한 페이지를 이용하여 스토리지 시스템의 수명을 연장하는 스토리지 장치 및 방법에 관한 것이다.
    본 발명의 일면에 따른 배드 블록을 이용한 스토리지 장치는 배드 페이지를 포함하는 블록을 배드 블록으로 추출하고, 추출한 배드 블록의 정보를 포함하는 테이블을 구성하는 배드 블록 추출부와, 배드 블록 추출부가 추출한 배드 블록을 이용하여 버츄얼 블록을 구성하고, 버츄얼 블록의 정보를 포함하는 테이블을 구성하는 버츄얼 블록 구성부 및 커맨드를 입력 받고, 버츄얼 블록 내의 페이지를 할당하여 입력 받은 커맨드를 수행하는 제어부를 포함한다.

    Abstract translation: 本发明涉及通过使用存在于坏块中的可用页面来增加存储系统的耐久性的存储装置和方法。 使用根据本发明的一个方面的坏块的存储装置包括:坏块提取单元,其将包括坏页的块提取为坏块,并形成包括提取的坏块的信息的表; 可视块形成单元,其使用由坏块提取单元提取的坏块形成虚拟块,并形成包括虚拟块的信息的表; 以及控制单元,其接收命令,并且通过分配虚拟块内的页面来执行接收到的命令。

    VLIW 명령어 처리 장치 및 방법
    104.
    发明授权
    VLIW 명령어 처리 장치 및 방법 失效
    用于处理VLIW指令的装置和方法

    公开(公告)号:KR101118593B1

    公开(公告)日:2012-02-27

    申请号:KR1020090027975

    申请日:2009-04-01

    Abstract: 본 발명은 VLIW 명령어 처리 장치 및 방법에 관한 것으로, 이전 주기에서 생성된 명령어 선택 조건에 따라 VLIW(Very Long Instruction Word) 명령어에 포함된 적어도 하나의 명령어 중 하나를 선택하는 명령어 선택부; 및 상기 명령어 선택부를 통해 선택된 명령어를 처리하여, 명령어 처리 결과값과 새로운 명령어 선택 조건을 생성하는 선택 명령어 실행부를 포함하여 구성되며, 이에 의하여 조건 분기 명령어의 처리 효율을 증대시키고 VLIW 아키텍쳐의 하드웨어 크기는 감소시켜 줄 수 있도록 한다.
    VLIW, VLIW 아키텍쳐, 조건 분기 명령어, 조건 분기, 선택적 명령어

    멀티프로세서기반의 영상 복호화 장치 및 방법
    105.
    发明公开
    멀티프로세서기반의 영상 복호화 장치 및 방법 有权
    基于多处理器的视频编码设备和方法

    公开(公告)号:KR1020110038349A

    公开(公告)日:2011-04-14

    申请号:KR1020090095604

    申请日:2009-10-08

    CPC classification number: H04N19/436 H04N19/44

    Abstract: PURPOSE: An image decoding device based on multiprocessor and method thereof are provided to effectively embody multimedia decoding due to limited memory resources by minimizing communication overheat between processors. CONSTITUTION: A stream parser(410) parses skip counter of an input stream and quantization parameter by dividing an input stream by heat unit. A processor(431) obtains the skip counter and a quantization parameter and a plurality of partition stream generated through the stream parser. The processor obtains decoding information of an upper processor among an adjacency processor by heat unit. The processor parallel processes decoding of plurality of dividing stream with heat unit.

    Abstract translation: 目的:提供一种基于多处理器的图像解码装置及其方法,通过最小化处理器之间的通信过热来有效地实现由于有限的存储器资源的多媒体解码。 构成:流解析器(410)通过加热单元划分输入流来解析输入流的跳过计数器和量化参数。 处理器(431)获得跳过计数器和通过流解析器生成的量化参数和多个分区流。 处理器通过加热单元获得邻接处理器中的上位处理器的解码信息。 处理器并行处理多个分流与加热单元的解码。

    멀티코어 플랫폼을 위한 스위칭 장치
    106.
    发明公开
    멀티코어 플랫폼을 위한 스위칭 장치 无效
    用于多功能平铺的转换装置

    公开(公告)号:KR1020110028201A

    公开(公告)日:2011-03-17

    申请号:KR1020100015257

    申请日:2010-02-19

    Abstract: PURPOSE: A switching apparatus for a multi-core platform in which H.264 decoding operation is processed in parallel is provided to increase the parallelism of data transmission so that a multimedia core can read data in a sharing memory. CONSTITUTION: Master network interfaces receive a transmission signal which is transmitted from a master module. Slave network interfaces output the transmission signal to a slave module. A crossbar switch(540) switches the transmission signal to the slave network interface. A virtual channel controller analyzes the transmission signal.

    Abstract translation: 目的:提供并行处理H.264解码操作的多核平台的切换装置,以增加数据传输的并行性,使多媒体核心能够读取共享存储器中的数据。 构成:主网络接口接收从主模块传输的传输信号。 从站网络接口将传输信号输出到从站模块。 交叉开关(540)将传输信号切换到从属网络接口。 虚拟通道控制器分析传输信号。

    이득 제어 증폭기
    107.
    发明授权
    이득 제어 증폭기 失效
    이득제어증폭기

    公开(公告)号:KR100371026B1

    公开(公告)日:2003-02-05

    申请号:KR1019990029163

    申请日:1999-07-19

    Abstract: PURPOSE: A gain controlled amplifier is provided to make a control width be wider and to prevent a degradation of a power characteristics using a two-stage active feedback circuit that uses a drain common field effect transistor. CONSTITUTION: An amplifier part(220) has the first input terminal(201) that inputs an exterior signal, the first to third capacitor(202,204,205) and the first and second field effect transistor(203,206). The amplifier part(220) amplifies and outputs the input signal with two-stage. A feedback part(230) has an output terminal to which the amplified signal is output and the second input terminal(209) which a bias is inputted to. The feedback part(230) has the forth and fifth capacitor(208,213) and the third field effect transistor(210) having a source and drain connected to a load(211,212). The feedback part(230) feedbacks a part of the signal output to the output terminal(207) to the amplifier part(220) when the high bias is inputted through the second input terminal(209).

    Abstract translation: 目的:提供一个增益控制放大器,使控制宽度更宽,并防止使用使用漏极公共场效应晶体管的两级有源反馈电路降低功率特性。 构成:放大器部件(220)具有输入外部信号的第一输入端子(201),第一至第三电容器(202,204,205)以及第一和第二场效应晶体管(203,206)。 放大器部分(220)放大并输出具有两级的输入信号。 反馈部分(230)具有输出放大信号的输出端子和输入偏压的第二输入端子(209)。 反馈部分(230)具有第四和第五电容器(208,213)和第三场效应晶体管(210),其源极和漏极连接到负载(211,212)。 当通过第二输入端子(209)输入高偏压时,反馈部分(230)将输出到输出端子(207)的信号的一部分反馈到放大器部分(220)。

    다중 대역 및 다중 모드용 주파수 변환 수신기
    108.
    发明授权
    다중 대역 및 다중 모드용 주파수 변환 수신기 失效
    用于多频和多模的频率转换接收机

    公开(公告)号:KR100340046B1

    公开(公告)日:2002-06-12

    申请号:KR1019990047886

    申请日:1999-11-01

    CPC classification number: H04B1/18

    Abstract: 본발명은셀룰라, PCS, WLL 및 IMT2000 등의무선/이동통신시스템에범용으로사용이가능하며, 적은소비전력, 낮은잡음특성, 높은이득그리고작은크기를가지는 RF 부의다중대역및 다중모드용주파수변환수신기를제공하는데그 목적이있으며, 본발명의일 측면에따르면, 다수의무선이동통신시스템을지원하기위한다중대역및 다중모드용주파수변환수신기에있어서, 고주파입력신호를증폭하기위한광대역저잡음증폭수단; 국부발진주파수신호및 상기광대역저잡음증폭수단으로부터출력되는증폭된고주파신호를혼합하여상대적으로높은선형성을가지는중간주파수신호를검출하기위한주파수혼합수단; 상기주파수혼합수단으로부터출력되는상기중간주파수신호를증폭하여최종적인중간주파수신호를출력하는중간주파수증폭수단; 및입력단및 접지전원단사이에직렬연결되는인덕터및 커패시터를포함하며, 상기인덕터및 상기커패시터의공통연결단에상기광대역저잡음증폭수단의입력단이연결되며, 상기무선이동통신시스템의주파수대역내 고주파신호를인가받아상기광대역저잡음증폭수단의상기고주파입력신호로임피던스정합시키되, 상기주파수변환수신기의동작주파수대역을결정하는입력정합회로부를구비하며, 상기광대역저잡음증폭수단은, 상기입력정합회로부로부터의상기고주파입력신호를증폭하여서로상보적인제1 및제2 고주파신호를출력하는소오스접지형입력단회로부; 상기입력단회로부로부터출력되는제1 및제2 고주파신호를각각증폭하는게이트접지형증폭회로부; 및상기게이트접지형증폭회로부로부터출력되는증폭된상기제1 및제2 고주파신호에응답하여상기증폭된고주파신호를구동하는푸시-풀구조의능동정합형출력단회로부를구비하는것을특징으로하는다중대역및 다중모드용주파수변환수신기가제공된다.

    에너지대 구부러짐을 이용한 반도체의 광전화학적 식각방법
    109.
    发明授权
    에너지대 구부러짐을 이용한 반도체의 광전화학적 식각방법 失效
    使用表面能带弯曲的半导体光电化学蚀刻

    公开(公告)号:KR100311740B1

    公开(公告)日:2001-10-12

    申请号:KR1019990054279

    申请日:1999-12-01

    Abstract: 본발명은 III족질화물(Group III-nitrides)의식각방법에있어서기존의방법으로식각되지않는 p-형의기판을식각할수 있도록하고식각의효율을개선한에너지대구부러짐을이용한반도체의광전화학적식각방법에관한것이다. 본발명은 III족질화물의기판에저항성접촉을형성한뒤 역바어스전압을인가하여식각용액과접촉된반도체기판표면에홀(hole)의전위우물을형성하여파장이짧은빛의조사에의해생성된홀이기판의표면에축적되도록하므로써기판의산화에기여하도록하여식각효율을높인다. 따라서본 발명은 p-GaN 의식각을가능하게할 뿐아니라 n-GaN 의식각율을높일수 있으며, 역바이어스전압을변화시킴으로써식각속도를조절할수 있다.

    단일밸런스능동혼합기
    110.
    发明授权
    단일밸런스능동혼합기 失效
    单平衡有源调音台

    公开(公告)号:KR100298207B1

    公开(公告)日:2001-08-07

    申请号:KR1019980049841

    申请日:1998-11-19

    Abstract: 본 발명은 단일신호를 상보적인 신호로 만들거나 상보적인 신호를 단일 신호로 묶는 역할을 하는 발룬회로를 사용하지 않아, 칩의 소비 전력을 줄이고 칩의 면적을 줄여 저 가격화를 이룰수 있는 단일밸런스능동혼합기 회로를 제공하고자 하는 것으로 이를 위한 본 발명의 단일밸런스능동혼합기 회로는, 고주파신호 입력단; 발진자신호 입력단; 상기 고주파신호 및 상기 발진자신호에 응답된 중간주파수신호를 출력하는 출력단; 상기 출력단으로부터 제1전원전압단으로 채널이 직렬 접속되고, 게이트단이 각기 상기 발진자신호 입력단 및 상기 고주파신호 입력단에 연결된 제1 및 제2 트랜지스터; 상기 출력단과 상기 발진자신호 입력단 사이에 채널이 접속되고 게이트단이 제2전원전압단에 연결된 제3트랜지스터; 및 상기 발진자신호 입력단과 상기 고주파신호 입력단 사이에 채널이 접속되고, 게이트단이 제3전원전압단에 연결된 제4트랜지스터를 포함하여 이루어지는 것을 특징으로 한다.

Patent Agency Ranking