-
公开(公告)号:KR1019990025790A
公开(公告)日:1999-04-06
申请号:KR1019970047572
申请日:1997-09-18
IPC: H03B5/00
Abstract: 본 발명은 발진 주파수가 높은 다중궤환 루프(Multiple Feedback Loop) 링발진기(Ring Oscillator)들과 그의 지연셀(Delay Cell)들에 관한 것이다. 이는 고속의 PLL의 VCO를 위한 새로운 구조의 링발진기와 이에 알맞는 고속 저잡음의 지연셀를 구현하는 데에 그 목적이 있다. 그 특징은 링발진기의 주 루프에 보조의 링 루프를 부가하여 각 지연셀의 유효 지연시간을 줄임으로써 고속의 동작이 가능하게 했으며, 지연셀에서는 출력 스윙을 제한하기 위해 전압 클램핑 회로를 부가하며, 전압 클램핑 회로의 다이오드 트랜지스터가 전원 혹은 접지로부터 분리되어 있어서 전원 민감도가 낮고, 지연셀 회로의 동작 중에도 지연셀로 공급되는 전류가 일정하게 유지되어 전원전류의 변화가 없어서 전원잡음을 발생시키지 않는다데에 있다. 결국, 잡음특성을 개선하는 효과가 있다.
-
公开(公告)号:KR1019990024971A
公开(公告)日:1999-04-06
申请号:KR1019970046376
申请日:1997-09-09
Applicant: 한국전자통신연구원
IPC: G06F7/52
Abstract: 본 발명은 2N 모듈러를 이용한 모듈러 승산장치에 관한 것으로서, 승수의 각 워드와 피승수와의 곱인 부분적에 대하여 모듈러 N의 2배인 2N으로 모듈러를 수행하는데 있어서, 2N의 최상위 2 워드값과 근을 이용하여 추정 몫을 미리 구한 후, 각 부분적 워드와 추정 몫을 곱한 후, 그때 정수값을 부분적과 곱했을 때 나머지를 다음 워드의 승수와 피승수의 부분적과 더한 후 이전과 같은 모듈러를 반복해서 수행하며, 마지막 부분적에 대한 모듈러 수행 결과가 N 보다는 크고 2N 보다 작은 경우에는 최종값을 N으로 모듈러를 취하도록 함으로써, 모듈러 승산을 보다 빠르고 효율적으로 처리할 수 있는 장점을 갖으며, 모듈러 승산기와 대용량 키용 정보보호 기술에 사용되는 모듈러 지수승 연산장치의 연산을 빠르고 효율적으로 처리할 수 있는 효과를 가진다.
-
公开(公告)号:KR1019990018547A
公开(公告)日:1999-03-15
申请号:KR1019970041734
申请日:1997-08-27
Applicant: 한국전자통신연구원
Abstract: 1. 청구범위에 기재된 발명이 속한 기술분야
멀티채널/멀티캐스트 스위칭 기능을 갖는 패킷 스위칭 장치.
2. 발명이 해결하려고 하는 기술적 과제
입출력 포트간의 관계가 물리적 논리적으로 다대다의 개념을 갖도록 하고, 트래픽 흐름제어 및 오류셀 제거가 가능하도록 하고자 함.
3. 발명의 해결방법의 요지
그룹핑된 출력포트의 주소정보를 제공하는 수단; 재순환된 셀들과 새로운 셀들을 입력받아 라우팅과정을 통해 출력링크를 할당하거나 출력링크를 할당받지 못한 셀들을 우회링크로 출력하는 라우팅수단과; 상기 우회링크를 통해 입력된 셀들중 재순환 경로수 만큼 선별하여 재순환 경로로 출력하는 수단; 상기 재순환되는 셀의 동기를 맞추는 수단; 재순환되는 셀의 개수를 카운팅하여 임계치 이상이면 역방향 흐름제어를 요청하는 수단; 역방향 흐름제어가 요청되면 요청신호가 있는 출력포트로의 셀 출력을 억제시키는 수단; 오류셀을 일정시간내에 제거하는 수단; 및 재순환되지 못하고 손실되는 셀들을 입력포트별로 카운팅하는 카운팅수단을 구비한다.
4. 발명의 중요한 용도
ATM 스위칭 장치 및 고정길이 패킷 스위칭 장치에 이용됨.-
公开(公告)号:KR1019980045951A
公开(公告)日:1998-09-15
申请号:KR1019960064203
申请日:1996-12-11
Applicant: 한국전자통신연구원
IPC: H04B1/06
Abstract: 본 발명은 이동통신용, 개인통신용 등에 유용하게 적용하고 있고 보코더 기법중 하나인 CELP부호화에 관한 것으로서, 본 발명에서 제공되는 정규 펄스 여기 방식을 이용한 CELP 보코더의 피치 검색 방법은 입력 음성 신호를 포만트 필터에 통과시켜 잔여신호를 생성시키는 제1단계와, 상기 제1단계에서 생성된 잔여 신호를 인식 가중화 필터를 통과시키는 제2단계와, 상기 제2단계의 결과 신호를 데시메이션시켜 다수의 잔여 신호를 그룹화 하는 제3단계와, 상기 제3단계에서 생성된 다수의 잔여 신호 그룹 중 최적으로 데시메이션된 잔여 신호 그룹으로 표본값으로 선택하는 제4단계와, 피치 지연값을 일정간격을 증가시키면서, 상기 제4단계에서 선택된 표본값에 대해 합성 음성을 구한후 상기 제1단계에서 입력된 음성 신호와의 오차를 구하는 제5단계와, � �기 제5단계 결과 오차가 가장적은 때의 피치 지연과 피치 이득을 선택하는 제6단계로 구성되어 피치 검색시간을 약 48%정도로 줄일 수 있으므로, 처리 속도가 낮은 저가의 DSP칩으로도 CELP 보코더의 실시간 구현을 할 수 있으며, 휴대용 보코더의 사용시간을 연장시킬 수 있게 되어, 상품의 대외 경쟁력을 높일 수 있다는 장점이 있다.
-
公开(公告)号:KR1019980044116A
公开(公告)日:1998-09-05
申请号:KR1019960062145
申请日:1996-12-05
Applicant: 한국전자통신연구원
IPC: H03K19/00
Abstract: 1. 청구범위에 기재된 발명이 속한 기술분야
CMOS 오프셋 트리밍 및 오프셋 발생 회로.
2. 발명이 해결하려고 하는 기술적 과제
CMOS 아날로그 회로에서 발생한 오프셋을 보정하기 위한 최적의 값을 찾아내고, 그 값으로 트리밍하고자 함.
3. 발명의 해결방법의 요지
최적의 오프셋 보정 값을 찾기 위한 데이터나 찾은 값으로 트리밍할 데이터를 입력 클럭에 따라 로드하는 플립플롭(1)과, 상기 플립플롭에 로드된 데이터와 모드 선택신호를 입력받아 해당 모드에서 찾은 최적의 오프셋 보정 값으로 전체회로를 세팅하는 퓨즈회로(3), 및 상기 플립플롭에 로드된 데이터와 퓨즈회로의 출력 데이터 중 동작 모드에 따라 어느 하나를 선택하여 트리밍 출력신호로 출력하는 선택논리 회로(2)를 구비함.
4. 발명의 중요한 용도
믹서(mixer), 아날로그/디지탈 변환기(ADC), OP 앰프 등과 같은 모든 CMOS 아날로그 회로에 이용됨.-
-
217.
公开(公告)号:KR100135024B1
公开(公告)日:1998-04-20
申请号:KR1019940029931
申请日:1994-11-15
Applicant: 한국전자통신연구원
IPC: H01L21/335
CPC classification number: H01L29/66878 , H01L21/28587
-
公开(公告)号:KR1019970055725A
公开(公告)日:1997-07-31
申请号:KR1019950051479
申请日:1995-12-18
Applicant: 한국전자통신연구원
IPC: H04B1/7085 , H04B1/709
Abstract: 본 발명은 코드확산통신시스템의 수신기에서의 코드 추적기에 관한 것이다. 종래의 DDL 코드 추적기는 고정된 코드 시간을 사용함으로써 근접 다중경로가 자주 발생하는 도심 환경이나 이동체의 빠른 속도로 인한 경로의 변화율이 큰 경우, 효율적인 코드 추적을 행하지 못하는 단점이 있다. 또한 기존의 DDL의 경우 사용하는 코드의 지연 시간에 따라서, 코드 오류에 의한 루프 에너지 검출 영역의 선형 구간이 제한되어 있는 문제점이 있었다. 이를 해결하기 위해 본 발명은 여러개의 코드시간을 사용하여 추적루프의 에너지 검출 영역의 선형 구간을 확대하기 위한 DDLL(Double Delay-Locked Loop) 코드 추적기를 제공하고, 또한, 끊임없이 변화하는 수신 환경의 변화에 따라서 앞선 시간 코드와 지연 시간 코드의 차이를 가변적으로 사용하여, 수신 경로의 변화율이 큰 경우에도 효율적인 코드 추적을 수행할 수 있는 가변 시구간 코드 추적기(Variable Delay-Locked Loop code tracking loop)를 제공한 것이다. 따라서, 본 발명은 코드 추적기의 성능 개선은 코드확산 무선 통신 시스템의 수신기 성능 향상시키고, 또한 수신기의 구조를 간단하게 할 수가 있는 것이다.
-
公开(公告)号:KR1019970055720A
公开(公告)日:1997-07-31
申请号:KR1019950048732
申请日:1995-12-12
Applicant: 한국전자통신연구원
IPC: H04B1/7115
Abstract: 본 발명은 CDMA 이동통신용 단말기 및 기지국에서 사용할 수 있는 코히러런트 RAKE 수신기에 관한 것으로 CDMA디지틀 이동통신 시스템, 또는 향후 서비스 예정인 PCS(Personal Communication Services) 시스템에 적용할 수 있는 새로운 구조의 RAKE 수신기를 제공하는 것을 목적으로 하고 있으며, 이를 위하여 다경로 페이딩 채널과 같은 열악한 무선채널환경에 적응할 수 있는 RAKE 수신기의 기본구조를 제시하였으며 제1도에 나타낸 RAKE 수신기 유닛을 2개 이상 사용하여 통화자가 한 셀에서 다른 셀로 이동할 때 일어나는 핸드오프를 효과적으로 수행할 수 있도록 하는 RAKE 수신기를 복잡한 시간 추적 회로를 사용하지 않고도 심볼 타이밍 동기를 유지할 수 있기 때문에 하드웨어의 구성이 간단할 뿐 아니라 열악한 무선환경에도 잘 적응할 수 있는 장점을 갖는다.
-
公开(公告)号:KR1019970049500A
公开(公告)日:1997-07-29
申请号:KR1019950051477
申请日:1995-12-18
Applicant: 한국전자통신연구원
IPC: G06F7/00
Abstract: 본 발명은 고속화를 위한 연산기의 오버플로우 검출회로에 관한 것으로, 연산기와 연산결과에 대한 오버플로우를 보정하는 예외검출기 등을 포함하는 오버플로우 검출 및 보정회로에 있어서, 상기 연산기와; 상기 연산기와 병렬로 연결되어 상기 연산기의 입력신호를 직접 입력하여 오버플로우를 검출하여 연산결과의 오버플로우를 보정처리하는 오버플로우 검출기를 포함하여 구성되어 마이크로프로세서나 신호처리프로세서내의 연산기의 처리속도의 고속화를 위하여 예외검출기인 오버플로우 검출기와 연산기를 병렬로 구성연결하여 입력되는 그 값으로부터 직접 연산결과의 오버플로우를 검출함으로써 연산결과의 오버플로우를 빠른 타이밍에서 보정할 수 있고, 이에 따라 마이크로프로세서나 DSP 등의 연산처리의 속도개선에 적용할 수 있다.
-
-
-
-
-
-
-
-
-