Dispositif électronique
    21.
    发明专利

    公开(公告)号:FR3149419A1

    公开(公告)日:2024-12-06

    申请号:FR2305439

    申请日:2023-05-31

    Abstract: Dispositif électronique La présente description concerne un dispositif (10) comprenant une cellule mémoire à changement de phase (12), la cellule mémoire comprenant un premier empilement de couches (18), le premier empilement de couches (18) comprenant une couche intermédiaire (22) de matériau à changement de phase, une couche inférieure isolante (20) et une couche supérieure isolante (24), la cellule comprenant des premier (26) et deuxième (28) éléments conducteurs ayant une forme de L, le premier élément (26) s'étendant sur une première paroi latérale du premier empilement, le deuxième élément (28) s'étendant sur une deuxième paroi latérale de l'empilement opposée à la première paroi. Figure pour l'abrégé : Fig. 1

    Oscillateurs en quadrature
    22.
    发明专利

    公开(公告)号:FR3148884A1

    公开(公告)日:2024-11-22

    申请号:FR2304792

    申请日:2023-05-15

    Abstract: Oscillateurs en quadrature La présente description concerne un dispositif comprenant deux oscillateurs (LO) couplés l'un à l'autre de sorte à fonctionner en quadrature, chaque oscillateur comprenant une inductance (L) et une capacité (C) à valeur sélectionnable parmi au moins deux valeurs correspondant chacune à une valeur de fréquence de fonctionnement des oscillateurs, chaque oscillateur étant configuré pour que, pour chaque valeur de fréquence de fonctionnement des oscillateurs, le facteur de qualité de son inductance (L) soit inférieur au facteur de qualité de sa capacité (C). Figure pour l'abrégé : Fig. 1

    Dispositif de mémoire du type à changement de phase et procédé de lecture d’un tel dispositif.

    公开(公告)号:FR3148861A1

    公开(公告)日:2024-11-22

    申请号:FR2304986

    申请日:2023-05-19

    Abstract: Une cellule-mémoire à changement de phase à lire (CEL) est associée à une cellule-mémoire de référence à changement de phase (CELR) placée dans un état initialisé, la cellule-mémoire de référence étant placée à côté de la cellule-mémoire et ayant une structure identique à celle de la cellule-mémoire. On applique une première tension sur la cellule-mémoire et on fait délivrer un premier courant par la cellule-mémoire. On applique une deuxième tension sur la cellule-mémoire de référence et on fait délivrer un deuxième courant par la cellule-mémoire de référence. Un amplificateur de lecture (AMP) est couplé à la cellule-mémoire et à la cellule-mémoire de référence et est configuré pour délivrer une information représentative de la valeur logique de la donnée en fonction des valeurs respectives du premier courant et du deuxième courant. Figure pour l’abrégé : Fig 2

    TESTSCHALTUNG FÜR EIN ELEKTRONISCHES GERÄT, DIE EINE SCHNITTSTELLENSTEUERUNG ZWISCHEN ZWEI ENERGIESTAPELN IN EINEM PRODUKTIONSTEST DES ELEKTRONISCHEN GERÄTS ERLAUBT

    公开(公告)号:DE102019128108A1

    公开(公告)日:2020-04-23

    申请号:DE102019128108

    申请日:2019-10-17

    Abstract: Ein elektronisches Gerät enthält eine Energieüberwachungseinheit, die eine Ausgabe für mehrere Spannungsüberwacher erzeugt, die jeweils erfassen, ob von einer Testvorrichtung empfangene Spannungen mindestens eine jeweilige minimale Schwelle sind. Die Energieüberwachungseinheit erzeugt auch ein Testfreigabesignal, das anzeigt, ob die Testvorrichtung das elektronische Gerät mit den minimal erforderlichen Spannungen versorgt. Eine Steuerschaltung empfängt die Ausgabe für die mehreren Spannungsüberwacher und das Testfreigabesignal und erzeugt abhängig von der Ausgabe für die mehreren Spannungsüberwacher und dem Testfreigabesignal wenigstens ein Steuersignal. Eine Ausgangsschaltung empfängt das wenigstens eine Steuersignal und erzeugt als Reaktion auf das wenigstens eine Steuersignal ein Schnittstellensteuersignal, das eine Schnittstelle mit analogen Intellectual Property - Paketen im elektronischen Gerät wahlweise freigibt oder sperrt.

    método para proteger um aplicativo de cartão de circuito integrado, cartão de circuito integrado golden sample

    公开(公告)号:BRPI1010453B8

    公开(公告)日:2020-03-03

    申请号:BRPI1010453

    申请日:2010-09-24

    Abstract: metodo para proteger um aplicativo de cartão ic e cartão ic golden sample. trata-se de um método para proteger um aplicativo de cartão lc (1) programado por um desenvolvedor de aplicativo durante uma fase de pré personalização de um cartão lc (20) que é executado por um fabricante de cartão ic para armazenar o aplicativo de cartão ic (1) em uma memória (21) do dito cartão lc (20), incluindo as etapas de: -fornecer o aplicativo de cartão ic (1) para o fabricante do cartão lc; -copiar o aplicativo de cartão lc (1) em uma memória (11) de um cartão lc golden sample (10) e instalar o aplicativo de cartão ic (1) na memória (ii) para fornecer um aplicativo executável (2); copiar uma imagem da memória (11) que inclui o aplicativo executável (2) na memória (21) do cartão ic (20); sendo que o método compreende: -armazenar uma chave secreta (3) fornecida pelo desenvolvedor de aplicativo nos chips respectivos (13, 23) do cartão lo golden sample (10) e o cartão ic (20); - criptografar o aplicativo de cartão ic (1) a ser fornecido para o fabricante do cartão lc com a chave secreta (3); -criptografar a imagem da memória (11) a ser copiada a partir do cartão lc golden sample (10) para o cartão ic (20) com a chave secreta (3) armazenada no cartão ic golden sample (10); em que o aplicativo de cartão ic criptografado (1) e a imagem criptografada da memória (11) são descriptografados no interior do cartão ic gotden sample (10) e no interior do cartão ic (20) com a chave secreta respectiva (3).

    método para desfragmentar uma memória para um cartão com circuito integrado e cartão com circuito integrado

    公开(公告)号:BRPI1004123B8

    公开(公告)日:2020-03-03

    申请号:BRPI1004123

    申请日:2010-06-30

    Abstract: método para desfragmentar uma memória (m) para um cartão com circuito integrado e cartão com circuito integrado. método para desfragmentar uma memória (m) para um cartão com circuito integrado que compreende diversos dos arquivos (1, 2, 3) armazenados em partes de memória (p1, p2, p3) de uma memória (m), cada arquivo (1, 2, 3) incluindo os respectivos enlaces (l1, l2, l3) para um ou mais outros arquivos (1, 2, 3). o método compreende as etapas de: -detectar um endereço inicial (f1) de uma primeira parte da memória livre (m1) de uma memória (m); -detectar um endereço (ai) de uma parte da memória (p1) seguindo os endereços iniciais (f1) e armazenar um arquivo a ser movido (1); - detectar os arquivos (2), incluindo os enlaces (l2) para o endereço (ai) do arquivo a ser movido (1); -mover o arquivo a ser movido (1) no endereço inicial (f1) da primeira parte da memória livre (m1); -atualizar os enlaces para indicar para o endereço inicial (f1); em que as etapas acima são repetidas até que pelo menos duas partes de memória livre (m1, m2) seguindo os arquivos movidos (1) sejam separadas por um ou mais dos arquivos (1, 2, 3).

    método para realizar um cartão de circuito integrado do tipo interface dual

    公开(公告)号:BRPI1003382B1

    公开(公告)日:2020-01-28

    申请号:BRPI1003382

    申请日:2010-09-03

    Abstract: método para realizar um cartão ic do tipo interface dual e cartão ic do tipo de interface dual. método para realizar um cartão ic d e interface dual (50) que compreende as etapas de: dispor um suporte plástico (51) que compreende um orifício (56) ou uma reentrância, para alojar um micro módulo (52); alojar no cartão ic uma antena (55) que tem pelo menos um primeiro e um segundo terminais ou atenuadores (p51, p52) de conexão com o micro módulo (52) dispostos na reentrância (56); distribuir uma pasta de solda nos ditos pelo menos um primeiro e um segundo atenuadores (p5l, p52), de modo a formar um primeiro e um segundo ressaltos condutores (59a, 59b) com contatos de conexão elétrica (c51, c52) do dito micro módulo (52); distribuir, ao longo de todo o perímetro do dito micro módulo (52) ou da dita reentrância (56), uma camada (58) de cola não condutora; posicionar o micro módulo (52) na reentrância (56) com os contatos (c51, c52) alinhados axialmente ao terminal (p51, p52) da antena (55); executar um refluxo da pasta de solda para formar o primeiro e o segundo ressaltos condutores (59a, 59b).

    PROCEDE DE GESTION DU FONCTIONNEMENT D'UN CIRCUIT DE BASCULE SYNCHRONE DE RETENTION A ULTRA FAIBLE COURANT DE FUITE, ET CIRCUIT CORRESPONDANT

    公开(公告)号:FR3056364A1

    公开(公告)日:2018-03-23

    申请号:FR1658753

    申请日:2016-09-19

    Abstract: Le circuit de bascule synchrone de rétention (CBSR) comprend un premier module (M1) adapté à être alimenté par une source d'alimentation interruptible (SAI) et un deuxième module (M2) adapté à être alimenté par une source d'alimentation permanente (SAP). Le premier module (M1) comporte un premier étage de verrou (EV1) et un deuxième étage de verrou (EV2) configurés pour stocker au moins une donnée (D) en présence de ladite source d'alimentation interruptible (SAI), des moyens de transmission (MT) adapté à être commandés par un deuxième signal de commande (SC2) et configurés pour délivrer ladite au moins une donnée (D) au deuxième module (M2) avant une coupure de ladite source d'alimentation interruptible (SAI), le deuxième module (M2) étant configuré pour conserver ladite au moins une donnée (D) pendant ladite coupure, et des moyens de restitution (MR) adaptés à être commandés par un premier signal de commande (SC1) et configurés pour restituer ladite au moins une donnée (D) à l'issue de ladite coupure. Seul le deuxième signal de commande (SC2) reste actif pendant la coupure de la source d'alimentation interruptible (SAI).

Patent Agency Ranking