수퍼 스칼라 프로세서의 명령 종속성 검증 장치 및 방법
    21.
    发明授权
    수퍼 스칼라 프로세서의 명령 종속성 검증 장치 및 방법 失效
    在超级处理器中检查指令依据的装置和方法

    公开(公告)号:KR100222039B1

    公开(公告)日:1999-10-01

    申请号:KR1019960069179

    申请日:1996-12-20

    Inventor: 정승재

    Abstract: 본 발명은 수퍼 스칼라 프로세서의 명령 종속성 검증 장치 및 방법을 개시한다. 본 발명의 장치는 제1내지 제4검증수단과 종속성 검출수단을 구비하여, 상기 제1검증수단에 의해 제1파이프라인의 수신지 레지스터가 제2파이프라인의 소스 레지스터나 수신지 레지스터와 다르다고 검증되고, 상기 제2검증수단에 의해 상기 제2파이프라인을 통해 입력된 명령어가 허용되지 않는 자원을 이용하려는 명령어가 아니라고 검증되고, 상기 제3검증수단에 의해 상기 제1 및 제2파이프라인을 통해 입력된 2개의 명령어가 모두 멀티 사이클이 요구되는 명령어인가 아니라고 검증되고, 제4 검증수단에 의해 상기 제1파이프라인을 통해 입력된 명령어가 콜 또는 점프 명령어가 아니라고 검증된 경우에만 상기 종속성 검출수단이 상기 제1 및 제2 파이프라인을 통해 입력된 2개 명령어를 동시처리가 가능한 명령어로 결정한다. 이와 같이 본 발명은 다수개 명령어의 종속성 여부를 검증하고, 그 검증 결과에 상응하여 명령어 처리를 위한 제어신호를 발생시키기 때문에 명령어 처리 능력을 최대 2배까지 향상시킬수 있는 효과가 있다.

    모듈로 어드레싱 장치
    22.
    发明公开
    모듈로 어드레싱 장치 无效
    模寻址设备

    公开(公告)号:KR1019980065377A

    公开(公告)日:1998-10-15

    申请号:KR1019970000325

    申请日:1997-01-09

    Inventor: 정승재

    Abstract: 모듈로 어드레싱 장치가 개시된다. 이 장치는, 현재의 램 포인트 어드레스를 저장하는 제 1 레지스터와, 램 포인트 베이스 에드레스를 저장하는 제 2 레지스터와, 캐리 입력을 제 1 레지스터에 저장된 램 포인트 어드레스와 가/감산하고, 가/감산된 결과에 따라 캐리 출력 또는 빌림 출력을 발생하는 가/감산 수단과, 캐리 출력 또는 빌림 출력과 루프 인에이블 신호를 논리곱하는 논리곱과, 논리곱의 출력에 응답하여 가/감산된 결과 또는 제 2 레지스터에 저장된 램 포인트 베이스 어드레스를 선택적으로 출력하는 선택수단 및 선택수단의 출력을 래치하여 램으로 출력하는 제 3 레지스터를 구비하는 것을 특징으로 하고, 하드웨어의 구조가 간단하면서도 루프 크기를 자유롭게 할당할 수 있는 효과가 있다.

    가변 저항 메모리 소자 및 이의 제조 방법
    24.
    发明公开
    가변 저항 메모리 소자 및 이의 제조 방법 审中-实审
    可变电阻装置及其制造方法

    公开(公告)号:KR1020160084095A

    公开(公告)日:2016-07-13

    申请号:KR1020150000571

    申请日:2015-01-05

    Abstract: 가변저항메모리소자는, 제1 방향으로각각연장되는복수개의제1 도전패턴들과, 상기제1 도전패턴들상부에배치되며, 상기제1 방향과수직하는제2 방향으로각각연장되는복수개의제2 도전패턴들과, 상기제1 도전패턴들과상기제2 도전패턴들이교차하는부위에각각배치되고, 선택소자및 가변저항소자를포함하는하부셀 구조물을포함하는패턴구조물을포함한다. 상기패턴구조물에서, 상기제1 방향으로가장자리에배치되는제1 더미패턴구조물의제2 도전패턴은이와접촉하는상기하부셀 구조물보다상기제1 방향으로더 길게돌출된다. 상기제2 방향으로가장자리에배치되는제2 더미패턴구조물의제1 도전패턴은이와접촉하는상기하부셀 구조물보다상기제2 방향으로더 길게돌출된다. 상기가변저항메모리소자는식각레지듀에의한불량이감소될수 있다.

    Abstract translation: 本发明的目的是提供一种具有优异特性的可变电阻存储器件。 可变电阻存储器件包括:多个第一导电图案,其分别沿第一方向延伸; 多个第二导电图案,布置在第一导电图案的上部,并且在垂直于第一方向的第二方向上分别延伸; 以及布置在第一导电图案与第二导电图案相交的各个位置上的图案结构,并且包括包括选择装置和可变电阻装置的下单元结构。 布置在图案结构的第一方向的边界上的第一虚设图案结构的第二导电图案比连接到第一虚设图案结构的下单元结构在第一方向上更多地突出。 布置在图案结构的第二方向的边界上的第二虚设图案结构的第一导电图案比连接到第二虚设图案结构的下单元结构在第二方向上更突出。 可以减少在可变电阻存储器件中蚀刻残留物产生的错误。

    가변 저항 메모리 장치 및 그 제조 방법
    25.
    发明公开
    가변 저항 메모리 장치 및 그 제조 방법 审中-实审
    可变电阻存储器件及其制造方法

    公开(公告)号:KR1020150135804A

    公开(公告)日:2015-12-04

    申请号:KR1020140062767

    申请日:2014-05-26

    Inventor: 정승재 강윤선

    Abstract: 가변저항메모리장치는제1 방향으로연장하는제1 도전라인들및 제2 방향으로연장하는제2 도전라인들의교차부들에각각배치되며가변저항소자를포함하는복수개의메모리셀들, 메모리셀들사이에서제1 방향으로연장되는복수개의제1 절연막패턴들, 메모리셀들사이에서제2 방향으로연장되는복수개의제2 절연막패턴들, 제1 절연막패턴들사이에서제2 방향으로메모리셀들과이격되고제1 방향으로연장되는복수개의제1 열장벽막패턴들및 제 2 절연막패턴들사이에서제1 방향으로메모리셀들과이격되고제2 방향으로연장되는복수개의제2 열장벽막패턴들을포함한다.

    Abstract translation: 可变电阻存储器件包括:多个存储单元,其分别布置在第一方向上延伸的第一导线的相交部分和沿第二方向延伸的第二导线,并且包括可变电阻器件; 多个第一绝缘图案,其在所述存储单元之间沿所述第一方向延伸; 多个第二绝缘图案,其在所述存储单元之间沿所述第二方向延伸; 多个第一列阻挡层图案,其在所述绝缘层图案之间沿所述第二方向与所述存储单元分离,并且沿所述第一方向延伸; 以及多个第二列势垒层图案,其在绝缘层图案之间沿第二方向与存储单元分离,并且沿第二方向延伸。

    홈 네트워크 시뮬레이션 시스템 및 방법
    26.
    发明授权
    홈 네트워크 시뮬레이션 시스템 및 방법 有权
    用于模拟家庭网络的系统和方法

    公开(公告)号:KR101234155B1

    公开(公告)日:2013-02-15

    申请号:KR1020060136627

    申请日:2006-12-28

    Abstract: 홈 네트워크 시뮬레이션 시스템 및 방법이 개시된다. 본 발명에 따른 홈 네트워크 시뮬레이션 시스템은, 제어 메시지를 입력하는 클라이언트와 디바이스 관리 모듈에 의하여 제어 메시지에 따른 응답 메시지를 생성하여 클라이언트로 전달하는 시뮬레이션 서버를 포함하는 홈 네트워크 시뮬레이션 시스템에 있어서, 디바이스 관리모듈은, 디바이스 객체를 저장하는 디바이스 객체 저장 모듈; 입력된 제어 메시지에 해당하는 디바이스가 복수의 단일 디바이스로 구성된 멀티 디바이스이며, 멀티 디바이스에 대한 멀티 디바이스 객체가 디바이스 객체 저장 모듈에 존재하지 않는 경우, 멀티 디바이스 객체를 생성하는 멀티 디바이스 객체 생성 모듈; 멀티 디바이스를 구성하는 단일 디바이스에 대한 단일 디바이스 객체가 디바이스 객체 저장 모듈에 존재하지 않는 경우, 단일 디바이스 객체를 생성하는 단일 디바이스 객체 생성 모듈; 및 저장된 단일 디바이스 객체 또는 생성된 단일 디바이스 객체를 통해 제어 메시지에 따른 응답 메시지를 생성하는 응답 메시지 생성 모듈을 포함한다. 본 발명에 따르면, 복수의 단일 디바이스로 구성된 멀티 디바이스에 대한 테스트가 시료를 구비하지 않은 상태에서도 수행될 수 있다.
    홈 네트워크, 멀티 디바이스, 단일 디바이스, 시뮬레이션 서버

    박막형 태양전지 및 그 제조방법
    27.
    发明公开
    박막형 태양전지 및 그 제조방법 无效
    薄膜太阳能电池及其制造方法

    公开(公告)号:KR1020120053403A

    公开(公告)日:2012-05-25

    申请号:KR1020100114652

    申请日:2010-11-17

    Abstract: PURPOSE: A thin film solar cell and a manufacturing method thereof are provided to improve the efficiency of a solar cell by increasing a light path. CONSTITUTION: A light scattering layer(2) is formed on a substrate(1) and includes transparent conductive oxide nano particles. A first electrode layer(4) is formed on the light scattering layer. A plurality of light absorbing layers(5) are formed on the first electrode layer. A second electrode layer is formed on the light absorbing layer.

    Abstract translation: 目的:提供薄膜太阳能电池及其制造方法,以通过增加光路来提高太阳能电池的效率。 构成:在基板(1)上形成光散射层(2),并且包括透明导电氧化物纳米颗粒。 在光散射层上形成第一电极层(4)。 在第一电极层上形成多个光吸收层(5)。 在光吸收层上形成第二电极层。

    금속 배선 형성 방법
    28.
    发明公开
    금속 배선 형성 방법 无效
    形成金属线的方法

    公开(公告)号:KR1020090100186A

    公开(公告)日:2009-09-23

    申请号:KR1020080032382

    申请日:2008-04-07

    Abstract: PURPOSE: A method of forming a metal line is provided to prevent the waste of the metal material not by forming the metallic thin film at the upper part of the photoresist pattern in the seed layer formation. CONSTITUTION: The photoresist pattern(20) is formed at the upper part of the substrate(10). The trench(30) is formed on a substrate by etching the photoresist pattern as a mask. The seed layer is formed by applying the fluidized material in a metal within the trench. The metal layer is formed on the seed layer. A part of the photosensitive pattern becomes hydrophobic. The fluidized material contained in a metal includes the metal aerosol.

    Abstract translation: 目的:提供形成金属线的方法,以防止金属材料的浪费不是通过在种子层形成中在光致抗蚀剂图案的上部形成金属薄膜。 构成:在基板(10)的上部形成有光致抗蚀剂图案(20)。 通过蚀刻作为掩模的光致抗蚀剂图案,在基板上形成沟槽(30)。 种子层通过将流化材料施加在沟槽内的金属中而形成。 金属层形成在种子层上。 感光图案的一部分变得疏水。 包含在金属中的流化材料包括金属气溶胶。

    디지털 비디오 디스크 디코딩 장치 및 에러 보정 방법
    29.
    发明授权
    디지털 비디오 디스크 디코딩 장치 및 에러 보정 방법 失效
    数字视频光盘解码装置和纠错方法

    公开(公告)号:KR100604934B1

    公开(公告)日:2006-07-28

    申请号:KR1020050007986

    申请日:2005-01-28

    Inventor: 정승재

    Abstract: 디지털 비디오 디스크 디코딩 장치 및 에러 보정 방법이 개시된다. 본 발명의 실시예에 따른 디지털 비디오 디스크 디코딩 장치는 데이터에 대하여 PI(Parity Inner) 에러 보정 및 PO(Parity Outer) 에러 보정을 수행하여 호스트로 출력하는 디지털 비디오 디스크 디코딩 장치에 있어서 에러 보정 코드 엔진, 라인 버퍼부, PO 신드롬 발생부 및 메모리부를 구비한다. 에러 보정 코드(Error Correction Code) 엔진은 상기 데이터에 대하여 PI 에러 보정을 수행하고 PO 테스트 신드롬(Syndrome)들을 수신하여 PO 에러 보정을 수행한다. 라인 버퍼부는 상기 PI 에러 보정이 수행된 PI 보정 데이터를 저장한다. PO 신드롬 발생부는 상기 라인 버퍼부에서 출력되는 상기 PI 보정 데이터에 대하여 칼럼(column) 방향으로 PO 신드롬 연산을 수행하여 상기 PO 신드롬들을 출력한다. 메모리부는 상기 PO 신드롬들을 저장하고 상기 PO 신드롬들 중 0이 아닌 PO 신드롬들을 상기 PO 테스트 신드롬들로서 출력한다. 본 발명에 따른 디지털 비디오 디스크 디코딩 장치 및 에러 보정 방법은 에러 보정을 위한 엔진을 1개만을 사용하고 내부 메모리의 크기를 줄임으로써 디지털 비디오 디스크 디코딩 장치의 크기를 줄일 수 있는 장점이 있다.

    디지털 비디오 디스크 디코딩 장치 및 에러 보정 방법
    30.
    发明公开
    디지털 비디오 디스크 디코딩 장치 및 에러 보정 방법 失效
    数字视频解码设备和错误校正方法

    公开(公告)号:KR1020050078231A

    公开(公告)日:2005-08-04

    申请号:KR1020050007986

    申请日:2005-01-28

    Inventor: 정승재

    Abstract: 디지털 비디오 디스크 디코딩 장치 및 에러 보정 방법이 개시된다. 본 발명의 실시예에 따른 디지털 비디오 디스크 디코딩 장치는 데이터에 대하여 PI(Parity Inner) 에러 보정 및 PO(Parity Outer) 에러 보정을 수행하여 호스트로 출력하는 디지털 비디오 디스크 디코딩 장치에 있어서 에러 보정 코드 엔진, 라인 버퍼부, PO 신드롬 발생부 및 메모리부를 구비한다. 에러 보정 코드(Error Correction Code) 엔진은 상기 데이터에 대하여 PI 에러 보정을 수행하고 PO 테스트 신드롬(Syndrome)들을 수신하여 PO 에러 보정을 수행한다. 라인 버퍼부는 상기 PI 에러 보정이 수행된 PI 보정 데이터를 저장한다. PO 신드롬 발생부는 상기 라인 버퍼부에서 출력되는 상기 PI 보정 데이터에 대하여 칼럼(column) 방향으로 PO 신드롬 연산을 수행하여 상기 PO 신드롬들을 출력한다. 메모리부는 상기 PO 신드롬들을 저장하고 상기 PO 신드롬들 중 0이 아닌 PO 신드롬들을 상기 PO 테스트 신드롬들로서 출력한다. 본 발명에 따른 디지털 비디오 디스크 디코딩 장치 및 에러 보정 방법은 에러 보정을 위한 엔진을 1개만을 사용하고 내부 메모리의 크기를 줄임으로써 디지털 비디오 디스크 디코딩 장치의 크기를 줄일 수 있는 장점이 있다.

Patent Agency Ranking