반도체 소자의 제조방법
    31.
    发明授权
    반도체 소자의 제조방법 失效
    制造半导体器件的方法

    公开(公告)号:KR100550519B1

    公开(公告)日:2006-02-10

    申请号:KR1020040107867

    申请日:2004-12-17

    Abstract: 본 발명은 반도체 소자의 제조방법에 관한 것으로, 스트레인드 실리콘 채널층과 도핑된 SiGe층이 적층되어 형성된 SOI 기판을 이용하여 SiGe와 스트레인드 실리콘 간의 높은 식각선택비를 이용하여 상대적으로 용이하게 완전공핍평 채널소자를 제조할 수 있을 뿐만 아니라, 접합저항과 용량의 감소를 비교적 단순한 공정으로 가능하게 하는 소오스/드레인 공정과, 고성능 소자에 필수적인 금속 게이트의 적용과 게이트 폭의 축소가 용이한 반도체 소자의 제조 방법을 제공한다.
    반도체 소자, 스트레인드 실리콘, SOI, SiGe, MOS

    Abstract translation: 本发明涉及一种制造半导体器件的方法,并且更具体地涉及一种制造半导体器件的方法,该半导体器件使用通过堆叠应变硅沟道层和掺杂SiGe层而形成的SOI衬底, 通过相对简单的工艺可以减小结电阻和电容的源极/漏极工艺以及可以应用于高性能器件所需的金属栅极的耗尽型沟道器件和半导体器件的制造, 及其制造方法。

    다중 게이트 모스 트랜지스터 및 그 제조 방법
    32.
    发明公开
    다중 게이트 모스 트랜지스터 및 그 제조 방법 有权
    多栅极MOS晶体管及其制造方法

    公开(公告)号:KR1020050112471A

    公开(公告)日:2005-11-30

    申请号:KR1020040037571

    申请日:2004-05-25

    CPC classification number: H01L29/785 H01L29/66818

    Abstract: 본 발명은 다중 게이트 모스 트랜지스터 및 그의 제조 방법에 관한 것으로, 단결정 실리콘 패턴의 형태와 실리콘의 결정 방향에 따른 열산화 속도 차이를 이용하여 유선(∩) 형태의 채널, 점차 증가하는 형태의 확장 영역 및 상승된 구조의 소스 및 드레인을 구현한다. 채널이 유선(∩) 형태로 형성됨으로써 전계의 집중으로 인한 소자의 신뢰성 저하가 방지되며, 채널의 상부와 양 측벽이 게이트 전극으로 둘러싸여지기 때문에 게이트 전압에 의한 전류 구동 능력이 우수해진다. 또한, 크기가 증가된 확장 영역으로 인해 전류 밀집 현상이 방지되며, 상승된 소스 드레인 구조에 의해 소스 및 드레인 직렬 저항이 감소되어 전류 구동 능력이 증대된다.

    연속 근사 아날로그-디지털 변환기 및 그것의 동작 방법
    33.
    发明授权
    연속 근사 아날로그-디지털 변환기 및 그것의 동작 방법 有权
    逐次逼近型模数转换器及其操作方法

    公开(公告)号:KR101839862B1

    公开(公告)日:2018-03-21

    申请号:KR1020110124221

    申请日:2011-11-25

    Inventor: 조영균 정재호

    CPC classification number: H03M1/462 H03M1/468

    Abstract: 본발명은아날로그-디지털변환기에관한것으로, 좀더구체적으로는연속근사아날로그-디지털변환기및 그것의동작방법에관한것이다. 본발명의연속근사아날로그-디지털변환기의동작방법은, 제 1 비트열 각각에대응하는입력신호를래치에직접전달하여디지털데이터로래치하는제 1 변환단계, 제 2 비트열 각각에대응하는입력신호를전단증폭기에의해서제 1 증폭구간동안증폭한후에상기래치에전달하여디지털데이터로래치하는제 2 변환단계, 그리고제 3 비트열 각각에대응하는입력신호를상기전단증폭기에의해서제 2 증폭구간동안증폭한후에상기래치에전달하여데이터로래치하는제 3 변환단계를포함한다.

    Abstract translation: 模数转换器及其操作方法技术领域本发明涉及模数转换器,更具体地涉及逐次逼近模数转换器及其操作方法。 操作数字转换器的本发明方法的逐次逼近模拟,通过引导他们以锁存对应于每个一比特列的输入信号对应于第一转换级,相应的第二比特流的输入信号锁存为数字数据 第二转换步骤,在第一放大周期期间通过前级放大器放大对应于第三位串的输入信号,然后将放大的信号发送到锁存器并将数字数据与数字数据锁存; 以及第三转换步骤,将数据传输到锁存器并将数据与数据锁存。

    수직 핀 다이오드
    34.
    发明公开
    수직 핀 다이오드 审中-实审
    垂直引脚二极管

    公开(公告)号:KR1020170099286A

    公开(公告)日:2017-08-31

    申请号:KR1020160021467

    申请日:2016-02-23

    Abstract: 고체플라즈마안테나용수직핀 다이오드가개시된다. 수직핀 다이오드는 P-유형영역, 진성영역및 N-유형영역이순서대로수직방향으로배치되어서내부에형성되어있는반도체기판, P-유형영역에전기적으로접촉되도록반도체기판의일면상에형성되어있는제1 전극및 N-유형영역에전기적으로접촉되도록반도체기판의타면상에형성되어있는제2 전극을포함한다. 그리고 P-유형영역과 N-유형영역은각각반도체기판의상하표면부에서로대향하도록배치되어있다.

    Abstract translation: 公开了一种用于固态等离子体天线的垂直PIN二极管。 垂直PIN二极管形成在半导体衬底的一个表面上以便与P型区域,本征区域和N型区域电接触, 以及第二电极,形成在半导体衬底的另一个表面上以与第一电极和N型区域电接触。 P型区域和N型区域被布置为在半导体基板的上表面部分和下表面部分处彼此相对。

    아날로그 디지털 변환기 및 그것의 전력 절감 방법
    35.
    发明授权
    아날로그 디지털 변환기 및 그것의 전력 절감 방법 有权
    模数转换器及其省电方法

    公开(公告)号:KR101753738B1

    公开(公告)日:2017-07-07

    申请号:KR1020110095886

    申请日:2011-09-22

    CPC classification number: H03M1/002 H03M1/125 H03M1/462

    Abstract: 아날로그디지털변환기는표본화된아날로그입력신호와기준신호간의비교결과를출력하고, 전력제어신호에응답하여전력공급동작을제어하는전처리증폭기, 비교결과에근거하여디지털신호를생성하는디지털신호처리기, 전처리증폭기의동작을제어하기위한증폭기동작클럭신호를생성하는전력제어기, 및증폭기동작클럭신호의하강에지의개수를카운팅하고, 카운팅된하강에지의개수에따라전처리증폭기의전력차단시점을검출하는카운터를포함하고, 전력제어기는카운터의전력차단시점의검출에응답하여전처리증폭기로공급되는전력을차단하기위한전력제어신호를생성한다.

    Abstract translation: 模拟 - 数字转换器采样的模拟输入信号和用于输出信号之间的比较结果的参考数字信号处理器,预处理放大器,并生成基于该前置放大器,用于响应于所述功率控制信号控制所述电源的操作的比较结果的数字信号 以及计数器,用于计数放大器操作时钟信号的下降沿的数量,并根据计数的下降沿数量检测预处理放大器的电源切断时间 并且功率控制器响应于检测到计数器的功率切断定时而生成功率控制信号,用于切断提供给预处理放大器的功率。

    전동기 제어 장치 및 그것의 제어 방법
    36.
    发明授权
    전동기 제어 장치 및 그것의 제어 방법 有权
    电机控制装置及其控制方法

    公开(公告)号:KR101739911B1

    公开(公告)日:2017-05-26

    申请号:KR1020110036187

    申请日:2011-04-19

    Abstract: 아날로그연산에의해역기전력을계산하는전처리부를구비한전동기제어장치가제공된다. 그러한전동기제어장치는오프셋보상부및 역기전력계측부를포함할수 있다. 오프셋보상부는전동기로부터 3상전류신호를수신하고, 그것의오프셋을보상한다. 역기전력계측부는상기보상된전류신호및 전동기로부터의 3상전압신호를수신하고, 아날로그연산에의해상기수신된전류신호및 전압신호에대응하는역기전력을계산하여제공한다.

    Abstract translation: 提供了一种电动机控制装置,其包括用于通过模拟计算来计算反电动势的预处理部分。 这种电动机控制设备可以包括偏移补偿部分和反电动势测量部分。 偏移补偿部分接收来自电机的三相电流信号并补偿其偏移。 反电动势测量单元从电机接收补偿电流信号和三相电压信号,并通过模拟计算来计算并提供与接收的电流信号和电压信号相对应的反电动势。

    파이프라인 아날로그 디지털 변환기
    37.
    发明授权
    파이프라인 아날로그 디지털 변환기 有权
    管道模拟数字转换器

    公开(公告)号:KR101685011B1

    公开(公告)日:2016-12-14

    申请号:KR1020100125775

    申请日:2010-12-09

    CPC classification number: H03M1/069 H03M1/168

    Abstract: 본발명에따른파이프라인아날로그디지털변환기는디지털출력의정정구간과비정정구간을구분하기위한논리회로의복잡도를개선하는디지털정정회로를구비한다. 본발명에따른파이프라인아날로그디지털변환기는, 데이터에러정정시이진쉬프트시켜논리교정동작을간단하게수행함으로써, 해상도가증가하더라도논리회로의복잡도를낮추고구현면적을감소시킬수 있다.

    Abstract translation: 流水线模数转换器包括数字校正电路,其被配置为提高用于划分校正周期和数字输出的无校正周期的逻辑电路的复杂度。 流水线模数转换器在数据纠错时通过二进制移位执行逻辑校正操作。 因此,虽然分辨率增加,但是可以降低逻辑电路的复杂性和面积。

    논리 레벨에 대응하는 전기 특성 값을 조절하는 송신 장치 및 그것의 신호 전송 방법
    38.
    发明公开
    논리 레벨에 대응하는 전기 특성 값을 조절하는 송신 장치 및 그것의 신호 전송 방법 审中-实审
    信号传输装置调整电气特性值对应逻辑电平及其信号传输方法

    公开(公告)号:KR1020150089296A

    公开(公告)日:2015-08-05

    申请号:KR1020140009753

    申请日:2014-01-27

    Abstract: 본발명은입력신호를변조하여셋 이상의논리레벨을갖는제 1 변조신호를생성하기위한제 1 변조유닛, 조절신호에기초하여제 1 변조신호가갖는셋 이상의논리레벨각각에대응하는전기특성값 중적어도하나를조절하여조절된제 1 변조신호를생성하는특성조절유닛, 캐리어신호에기초하여조절된제 1 변조신호를변조하여제 2 변조신호를생성하는제 2 변조유닛, 제 2 변조신호의전력을증폭시켜증폭된제 2 변조신호를출력하는전력증폭유닛, 및제 1 변조신호가갖는셋 이상의논리레벨각각에대응하는전기특성값 및증폭된제 2 변조신호가갖는셋 이상의논리레벨각각에대응하는전기특성값에기초하여조절신호를생성하는조절연산유닛을포함하는송신장치와그것의신호전송방법을제공한다. 본발명에따르면, 전력증폭유닛에의해증폭된변조신호의선형성이유지될수 있다.

    Abstract translation: 本发明提供一种发送装置及其发送信号的方法。 本发明的发送装置包括:第一调制单元,用于通过调制输入信号来产生具有三个或更多个逻辑电平的第一调制信号; 特征调整单元,用于通过基于所述调制信号调整与包括在所述第一调制信号中的每个逻辑电平相对应的电特性值中的至少一个来产生所述经调整的第一调制信号; 第二调制单元,用于通过调制基于载波信号调整的第一调制信号来产生第二调制信号; 电放大单元,用于通过放大第二调制信号来输出放大的第二调制信号; 以及调制计算单元,用于基于与包括在第一调制信号中的每个逻辑电平相对应的电特性值和对应于包括在放大的第二调制信号中的每个逻辑电平的电特性值,产生调制信号。 根据本发明,可以保持由放电单元放大的调制信号的线性度。

    델타-시그마 변조기
    39.
    发明公开
    델타-시그마 변조기 审中-实审
    DELTA-SIGMA调制器

    公开(公告)号:KR1020150084267A

    公开(公告)日:2015-07-22

    申请号:KR1020140004103

    申请日:2014-01-13

    CPC classification number: H03M3/448 H03M1/00 H03M1/12 H03M3/30

    Abstract: 본발명의실시예에따른델타-시그마변조기는입력신호및 아날로그신호를합산하는합산기, 상기합산기의출력신호를적분하여, 제 1 적분신호를출력하는제 1 적분기, 상기제 1 적분신호를적분하여, 제 2 적분신호를출력하는제 2 적분기, 상기제 2 적분신호와기준신호를비교하고, 비교결과에따라디지털신호를출력하는비교기, 클럭신호에응답하여상기디지털신호를아날로그의형태로변환한상기아날로그신호를출력하는디지털-아날로그변환기를포함하되, 상기제 2 적분기는 N차(여기서 N은 1 이상의자연수) 전달함수를기반으로동작한다.

    Abstract translation: 本发明涉及一种Δ-Σ调制器,其包括:加法器,其增加输入信号和模拟信号; 第一积分器,其对来自加法器的输出信号进行积分以输出第一积分信号; 第二积分器,其将来自第一积分信号的输出信号积分到输出第二积分信号; 比较器,其将第二积分信号与参考信号进行比较,以根据结果相应地输出数字信号; 以及数字模拟转换器,其响应时钟信号并输出​​作为数字信号转换形式的模拟信号。 第二个积分器操作基于N阶(N:自然数)的传递函数。

    삼각파 발생 장치 및 그것의 삼각파 발생 방법
    40.
    发明公开
    삼각파 발생 장치 및 그것의 삼각파 발생 방법 有权
    三角波形发生器及其生成三角波形的方法

    公开(公告)号:KR1020130012449A

    公开(公告)日:2013-02-04

    申请号:KR1020110073670

    申请日:2011-07-25

    Abstract: PURPOSE: A triangular waveform generator capable of regulating the pulse width of triangular waves for having various duty ratios and a triangular wave generation method thereof are provided to minimize the number of elements necessary for triangular wave generation, thereby simplifying a total structure. CONSTITUTION: A square wave signal generator(110) generates a square wave signal for the generation of triangular waves. A triangular wave generator(100) is able to generate the square wave signal in response to a reset signal. A resistance unit(120) is connected between the square wave signal generator and a capacitor unit(130). The resistance unit is able to control the voltage level of the square wave signal. The capacitor unit generates a triangular wave signal by using the square wave signal. The capacitor unit includes variable capacitors. The capacitor unit receives the square wave signal outputted from a transistor connected to an output terminal.

    Abstract translation: 目的:提供能够调节用于具有各种占空比的三角波的脉冲宽度的三角波形发生器及其三角波产生方法,以最小化三角波产生所需的元件数量,从而简化总体结构。 构成:方波信号发生器(110)产生用于产生三角波的方波信号。 三角波发生器(100)能够响应于复位信号产生方波信号。 电阻单元(120)连接在方波信号发生器和电容器单元(130)之间。 电阻单元能够控制方波信号的电压电平。 电容器单元通过使用方波信号产生三角波信号。 电容器单元包括可变电容器。 电容器单元接收从连接到输出端子的晶体管输出的方波信号。

Patent Agency Ranking