병렬처리 컴퓨터 시스템에서 계층적 크로스바 스위치 기법을 적용한 프로세서 연결방법
    51.
    发明公开
    병렬처리 컴퓨터 시스템에서 계층적 크로스바 스위치 기법을 적용한 프로세서 연결방법 失效
    并行处理计算机系统中采用层次交叉开关技术的处理器连接方法

    公开(公告)号:KR1019970031556A

    公开(公告)日:1997-06-26

    申请号:KR1019950039780

    申请日:1995-11-04

    Abstract: 본 발명은 여러개의 컴퓨터 시스템을 상호연결하여 클러스터로 운영하고자 할 때, 컴퓨터 시스템들을 계층적 크로스바 스위치를 사용하여 컴퓨터 시스템의 갯수를 유연하게 증가시킬 수 있는 시스템구조에 대한 것으로, 다수개의 프로세서 노드들을 소정갯수의 노드군으로 분류하는 제 1 과정과, 상기 과정에서 분류되어진 각 노드군들에 대하여 각각 하나의 노드군에 하나의 크로스바 스위치를 대응시키고 각 노드군에 속하는 프로세서 노드들을 해당 크로스바 스위치에 연결하는 제 2 과정과, 상기 과정에서 노드군에 연결되어진 크로스바 스위치들을 소정 갯수의 스위치군으로 분류하는 제 3 과정과, 상기 과정에서 분류되어진 각 스위치군들에 대하여 각각 하나의 스위치군에 두개의 상위 크로스바 스위치를 대응시키고 각 스위치군에 속하는 크로 바 스위치들과 연결하는 제 4 과정과, 상기 과정에서 각 스위치군에 연결되어진 상위 크로스바 스위치들을 연결하는 제 5 과정을 포함하는 것을 특징으로 하는 병렬처리 컴퓨터 시스템에서 계층적 크로스바 스위치 기법을 적용한 프로세서 연결방법을 제공하여 시스템의 확장 또는 응용분야 및 사용용도의 시스템 자원 필요 요구에 따라 자유롭게 구성이 가능하게 한다.

    고속 중형 컴퓨터의 고속 백업처리방법
    52.
    发明授权
    고속 중형 컴퓨터의 고속 백업처리방법 失效
    如何处理高速中型计算机的高速备份

    公开(公告)号:KR1019970007261B1

    公开(公告)日:1997-05-07

    申请号:KR1019940028979

    申请日:1994-11-05

    Abstract: A high speed backup treatment method for high speed medium computer is provided. The method comprises a first step of requesting a high speed backup process in a central processing unit(3); a second step of receiving the request of the backup process and classifying a backup process treatment configuration into a backup process between the same input/output controllers, a backup process between the same banks and a backup process between different banks in the same input/output controller, and a backup process between different input/output controller, and which respectively performs the backup processes.

    Abstract translation: 提供高速中型计算机的高速备份处理方法。 该方法包括在中央处理单元(3)中请求高速备份过程的第一步骤; 接收备份过程的请求并将备份处理配置分类到相同输入/输出控制器之间的备份过程的第二步骤,相同存储体之间的备份处理和相同输入/输出中的不同存储体之间的备份处理 控制器和不同输入/输出控制器之间的备份过程,并分别执行备份过程。

    공유메모리를 사용한 운영체제 커널의 메세지 출력 방법
    53.
    发明授权
    공유메모리를 사용한 운영체제 커널의 메세지 출력 방법 失效
    如何使用共享内存从操作系统内核打印消息

    公开(公告)号:KR1019970006411B1

    公开(公告)日:1997-04-28

    申请号:KR1019930029093

    申请日:1993-12-22

    Abstract: Disclosed is a method to output a message of kernal in an operating system using common memory in a multi processing system. The method comprises steps of sending and outputting. In the sending step, the character stream of message to be outputted by a kernel is stored in buffer area of the common memory. In the outputting step, th stored character stream is rad and outputted to the console port by an input/output procssor. Thereby, the processing time can be reduced according to the process of character stream.

    Abstract translation: 公开了一种在多处理系统中使用公共存储器在操作系统中输出内核消息的方法。 该方法包括发送和输出的步骤。 在发送步骤中,由内核输出的消息的字符流存储在公共存储器的缓冲区中。 在输出步骤中,存储的字符流是rad,并通过输入/输出procssor输出到控制台端口。 因此,可以根据字符流的处理来减少处理时间。

    인텔 처리기의 메모리 관리 유니트를 이용한 확장된 가상주소공간 구축방법
    54.
    发明公开
    인텔 처리기의 메모리 관리 유니트를 이용한 확장된 가상주소공간 구축방법 失效
    如何使用英特尔处理器的内存管理单元构建扩展的虚拟地址空间

    公开(公告)号:KR1019970002648A

    公开(公告)日:1997-01-28

    申请号:KR1019950017183

    申请日:1995-06-23

    Abstract: 본발명은인텔처리기의메모리관리유니트를이용한확장된가상주소공간구축방법에관한것으로서, 소형시스템에많이사용되는인텔처리기를큰 형상의시스템에서사용될수 있도록하는확장된가상주소공간을설계하는제1단계와, 상기설계된확장된가상수소를인텔처리기가물리적주소로번역할때 필요로하는메모리관리유니트의기능및 특성을고려한주소번역자료구조를커널초기수행시메모리에구축하는제2단계를구비한다. 따라서, 소형시스템에많이사용되는인텔처리기를가상주소공간을확장구축하여중형및 대형의시스템에서사용될수 있다.

    Abstract translation: 本发明涉及内置利用Intel处理器的存储器管理单元的扩展的虚拟地址空间的方法,所述第一设计扩展虚拟地址空间使得能够使用的英特尔处理器通常在一个小的系统中使用的在一个大的类系统 的步骤和,地址翻译数据结构,考虑到平移英特尔处理器所需的设计膨胀虚拟氢的特性和所述存储器管理单元的特征是,被内置到上初始执行存储器内核的物理地址和第二级 。 因此,在许多小系统用于构建,展开虚拟地址空间中的英特尔处理器可以在中型和大型的系统中使用。

    버스정보처리기의 기능제어장치
    55.
    发明授权
    버스정보처리기의 기능제어장치 失效
    总线信息处理单元中的功能控制器

    公开(公告)号:KR1019960015591B1

    公开(公告)日:1996-11-18

    申请号:KR1019940007773

    申请日:1994-04-13

    Abstract: a register selective signal path control interface part(7) for outputting to a function control core part(6) by receiving and multiplexing a register selective signal(C,D) from a processor part(2) and a responder part(3) according to a control status signal(G); a data path control interface part(8) for outputting to the function control core part(6) by receiving and multiplexing a data signal(E,F) from the processor part(2) and the responder part(3) according to the control status signal(G); and a function control core part(6) for outputting an address signal(L) and a time information signal(M) needed in an information storing part(5).

    Abstract translation: 一个寄存器选择信号路径控制接口部分(7),用于通过从处理器部分(2)和应答器部分(3)接收和复用寄存器选择信号(C,D),并输出到功能控制核心部分(6) 控制状态信号(G); 数据路径控制接口部分(8),用于根据控制信号从处理器部分(2)和应答器部分(3)接收和复用数据信号(E,F),并输出到功能控制核心部分 状态信号(G); 以及用于输出信息存储部分(5)中所需的地址信号(L)和时间信息信号(M)的功能控制核心部分(6)。

    한글유닉스의 기능검증방법
    56.
    发明公开
    한글유닉스의 기능검증방법 失效
    如何验证Hangul Unix的功能

    公开(公告)号:KR1019940007667A

    公开(公告)日:1994-04-27

    申请号:KR1019920015844

    申请日:1992-09-01

    Abstract: 본 발명은 한글유닉스의 커널, 명령어들 및, 라이브러리들을 대상으로 한글처리의 모든 경우에 대해 시험을 실시하고 한글처리기능시험의 성공/실패 여부를 판정함과 동시에 모든 시험자료와 결과를 기록하고 통계하는 한글 처리기능검증방법에 관한 것으로, 바람직한 검증환경인지를 조사하고, 검증환경이 완비되지 않은 경우 갖추어야할 환경 내용을 출력하고 검증환경이 완비된 경우 검증에 필요한 소프트웨어구조를 만들고 검증과 관련된 정보를 기록하며, 개별검증형태이면 원하는 검증스크립트만을 호출하여 검증하고 전체검증형태이면 각각의 검증 스크립트그룹에 있는 복수의 검증스크립트를 순차로 호출하여 검증하고, 검증스트립트로 부터 제공되는 정보를 종합하여 검증의 성공과 실패에 대한 통계를 내는 단계들을 포함하는 것이 특징 다.

Patent Agency Ranking