표시 장치 및 그 구동 방법

    公开(公告)号:KR1020060054603A

    公开(公告)日:2006-05-23

    申请号:KR1020040093210

    申请日:2004-11-15

    Abstract: 본 발명은 표시 장치 및 그 구동 방법에 관한 것으로, 이 표시 장치는, 발광 소자, 축전기, 제어 단자와 입력 단자 및 출력 단자를 가지며 발광 소자가 발광하도록 발광 소자에 구동 전류를 공급하는 구동 트랜지스터, 주사 신호에 따라 구동 트랜지스터를 다이오드 연결시키며 데이터 전압을 축전기에 공급하는 제1 스위칭부, 그리고 발광 신호에 따라 구동 전압을 구동 트랜지스터에 공급하고 축전기를 구동 트랜지스터에 연결하는 제2 스위칭부를 각각 포함하는 복수의 화소를 포함한다. 이때, 축전기는 제1 스위칭부를 통하여 구동 트랜지스터에 연결되어 데이터 전압과 구동 트랜지스터의 문턱 전압에 의존하는 제어 전압을 저장하고 제2 스위칭부를 통하여 구동 트랜지스터에 연결되어 제어 전압을 구동 트랜지스터에 공급한다. 본 발명에 의하면, 구동 트랜지스터와 유기 발광 소자의 문턱 전압이 열화되더라도 이를 보상하여 화질 열화를 방지할 수 있다.
    표시 장치, 유기 발광 소자, 박막 트랜지스터, 축전기, 문턱 전압, 열화

    아날로그 버퍼회로
    82.
    发明公开
    아날로그 버퍼회로 失效
    模拟缓冲电路

    公开(公告)号:KR1020060015841A

    公开(公告)日:2006-02-21

    申请号:KR1020040064213

    申请日:2004-08-16

    Inventor: 한민구 정상훈

    Abstract: 본 발명은 능동구동 디스플레이(active matrix display)의 구동을 위한 아날로그 버퍼회로에 관한 것으로, 데이터신호를 샘플링하는 제1 트랜지스터와; 상기 제1 트랜지스터의 소스/드레인 전류 통로에 자신의 소스/드레인 전류통로가 접속되며, 노드 A에서 게이트 전극과 드레인 전극이 접속된 제2 트랜지스터와; 제1 전원전압(VDD)을 수신하며, 액티브 신호에 따라 제어되는 제3 트랜지스터와; 상기 노드 A에 게이트 전극이 접속된 제4 트랜지스터와; 상기 제1 트랜지스터의 소스/드레인 전류 통로와 상기 노드 A 사이에 자신의 소스/드레인 전류통로가 접속되며, 게이트 전극과 드레인 전극이 접속된 제5 트랜지스터와; 제2 전원전압(VSS)을 수신하고, 상기 제5 트랜지스터의 드레인 전극에 자신의 소스/드레인 전류 통로가 접속되며, 리셋 신호에 따라 제어되는 제6 트랜지스터와; 상기 제2 전원전압(VSS)을 수신하고, 상기 제4 트랜지스터의 소스 전극에 자신의 소스/드레인 전류 통로가 접속되며, 리셋 신호에 따라 제어되는 제7 트랜지스터를 포함함을 특징으로 한다.
    아날로그 버퍼회로, 능동구동 디스플레이, 부트스트래핑

    Abstract translation: 本发明涉及一种用于驱动有源矩阵显示器的模拟缓冲器电路,包括:用于采样数据信号的第一晶体管; 第二晶体管,其源极/漏极电流路径连接到第一晶体管的源极/漏极电流路径,并且具有连接到节点A的栅极电极和漏极电极; 第三晶体管,接收第一电源电压(VDD)并根据有效信号进行控制; 第四晶体管,具有连接到节点A的栅电极; 第五晶体管,其源极/漏极电流路径连接在第一晶体管的源极/漏极电流路径与节点A之间,并且具有连接的栅极电极和漏极电极; 第六晶体管,其接收第二电源电压VSS并连接到第五晶体管的漏极并具有其源极/漏极电流路径,并且根据复位信号被控制; 以及第七晶体管,其接收第二电源电压VSS并连接到第四晶体管的源电极,并且根据复位信号来控制其源极/漏极电流路径。

    박막트랜지스터 제조방법
    83.
    发明授权
    박막트랜지스터 제조방법 失效
    制造薄膜晶体管的方法

    公开(公告)号:KR100537729B1

    公开(公告)日:2005-12-19

    申请号:KR1020020084935

    申请日:2002-12-27

    Inventor: 한민구 박기찬

    Abstract: 본 발명은 박막트랜지스터 제조방법에 관한 것으로, 특히 소스/드레인 어닐링 공정 시 다결정 실리콘 박막트랜지스터의 소스/드레인 접합부에 발생하는 결정결함을 방지하는 박막트랜지스터 제조방법에 관한 것이다.
    본 발명은 다결정 실리콘 박막트랜지스터의 소스/드레인 어닐링 시, 레이저광을 비스듬하게 기울여서 조사하는 OI-ELA(Oblique Incidence Excimer Laser Annealing) 방법을 제시함으로써 소스/드레인 접합부에도 레이저 에너지를 충분히 전달하여 접합부 결정 결함이 없는 다결정 실리콘 박막트랜지스터의 제작이 가능하다. 따라서, 박막트랜지스터의 ON/OFF 스위칭 특성이 우수하며, 장시간 구동에 대해서도 추가의 트랩 상태 생성이 적기 때문에 특성이 안정적으로 나타나는 장점이 있다.

    수평형 절연게이트 바이폴라 트랜지스터

    公开(公告)号:KR100520430B1

    公开(公告)日:2005-10-11

    申请号:KR1020030085035

    申请日:2003-11-27

    Abstract: 본 발명은 전극이 칩 전면에 위치하는 수평형 절연게이트 바이폴라 트랜지스터에 관한 것이다.
    본 발명의 수평형 절연게이트 바이폴라 트랜지스터는 소스 영역 내에 트렌치를 형성하여 소스 영역이 부분적으로 중단되도록 함으로써 소스 영역을 감싸고 있는 베이스 영역의 저항을 부분적으로 낮추어 주어 기생 사이리스트의 래치-업을 낮추도록 한다. 또한, 게이트 전극을 트렌치 내에 연장되도록 형성함으로써 유효 채널 폭을 증가시켜 순방향 전압 강하의 증가 없이 기생 사이리스터 래치-업을 억제 할 수 있도록 한다.

    저온 화학기상증착법에 의한 게이트 산화막의 형성방법 및이를 이용한 다결정 실리콘 박막 트랜지스터 제조방법
    85.
    发明公开
    저온 화학기상증착법에 의한 게이트 산화막의 형성방법 및이를 이용한 다결정 실리콘 박막 트랜지스터 제조방법 无效
    通过低温化学气相沉积法形成氧化硅和聚硅氧烷薄膜晶体的方法

    公开(公告)号:KR1020050058583A

    公开(公告)日:2005-06-17

    申请号:KR1020030090513

    申请日:2003-12-12

    Abstract: 본 발명은 게이트 절연막으로 사용되는 산화막의 특성을 향상시키기 위한 저온 화학기상증착법에 의한 게이트 산화막 형성방법 및 이를 이용한 다결정 실리콘 박막 트랜지스터 제조방법에 관한 것으로, 본 발명은 기판 위에 다결정 실리콘 박막을 형성하는 과정과; 상기 다결정 실리콘 박막 위에 저온 화학기상증착법에 의한 게이트 산화막을 형성하는 과정과; 엑시머 레이저 어닐링 공정을 통해 상기 게이트 산화막을 열처리하는 과정을 포함하며, 상기 게이트 산화막 열처리 과정은 상기 다결정 실리콘 박막이 녹지 않는 온도 범위 내에서 이루어짐을 특징으로 한다.

    표시 장치 및 그 구동 방법

    公开(公告)号:KR101240658B1

    公开(公告)日:2013-03-11

    申请号:KR1020120004459

    申请日:2012-01-13

    Abstract: 본 발명은 표시 장치 및 그 구동 방법에 관한 것으로, 이 표시 장치는, 발광 소자, 축전기, 제어 단자와 입력 단자 및 출력 단자를 가지며 발광 소자가 발광하도록 발광 소자에 구동 전류를 공급하는 구동 트랜지스터, 주사 신호에 따라 구동 트랜지스터를 다이오드 연결시키며 데이터 전압을 축전기에 공급하는 제1 스위칭부, 그리고 발광 신호에 따라 구동 전압을 구동 트랜지스터에 공급하고 축전기를 구동 트랜지스터에 연결하는 제2 스위칭부를 각각 포함하는 복수의 화소를 포함한다. 이때, 축전기는 제1 스위칭부를 통하여 구동 트랜지스터에 연결되어 데이터 전압과 구동 트랜지스터의 문턱 전압에 의존하는 제어 전압을 저장하고 제2 스위칭부를 통하여 구동 트랜지스터에 연결되어 제어 전압을 구동 트랜지스터에 공급한다. 본 발명에 의하면, 구동 트랜지스터와 유기 발광 소자의 문턱 전압이 열화되더라도 이를 보상하여 화질 열화를 방지할 수 있다.

    박막 트랜지스터의 제조 방법
    87.
    发明公开
    박막 트랜지스터의 제조 방법 有权
    薄膜晶体管,薄膜晶体管和平面显示器的制造方法

    公开(公告)号:KR1020090060757A

    公开(公告)日:2009-06-15

    申请号:KR1020070127686

    申请日:2007-12-10

    CPC classification number: H01L29/66765 H01L21/02271 H01L21/0262 H01L21/205

    Abstract: A manufacturing method of a thin film transistor, a thin film transistor, and a flat panel display device including the same are provided to prevent growth of a native oxide film and pollution due to an air exposure by in-situ manufacturing a silicon layer and a gate insulation layer inside the same vacuum chamber. A substrate is prepared(S1). A buffer layer is formed on the substrate(S2). A silicon layer is formed on the buffer layer(S3). A gate insulation layer is formed on the silicon layer(S4). A gate metal layer is formed on the gate insulation layer(S5). A gate electrode is formed by patterning the gate metal layer(S6). A source, a drain, and a channel are defined by successively patterning the gate insulation layer and the silicon layer(S8). An interlayer insulation layer is formed on the gate electrode and the silicon layer(S9). A source electrode and a drain electrode connected to the source and the drain are formed by forming a contact hole on the interlayer insulation layer(S10).

    Abstract translation: 提供薄膜晶体管,薄膜晶体管和包括该薄膜晶体管的平板显示装置的制造方法以防止自然氧化物膜的生长和由于通过原位制造硅层和空气曝光引起的污染 门绝缘层在同一真空室内。 制备底物(S1)。 在基板(S2)上形成缓冲层。 在缓冲层上形成硅层(S3)。 在硅层上形成栅极绝缘层(S4)。 在栅极绝缘层上形成栅极金属层(S5)。 通过对栅极金属层进行构图来形成栅电极(S6)。 源极,漏极和沟道通过连续构图栅极绝缘层和硅层来限定(S8)。 在栅电极和硅层上形成层间绝缘层(S9)。 通过在层间绝缘层上形成接触孔,形成与源极和漏极连接的源电极和漏电极(S10)。

    표시패널, 이를 갖는 표시장치 및 이의 구동방법
    88.
    发明公开
    표시패널, 이를 갖는 표시장치 및 이의 구동방법 有权
    显示面板,具有面板的显示装置和驱动装置的方法

    公开(公告)号:KR1020080083486A

    公开(公告)日:2008-09-18

    申请号:KR1020070024119

    申请日:2007-03-12

    Inventor: 한민구 이재훈

    Abstract: A display panel, a display apparatus having the same, and a driving method thereof are provided to enhance the display quality of the display panel by driving a first current controller in an illumination mode and a second current controller in a recovery mode. A display panel includes scan and data lines(SL,DL), an organic light emitting element(410), and first and second current controllers(420,430). The scan line includes first and second sub-scan lines which are formed adjacent to each other along a first direction. The data line is formed in a second direction across the first direction. The organic light emitting element generates lights by receiving a source current from a voltage source. The first current controller connected to the first sub-scan line, the data line, and the organic light emitting element is operated in a first illumination mode in order to control the source current supplied to the organic light emitting element. The second current controller, which is connected to the second sub-scan line and the data line, and connected to the organic light emitting element in parallel with the first current controller, is operated in a second recovery mode in order to recover degraded internal characteristic.

    Abstract translation: 提供了一种显示面板,具有该显示面板的显示装置及其驱动方法,以通过以照明模式驱动第一电流控制器和恢复模式来提高显示面板的显示质量。 显示面板包括扫描和数据线(SL,DL),有机发光元件(410)和第一和第二电流控制器(420,430)。 扫描线包括沿着第一方向彼此相邻地形成的第一和第二子扫描线。 数据线沿着第一方向在第二方向上形成。 有机发光元件通过从电压源接收源电流而发光。 连接到第一子扫描线,数据线和有机发光元件的第一电流控制器以第一照明模式操作,以便控制提供给有机发光元件的源电流。 连接到第二子扫描线和数据线并与第一电流控制器并联连接到有机发光元件的第二电流控制器在第二恢复模式下操作,以恢复劣化的内部特性 。

    유기 전계 발광 표시 장치의 화소 회로
    89.
    发明公开
    유기 전계 발광 표시 장치의 화소 회로 失效
    有机电致发光显示装置及其像素电路

    公开(公告)号:KR1020080042616A

    公开(公告)日:2008-05-15

    申请号:KR1020060111296

    申请日:2006-11-10

    Inventor: 한민구 신희선

    CPC classification number: Y02B20/343 G09G3/3258 H05B33/0896

    Abstract: A pixel circuit of an OELD(Organic Electro-Luminescence Display) device is provided to rapidly execute the operation of circuit by rapidly charging a value applied the threshold voltage of a transistor in a storage component. An OELD(Organic Electro-Luminescence Display) device includes a first source voltage line(VDD), a first signal input unit(CLK), first and second transistors(T1,T2), and a first storage component(C1). The first source voltage line supplies a first source voltage. The first signal input unit supplies a clock signal. The first and second transistors are connected to the first source voltage line and the first signal input unit, respectively. The first storage component, electrically connected between a control electrode of the first transistor and a first electrode, stores data voltages. The second transistor is connected between the control electrode of the first transistor and a second electrode.

    Abstract translation: 提供了一种OELD(有机电致发光显示器)器件的像素电路,通过快速地对施加存储部件中的晶体管的阈值电压的值进行快速充电来快速地执行电路的动作。 一种OELD(有机电致发光显示器)装置包括第一源极电压线(VDD),第一信号输入单元(CLK),第一和第二晶体管(T1,T2)和第一存储部件(C1)。 第一个源极电压线提供第一个源极电压。 第一信号输入单元提供时钟信号。 第一和第二晶体管分别连接到第一源电压线和第一信号输入单元。 电连接在第一晶体管的控制电极和第一电极之间的第一存储部件存储数据电压。 第二晶体管连接在第一晶体管的控制电极和第二电极之间。

    능동구동형 표시장치의 화소구조
    90.
    发明公开
    능동구동형 표시장치의 화소구조 失效
    主动矩阵器件的像素结构

    公开(公告)号:KR1020080022696A

    公开(公告)日:2008-03-12

    申请号:KR1020060086208

    申请日:2006-09-07

    Inventor: 한민구 박현상

    CPC classification number: G09G3/3233 G09G3/3266 G09G2300/0876 G09G2320/0214

    Abstract: A pixel structure for an active matrix display device is provided to suppress an image degradation such as brightness variation, stripe patterns, and crosstalk, by compensating for a leakage current in a switching TFT(Thin Film Transistor). A first switching transistor(MSW1) selects a unit pixel which is defined by data and scan lines. A driving TFT(MDRV) receives a data voltage from the first switching transistor at a gate terminal and supplies a corresponding current to an OLED(Organic Light Emitting Diode). A capacitor stores the data voltage which is applied to the gate of the driving TFT. A second switching transistor(MSW2) is controlled by a scan signal and cascoded to a drain-source region of the first switching transistor. A shield capacitor is connected between a junction between the first and second switching transistors and a voltage supply and supplies the charges leaked by a leakage current of the first and second switching transistors.

    Abstract translation: 通过补偿开关TFT(薄膜晶体管)中的漏电流,提供有源矩阵显示装置的像素结构,以抑制诸如亮度变化,条纹图案和串扰的图像劣化。 第一开关晶体管(MSW1)选择由数据和扫描线定义的单位像素。 驱动TFT(MDRV)在栅极端子处接收来自第一开关晶体管的数据电压,并将相应的电流提供给OLED(有机发光二极管)。 电容器存储施加到驱动TFT的栅极的数据电压。 第二开关晶体管(MSW2)由扫描信号控制并级联到第一开关晶体管的漏 - 源区。 屏蔽电容器连接在第一和第二开关晶体管之间的接点与电源之间,并提供由第一和第二开关晶体管的漏电流泄露的电荷。

Patent Agency Ranking