바이오센서의 캘리브레이션 장치 및 방법
    1.
    发明授权
    바이오센서의 캘리브레이션 장치 및 방법 有权
    用于校准生物传感器的装置和方法

    公开(公告)号:KR101156504B1

    公开(公告)日:2012-06-18

    申请号:KR1020110039902

    申请日:2011-04-28

    Inventor: 김대환 정인영

    Abstract: PURPOSE: A device and a method for the calibration of a biosensor are provided to control the operation point of a biosensor by controlling bias voltage supplied to the biosensor. CONSTITUTION: A device(100) for the calibration of a biosensor comprises a biosensor unit(110), a comparison unit(120), a counter unit(130), and a Digital/Analog converter(140). The biosensor unit changes the conductivity of a semiconductor material. The comparison unit compares the output value from the biosensor unit with reference voltage. The counter unit controls a digital value outputted depending on the output value from the comparison unit. The D/A converter generates bias voltage corresponding to the digital value and supplies the bias voltage to the biosensor unit.

    Abstract translation: 目的:提供一种用于校准生物传感器的装置和方法,用于通过控制提供给生物传感器的偏置电压来控制生物传感器的操作点。 构成:用于校准生物传感器的装置(100)包括生物传感器单元(110),比较单元(120),计数器单元(130)和数字/模拟转换器(140)。 生物传感器单元改变半导体材料的导电性。 比较单元将生物传感器单元的输出值与参考电压进行比较。 计数器单元控制根据比较单元的输出值输出的数字值。 D / A转换器产生对应于数字值的偏置电压,并将偏置电压提供给生物传感器单元。

    실리콘 나노와이어 바이오센서
    3.
    发明授权
    실리콘 나노와이어 바이오센서 有权
    硅纳米生物传感器

    公开(公告)号:KR101259355B1

    公开(公告)日:2013-04-30

    申请号:KR1020100044401

    申请日:2010-05-12

    Inventor: 정인영 김대환

    Abstract: 본 발명은 실리콘 나노와이어 바이오센서 및 이를 이용한 생화학적 측정장치에 관한 것으로, 보다 상세하게는 타겟분자의 검출 및 농도를 측정하는 과정이 신속하고, 정확하며, 이를 위한 소요비용을 최소화할 수 있는 실리콘 나노와이어 바이오센서 및 이를 이용한 생화학적 측정장치에 관한 것이다.
    이를 위해 본 발명의 일실시예에 따른 실리콘 나노와이어 바이오센서는 서로 다른 크기 파라미터를 가지는 복수의 실리콘 나노와이어 상기 크기 파라미터는 상기 실리콘 나노와이어의 길이, 폭, 둘레 및 양상비(aspect ratio) 중 적어도 하나를 포함함 - ; 상기 실리콘 나노와이어의 표면에 형성되어 외부로부터 제공되는 타겟단위와 반응하는 복수의 검지단위; 상기 실리콘 나노와이어의 양측에 전기적으로 연결되어 상기 실리콘 나노와이어에 전압 또는 전류를 인가하는 전극; 및 상기 복수의 실리콘 나노와이어가 배치되는 기판; 을 포함하는 것을 특징으로 한다.
    이러한 구성에 의하면, 실리콘 나노와이어 바이오센서 상에 크기가 다양한 상기 복수의 실리콘 나노와이어를 배열하여 복수의 실리콘 나노와이어 각각에 고정된 상기 복수의 검지단위의 수가 다양한 값을 가지도록 함으로써, 제조공정을 줄일 수 있고, 상기 타겟단위의 농도가 높든지 낮든지 간에 한번의 작업으로 상기 타겟단위의 농도를 검출할 수 있어 검출과정이 간편하며, 이에 소요되는 노력과 비용을 최소화할 수 있는 효과가 있다.

    실리콘 나노와이어 바이오센서
    4.
    发明公开
    실리콘 나노와이어 바이오센서 有权
    硅纳米生物传感器

    公开(公告)号:KR1020110124932A

    公开(公告)日:2011-11-18

    申请号:KR1020100044401

    申请日:2010-05-12

    Inventor: 정인영 김대환

    Abstract: PURPOSE: A nano-silicon wire biosensor is provided to reduce manufacture processes by fixing multiple detection parts to multiple nano-silicon wires. CONSTITUTION: A nano-silicon wire biosensor comprises multiple detection parts(120), an electrode(130) and a substrate(140). A nano-silicon wire(110) has a parameter of the different size. The size parameter comprises one of the length width, and circumference of the nano-silicon wire. Multiple detection parts is formed in the surface of the nano-silicon wire and reacts to the target part offered from outside.

    Abstract translation: 目的:提供纳米硅丝生物传感器,通过将多个检测部件固定在多个纳米硅丝上来减少制造过程。 构成:纳米硅线生物传感器包括多个检测部分(120),电极(130)和基底(140)。 纳米硅线(110)具有不同尺寸的参数。 尺寸参数包括纳米硅线的长度宽度和周长之一。 在纳米硅线的表面形成多个检测部分,并对从外部提供的靶部进行反应。

    실리콘 나노와이어 상보형 금속산화물 반도체 하이브리드 전류 증폭기 기반의 바이오센서 및 바이오물질 감지 방법
    6.
    发明授权

    公开(公告)号:KR101621687B1

    公开(公告)日:2016-05-18

    申请号:KR1020140008467

    申请日:2014-01-23

    Abstract: 본발명은바이오센서및 감지방법에관한것으로, 보다상세하게는하향식(top-down approach) 제조공정을이용하여반도체소자로이루어진바이오센싱부와타겟물질의상태변수에상응하는전류신호를증폭하는증폭부가집적된바이오센서및 바이오물질감지방법에관한것이다. 본발명은상기와같은종래기술의문제점을해결하고자도출된것으로서, 하향식(top-down approach) 제조공정을이용하여바이오센서부분과증폭회로를단일계열의공정으로형성하고, 이로인하여바이오센서및 증폭회로의공정편차를줄일뿐 아니라바이오센서와증폭회로를단일칩 상에용이하게집적할수 있어소형화를달성할수 있는바이오센서및 바이오물질감지방법을제안하는것을목적으로한다.

    디지털화 기법을 이용한 바이오 물질 감지시스템 및 감지장치
    7.
    发明授权
    디지털화 기법을 이용한 바이오 물질 감지시스템 및 감지장치 有权
    使用数字化信号的生物传感系统和装置

    公开(公告)号:KR101621686B1

    公开(公告)日:2016-05-18

    申请号:KR1020140001468

    申请日:2014-01-06

    Abstract: 본발명은디지털화기법을이용한바이오물질감지시스템및 감지장치에관한것으로, 보다상세하게는상호보완적인(Complementary) 반도체소자로이루어진바이오센서로부터수신신호를수신하여디지털화신호처리부(Digitizer)에서타겟물질의상태변수를결정하는바이오물질감지시스템및 감지장치에관한것이다. 본발명에서는반도체특성을가지는나노소자의바이어스조건에대한바이오물질과수용체(receptor)의반응에따른감지신호의노이즈가제거된수신신호를수신하여상태변수에따라디지털화된비트(digitizer bit)의테이블을측정하고, 측정된디지털레벨각각을저장하여바이오물질의검출속도를높이고, 민감도를높이는것을목적으로한다.

    게이트-드레인 및 게이트-소스의 커패시턴스-전압 특성을 이용한 저온 다결정 실리콘 박막 트랜지스터의 결정립 경계위치를 추적하는 장치 및 방법
    8.
    发明授权

    公开(公告)号:KR101531667B1

    公开(公告)日:2015-06-26

    申请号:KR1020140066080

    申请日:2014-05-30

    CPC classification number: H01L22/14 H01L22/12 H01L29/78672

    Abstract: 본발명은다결정박막트랜지스터에서결정립계가존재하지않는경우의게이트-드레인, 게이트-소스의커패시턴스-전압특성과결정립계가존재하는경우의게이트-드레인, 게이트-소스의커패시턴스-전압특성의차를이용하여결정립계의위치에의존하는커패시턴스의변화()를추출하고최종적으로는결정립계의위치를계산을통해추출하는장치및 방법을제공하기위한것으로서, 결정립계가소자의채널내에존재하지않는경우의커패시턴스-전압특성및 결정립계가소자의채널내에존재하는경우의커패시턴스-전압특성을각각검출하는커패시턴스-전압특성검출모듈과, 상기커패시턴스-전압특성검출모듈에서검출된각각의커패시턴스-전압특성을서로비교하고그 결과의차를이용하여커패시턴스의변화()를추출하는커패시턴스변화추출부와, 상기커패시턴스변화추출부에서추출된커패시턴스의변화를이용하여소자의채널내 결정립계의위치를산출하는결정립경계위치산출부를포함하여구성되는데있다.

    Abstract translation: 本发明是提供一种装置和方法,其通过使用栅极 - 漏极和栅极 - 源极的电容 - 电压特性的差异来提取取决于晶粒位置的电容的变化,当晶粒不是 存在于多晶硅薄膜晶体管中,并且当存在晶粒时使用栅极 - 漏极和栅极 - 源极的电容 - 电压特性的差异,并且最终通过计算提取晶粒的位置。 该装置包括:电容电压特性检测模块,用于当晶体存在于器件的沟道内时分别检测电容 - 电压特性;以及当晶粒不存在于器件的沟道中时的电容 - 电压特性; 电容变化提取单元,通过使用电容电压特性检测模块分别检测出的电容电压特性之差通过比较电容电压特性来提取电容的变化(C_gb.X_GB); 以及晶界边界位置计算单元,通过使用由电容变化提取单元提取的电容的变化来计算器件的沟道内的晶粒的位置。

    채널 전도 계수를 이용한 비정질 산화물 반도체 박막 트랜지스터의 진성 밴드갭 내 상태밀도 추출 방법 및 그 장치
    9.
    发明授权
    채널 전도 계수를 이용한 비정질 산화물 반도체 박막 트랜지스터의 진성 밴드갭 내 상태밀도 추출 방법 및 그 장치 有权
    使用通道导通因子及其装置提取非晶氧化物半导体薄膜晶体管的内在子像素密度的方法

    公开(公告)号:KR101427713B1

    公开(公告)日:2014-08-07

    申请号:KR1020130112514

    申请日:2013-09-23

    CPC classification number: H01L22/12 H01L22/30 H01L29/78693

    Abstract: A method for extracting intrinsic subgap density of states of an amorphous oxide semiconductor thin film transistor using a channel conduction factor, and a device thereof are disclosed. The method for extracting the intrinsic subgap density of states of the amorphous oxide semiconductor thin film transistor according to an embodiment of the present invention comprises a step of measuring capacitance according to a gate voltage of the thin film transistor; a step of extracting a conduction factor of a channel according to the gate voltage using the measured capacitance; and a step of extracting intrinsic subgap density of states based on the conduction factor of the extracted channel. The step of extracting the intrinsic subgap density of states replaces a physical length between source and drain electrodes with a length of a variable of the conduction factor of the channel and extracts the intrinsic subgap density of states considering the conduction factor of the channel.

    Abstract translation: 公开了一种使用沟道导通因数提取非晶氧化物半导体薄膜晶体管的本征子陷阱密度的方法及其装置。 根据本发明实施例的用于提取非晶氧化物半导体薄膜晶体管的本征子陷阱密度的方法包括根据薄膜晶体管的栅极电压测量电容的步骤; 使用测量的电容根据栅极电压提取沟道的导通因数的步骤; 以及基于提取的通道的导通因数来提取状态的内在子陷阱密度的步骤。 提取状态的固有子间隙密度的步骤取代了源极和漏极之间的物理长度,其长度为通道的导通因子的变量的长度,并且考虑通道的导通因数提取状态的内在子陷阱密度。

    박막 트랜지스터 표시판 및 그 제조 방법
    10.
    发明公开
    박막 트랜지스터 표시판 및 그 제조 방법 审中-实审
    薄膜晶体管阵列及其制造方法

    公开(公告)号:KR1020140043526A

    公开(公告)日:2014-04-10

    申请号:KR1020120105381

    申请日:2012-09-21

    Abstract: A thin film transistor display array is provided. A thin film transistor display array according to one embodiment of the present invention includes a substrate, a gate electrode which is located on the substrate, a gate insulating layer which is located on the gate electrode, a semiconductor layer which is located on the gate insulating layer, a source and a drain electrode which are located on the semiconductor layer and faces each other, a floating metal layer which is located between the source and the drain electrode, and a protection layer which covers the source electrode, the drain electrode, and the floating metal layer. The floating metal layer is electrically floated.

    Abstract translation: 提供薄膜晶体管显示阵列。 根据本发明的一个实施例的薄膜晶体管显示阵列包括基板,位于基板上的栅电极,位于栅电极上的栅极绝缘层,位于栅绝缘层上的半导体层 层,源极和漏极,其位于半导体层上并且彼此面对,位于源极和漏极之间的浮动金属层以及覆盖源电极,漏极和保护层的保护层 浮动金属层。 浮动金属层电浮动。

Patent Agency Ranking