-
公开(公告)号:ES3014845T3
公开(公告)日:2025-04-25
申请号:ES21156446
申请日:2018-04-09
Applicant: INTEL CORP
Inventor: RAMADOSS MURALI , VEMBU BALAJI , SAMSON ERIC C , TIAN KUN , COWPERTHWAITE DAVID J , KOKER ALTUG , WANG ZHI , RAY JOYDEEP , MAIYURAN SUBRAMANIAM M , APPU ABHISHEK R
Abstract: Una realización proporciona una unidad de procesamiento de gráficos de propósito general que comprende un clúster de cómputo que incluye múltiples unidades de cómputo, un módulo de notificación de bloqueo para detectar que una o más unidades de cómputo en el clúster de cómputo están bloqueadas y enviar una notificación de bloqueo, y un módulo de reequilibrio para recibir la notificación de bloqueo, el módulo de reequilibrio para migrar una primera carga de trabajo desde una o más unidades de cómputo bloqueadas en respuesta a la notificación de bloqueo. (Traducción automática con Google Translate, sin valor legal)
-
公开(公告)号:BR102014003201A2
公开(公告)日:2015-08-04
申请号:BR102014003201
申请日:2014-02-11
Applicant: INTEL CORP
Inventor: SAHITA RAVI L , PHEGADE VINAY , COWPERTHWAITE DAVID J
Abstract: Proteção de dados de saída contra ataques de software maliciosos. A presente invenção refere-se a sistemas, aparelho, e métodos, incluindo operações para proteger dados de display de saída contra ataques de softwares maliciosos. O sistema um equipamento de display configurado para exibir dados; um ou mais processadores comunicativamente acoplados ao equipamento de display; uma ou mais memórias de armazenamento comunicativamente acoplados a um ou mais processadores; um espaço de endereço do processo incluindo um display de buifer de armazenamento; um gerenciador windows; e um sprite pipeline compreendendo uma camada de serviço de memória confiável, um dispositivo virtual sprite e uma área de memória virtual sprite associada.
-
公开(公告)号:PL3866009T3
公开(公告)日:2025-04-28
申请号:PL21156446
申请日:2018-04-09
Applicant: INTEL CORP
Inventor: RAMADOSS MURALI , VEMBU BALAJI , SAMSON ERIC C , TIAN KUN , COWPERTHWAITE DAVID J , KOKER ALTUG , WANG ZHI , RAY JOYDEEP , MAIYURAN SUBRAMANIAM M , APPU ABHISHEK R
-
公开(公告)号:DE112017003838T5
公开(公告)日:2019-05-29
申请号:DE112017003838
申请日:2017-08-16
Applicant: INTEL CORP
Inventor: KOKER ALTUG , SURTI PRASSONKUMAR , LUEH GUEI-YUAN , MAIYURAN SUBRAMANIAM , AKENINE-MOLLER TOMAS , COWPERTHWAITE DAVID J , VEMBU BALAJI
Abstract: Es wird eine Verarbeitungsvorrichtung beschrieben. Die Vorrichtung weist eine Grafikverarbeitungseinheit (GPU) auf, die einen Thread-Abfertiger zum Zuweisen einer Prioritätsklasse zu jedem von mehreren Verarbeitungsthreads vor dem Abfertigen des einen oder der mehreren Verarbeitungsthreads, mehrere Ausführungseinheiten zum Verarbeiten der Threads, eine gemeinsame Ressource, die mit jeder der mehreren Ausführungseinheiten gekoppelt ist, und eine Arbitrierungseinheit zum Gewähren von Zugriff auf die gemeinsame Ressource für eine erste der mehreren Ausführungseinheiten basierend auf der Prioritätsklasse eines Threads, der an der ersten Ausführungseinheit ausgeführt wird, aufweist.
-
5.
公开(公告)号:EP3074866A4
公开(公告)日:2017-12-27
申请号:EP13898093
申请日:2013-11-27
Applicant: INTEL CORP
Inventor: COWPERTHWAITE DAVID J , RAMADOSS MURALI , SHAH ANKUR N , VEMBU BALAJI , KOKER ALTUG , NAVALE ADITYA
CPC classification number: G06F9/45558 , G06F9/4555 , G06F9/5044 , G06F9/5077 , G06F2009/4557 , G06F2009/45579 , G06F2009/45583 , G06T1/20 , G06T2200/28
Abstract: In an embodiment, a system includes a graphics processing unit (GPU) that includes one or more GPU engines, and a microcontroller. The microcontroller is to assign a respective schedule slot for each of a plurality of virtual machines (VMs). When a particular VM is scheduled to access a first GPU engine, the particular VM has exclusive access to the first GPU engine. Other embodiments are described and claimed.
-
公开(公告)号:EP2700006A4
公开(公告)日:2015-01-07
申请号:EP11864111
申请日:2011-11-23
Applicant: INTEL CORP
Inventor: CEN SHANWEI , SRINIVASAN RAMAN , COWPERTHWAITE DAVID J
CPC classification number: G06F9/4856 , G06F9/45541
Abstract: A system comprises a guest graphics subsystem with a combined virtual graphics device that combines underlying emulated virtual graphics device and virtual function of a physical graphics device to support virtual machine migration. The VMM in the system may expose to the guest a single combined virtual PCIe graphics device that combines access to the virtual graphics device and the virtual function, and switches between the virtual graphics device and the virtual function for graphics acceleration without triggering a PnP event in the guest OS. In response to the switch, the guest graphics stack and applications may redraw their windows to provide a consistent user experience.
-
-
-
-
-