-
公开(公告)号:ES3014845T3
公开(公告)日:2025-04-25
申请号:ES21156446
申请日:2018-04-09
Applicant: INTEL CORP
Inventor: RAMADOSS MURALI , VEMBU BALAJI , SAMSON ERIC C , TIAN KUN , COWPERTHWAITE DAVID J , KOKER ALTUG , WANG ZHI , RAY JOYDEEP , MAIYURAN SUBRAMANIAM M , APPU ABHISHEK R
Abstract: Una realización proporciona una unidad de procesamiento de gráficos de propósito general que comprende un clúster de cómputo que incluye múltiples unidades de cómputo, un módulo de notificación de bloqueo para detectar que una o más unidades de cómputo en el clúster de cómputo están bloqueadas y enviar una notificación de bloqueo, y un módulo de reequilibrio para recibir la notificación de bloqueo, el módulo de reequilibrio para migrar una primera carga de trabajo desde una o más unidades de cómputo bloqueadas en respuesta a la notificación de bloqueo. (Traducción automática con Google Translate, sin valor legal)
-
公开(公告)号:PL3866009T3
公开(公告)日:2025-04-28
申请号:PL21156446
申请日:2018-04-09
Applicant: INTEL CORP
Inventor: RAMADOSS MURALI , VEMBU BALAJI , SAMSON ERIC C , TIAN KUN , COWPERTHWAITE DAVID J , KOKER ALTUG , WANG ZHI , RAY JOYDEEP , MAIYURAN SUBRAMANIAM M , APPU ABHISHEK R
-
公开(公告)号:ES2924825T3
公开(公告)日:2022-10-11
申请号:ES18159601
申请日:2018-03-01
Applicant: INTEL CORP
Inventor: KOKER ALTUG , WALD INGO , PUFFER DAVID , MAIYURAN SUBRAMANIAM M , SURTI PRASOONKUMAR , VEMBU BALAJI , LUEH GUEI-YUAN , RAMADOSS MURALI , APPU ABHISHEK R , RAY JOYDEEP
Abstract: Una realización proporciona un procesador paralelo que comprende una matriz de procesamiento dentro del procesador paralelo, la matriz de procesamiento incluye múltiples bloques de cómputo, cada bloque de cómputo incluye múltiples grupos de procesamiento configurados para operación en paralelo, en donde cada uno de los múltiples bloques de cómputo es reemplazable de forma independiente. En una realización, se puede generar una sugerencia de prioridad para el código fuente durante la compilación para permitir que una unidad de cálculo determine un punto eficiente para la prioridad. (Traducción automática con Google Translate, sin valor legal)
-
公开(公告)号:PL3401874T3
公开(公告)日:2022-09-05
申请号:PL18159601
申请日:2018-03-01
Applicant: INTEL CORP
Inventor: KOKER ALTUG , WALD INGO , PUFFER DAVID , MAIYURAN SUBRAMANIAM M , SURTI PRASOONKUMAR , VEMBU BALAJI , LUEH GUEI-YUAN , RAMADOSS MURALI , APPU ABHISHEK R , RAY JOYDEEP
-
公开(公告)号:EP3198553A4
公开(公告)日:2018-04-04
申请号:EP15844016
申请日:2015-08-25
Applicant: INTEL CORP
Inventor: SHARMA SAURABH , MAIYURAN SUBRAMANIAM M , PIAZZA THOMAS A , BHIRAVABHATLA KALYAN K , DOYLE PETER L , JOHNSON PAUL A , PODDAR BIMAL , HASSELGREN JON N , MUNKBERG CARL J , AKENINE MOELLER TOMAS G , SYRJA HARRI , ROGOVIN KEVIN , FARRELL ROBERT L
CPC classification number: G06T1/20 , G06T15/40 , G06T15/405 , G06T15/503 , G09G5/393
Abstract: In position-only shading, two geometry pipes exist, a trimmed down version called the Cull Pipe and a full version called the Replay Pipe. Thus, the Cull Pipe executes the position shaders in parallel with the main application, but typically generates the critical results much faster as it fetches and shades only the position attribute of the vertices and avoids the rasterization as well as the rendering of pixels for the frame buffer. Furthermore, the Cull Pipe uses these critical results to compute visibility information for all the triangles whether they are culled or not. On the other hand, the Replay Pipe consumes the visibility information to skip the culled triangles and shades only the visible triangles that are finally passed to the rasterization phase. Together the two pipes can hide the long cull runs of discarded triangles and can complete the work faster in some embodiments.
-
-
-
-