-
公开(公告)号:CN1613185A
公开(公告)日:2005-05-04
申请号:CN03801971.X
申请日:2003-05-22
Applicant: 松下电器产业株式会社
IPC: H03L7/093
CPC classification number: H03L7/0812 , H03L7/0891 , H03L7/0893 , H03L7/0896 , H03L7/093
Abstract: 本发明提供一种:具有和现有一样的滤波特性、却能以更小的电路面积实现、适合作PLL、DLL的环路滤波器的低通滤波电路。作为低通滤波电路,包括:以该低通滤波电路的输入信号为输入,以第一电压为输出的第一滤波器(31);为第一滤波器(31)所拥有的电路要素,根据所述第一电压让第一电流流动的电路要素(311);产生与所述第一电流成一定比值的第二电流的电流产生器(32);以所述第二电流为输入,以第二电压为输出的第二滤波器(33);将所述第一电压和所述第二电压相加,输出该低通滤波电路的输出信号的加法器(34)。这里,通过让第二电流比第一电流小,便能将第二滤波器(33)中的电容元件缩小到1/100左右,从而能大幅度地减小电路面积。
-
公开(公告)号:CN1185657C
公开(公告)日:2005-01-19
申请号:CN99106127.6
申请日:1999-04-28
Applicant: 松下电器产业株式会社
IPC: G11C7/10
CPC classification number: G11C7/1093 , G11C7/1051 , G11C7/1057 , G11C7/1078 , G11C7/22
Abstract: 本发明为一种输入及输出装置,比较器(5)比较时钟信号(CLK)的数据取入边沿和从输入缓冲器(11)输出的数据信号(D1’)的上升沿、下降沿之时刻,延迟电路(31)根据比较结果,让时钟信号(CLK)推迟一所定时间,延迟电路(32)让时钟信号(CLK)推迟另一所定时间。数据信号(D1’)的逻辑值为“H”时,选择器(4)选择延迟电路(31)的延迟时钟信号(CLK_LH),其逻辑值为“L”时,选择延迟电路(32)的延迟时钟信号(CLK_HL)。保持电路(21)根据选择器(4)所选择的延迟时钟信号锁存数据信号(D1’)。
-
公开(公告)号:CN101313508B
公开(公告)日:2011-07-20
申请号:CN200680043294.X
申请日:2006-03-10
Applicant: 松下电器产业株式会社
CPC classification number: H04L7/033 , H03L7/07 , H03L7/0812 , H03L7/087 , H03L7/0891
Abstract: 一种相位比较器和相位调整电路。在高速数据通信用的定时恢复处理中的相位比较中,采用如下的结构,即在规定用于进行并行处理的数据窗而对该窗内的时钟和数据的边沿进行相位比较时,并行进行相位比较和数据边沿是否在窗内的判断,仅在数据边沿在窗内的情况下输出相位比较结果。根据该结构,不需要精度高的延迟电路就能进行没有错误的正确的相位比较。
-
公开(公告)号:CN100345378C
公开(公告)日:2007-10-24
申请号:CN200410101346.7
申请日:2004-12-17
Applicant: 松下电器产业株式会社
IPC: H03K5/00
CPC classification number: H04B15/02 , H03K7/06 , H04B2215/067
Abstract: 一种调频电路,包括:相移部分,用于接收由其间具有预定相差的多个时钟信号组成的多相时钟信号和移动多相时钟信号的相位;时钟选择部分,用于选择构成从相移部分输出的多相时钟信号的时钟信号;以及调制控制部分,用于控制相移部分和时钟选择部分,以便从时钟选择部分输出具有频率不同于输入相移部分中的多相时钟信号的频率的时钟信号。
-
公开(公告)号:CN100340064C
公开(公告)日:2007-09-26
申请号:CN200410028373.6
申请日:2004-03-09
Applicant: 松下电器产业株式会社
Inventor: 吉河武文
CPC classification number: H04L1/205 , H04L7/0079 , H04L7/0091
Abstract: 一种数据收发装置,能够适当地测量数据收发装置的抖动宽容性。数据收发装置(10A)包括:将并行数据变换成发送用串行数据(发送数据(TD))的并串行变换电路(15);将接收的串行数据(接收数据(RD))变换成并行数据的并串行变换电路(16);选择输入数据(DIN[0:9])及输出数据(DOUT[0:9])中的某一个,输入给并串行变换电路(15)的数据选择器(19);选择内部时钟脉冲(CLK)及恢复时钟脉冲(RCLK)中的某一个,输入给并串行变换电路(15)的时钟脉冲选择器(20)。在测量抖动宽容性时,由数据选择器向并串行变换电路输入输出数据,并且由时钟脉冲选择器向并串行变换电路输入恢复时钟脉冲。
-
公开(公告)号:CN1630195A
公开(公告)日:2005-06-22
申请号:CN200410101346.7
申请日:2004-12-17
Applicant: 松下电器产业株式会社
IPC: H03L7/093
CPC classification number: H04B15/02 , H03K7/06 , H04B2215/067
Abstract: 一种调频电路,包括:相移部分,用于接收由其间具有预定相差的多个时钟信号组成的多相时钟信号和移动多相时钟信号的相位;时钟选择部分,用于选择构成从相移部分输出的多相时钟信号的时钟信号;以及调制控制部分,用于控制相移部分和时钟选择部分,以便从时钟选择部分输出具有频率不同于输入相移部分中的多相时钟信号的频率的时钟信号。
-
公开(公告)号:CN1531206A
公开(公告)日:2004-09-22
申请号:CN200410028373.6
申请日:2004-03-09
Applicant: 松下电器产业株式会社
Inventor: 吉河武文
CPC classification number: H04L1/205 , H04L7/0079 , H04L7/0091
Abstract: 一种数据收发装置,能够适当地测量数据收发装置的抖动宽容性。数据收发装置(10A)包括:将并行数据变换成发送用串行数据(发送数据(TD))的并串行变换电路(15);将接收的串行数据(接收数据(RD))变换成并行数据的并串行变换电路(16);选择输入数据(DIN[0:9])及输出数据(DOUT[0:9])中的某一个,输入给并串行变换电路(15)的数据选择器(19);选择内部时钟脉冲(CLK)及恢复时钟脉冲(RCLK)中的某一个,输入给并串行变换电路(15)的时钟脉冲选择器(20)。在测量抖动宽容性时,由数据选择器向并串行变换电路输入输出数据,并且由时钟脉冲选择器向并串行变换电路输入恢复时钟脉冲。
-
-
-
-
-
-