输入装置与输出装置
    12.
    发明授权

    公开(公告)号:CN1185657C

    公开(公告)日:2005-01-19

    申请号:CN99106127.6

    申请日:1999-04-28

    CPC classification number: G11C7/1093 G11C7/1051 G11C7/1057 G11C7/1078 G11C7/22

    Abstract: 本发明为一种输入及输出装置,比较器(5)比较时钟信号(CLK)的数据取入边沿和从输入缓冲器(11)输出的数据信号(D1’)的上升沿、下降沿之时刻,延迟电路(31)根据比较结果,让时钟信号(CLK)推迟一所定时间,延迟电路(32)让时钟信号(CLK)推迟另一所定时间。数据信号(D1’)的逻辑值为“H”时,选择器(4)选择延迟电路(31)的延迟时钟信号(CLK_LH),其逻辑值为“L”时,选择延迟电路(32)的延迟时钟信号(CLK_HL)。保持电路(21)根据选择器(4)所选择的延迟时钟信号锁存数据信号(D1’)。

    调频电路
    14.
    发明授权

    公开(公告)号:CN100345378C

    公开(公告)日:2007-10-24

    申请号:CN200410101346.7

    申请日:2004-12-17

    CPC classification number: H04B15/02 H03K7/06 H04B2215/067

    Abstract: 一种调频电路,包括:相移部分,用于接收由其间具有预定相差的多个时钟信号组成的多相时钟信号和移动多相时钟信号的相位;时钟选择部分,用于选择构成从相移部分输出的多相时钟信号的时钟信号;以及调制控制部分,用于控制相移部分和时钟选择部分,以便从时钟选择部分输出具有频率不同于输入相移部分中的多相时钟信号的频率的时钟信号。

    数据收发装置
    15.
    发明授权

    公开(公告)号:CN100340064C

    公开(公告)日:2007-09-26

    申请号:CN200410028373.6

    申请日:2004-03-09

    Inventor: 吉河武文

    CPC classification number: H04L1/205 H04L7/0079 H04L7/0091

    Abstract: 一种数据收发装置,能够适当地测量数据收发装置的抖动宽容性。数据收发装置(10A)包括:将并行数据变换成发送用串行数据(发送数据(TD))的并串行变换电路(15);将接收的串行数据(接收数据(RD))变换成并行数据的并串行变换电路(16);选择输入数据(DIN[0:9])及输出数据(DOUT[0:9])中的某一个,输入给并串行变换电路(15)的数据选择器(19);选择内部时钟脉冲(CLK)及恢复时钟脉冲(RCLK)中的某一个,输入给并串行变换电路(15)的时钟脉冲选择器(20)。在测量抖动宽容性时,由数据选择器向并串行变换电路输入输出数据,并且由时钟脉冲选择器向并串行变换电路输入恢复时钟脉冲。

    调频电路
    16.
    发明公开

    公开(公告)号:CN1630195A

    公开(公告)日:2005-06-22

    申请号:CN200410101346.7

    申请日:2004-12-17

    CPC classification number: H04B15/02 H03K7/06 H04B2215/067

    Abstract: 一种调频电路,包括:相移部分,用于接收由其间具有预定相差的多个时钟信号组成的多相时钟信号和移动多相时钟信号的相位;时钟选择部分,用于选择构成从相移部分输出的多相时钟信号的时钟信号;以及调制控制部分,用于控制相移部分和时钟选择部分,以便从时钟选择部分输出具有频率不同于输入相移部分中的多相时钟信号的频率的时钟信号。

    数据收发装置
    17.
    发明公开

    公开(公告)号:CN1531206A

    公开(公告)日:2004-09-22

    申请号:CN200410028373.6

    申请日:2004-03-09

    Inventor: 吉河武文

    CPC classification number: H04L1/205 H04L7/0079 H04L7/0091

    Abstract: 一种数据收发装置,能够适当地测量数据收发装置的抖动宽容性。数据收发装置(10A)包括:将并行数据变换成发送用串行数据(发送数据(TD))的并串行变换电路(15);将接收的串行数据(接收数据(RD))变换成并行数据的并串行变换电路(16);选择输入数据(DIN[0:9])及输出数据(DOUT[0:9])中的某一个,输入给并串行变换电路(15)的数据选择器(19);选择内部时钟脉冲(CLK)及恢复时钟脉冲(RCLK)中的某一个,输入给并串行变换电路(15)的时钟脉冲选择器(20)。在测量抖动宽容性时,由数据选择器向并串行变换电路输入输出数据,并且由时钟脉冲选择器向并串行变换电路输入恢复时钟脉冲。

Patent Agency Ranking