Abstract:
PROBLEM TO BE SOLVED: To provide an integrated circuit structure having a pin diode which has a simple design and high sensitivity and is suitable for use at radio frequencies.SOLUTION: A method of manufacturing the integrated circuit structure includes a process of forming a shape, including at least one step which is adjoined by a material 82 to be protected; a process of forming a protective layer which covers the step, a process of forming a spacer element layer after the protective layer is formed; a process of anisotropically etching the spacer element layer; a process of forming at least one spacer element at the step; a process of thinning or completely removing the protective layer in regions which are not covered by the spacer element with at least one remaining region 150 of the protective layer being left along the material 82 to be protected; a process of forming an effective layer, after the protective layer is thinned or removed; a process of patterning the effective layer, while removing the spacer element so as to protect the material 82 to be protected with the remaining region 150.
Abstract:
The invention relates to a method for the production of an anti-reflecting surface on optical integrated circuits in order to improve light absorption in photodetectors. The aim of the invention is to create a method which can be produced with minimum input and in an economical manner, for the production of an anti-reflecting surface on optical integrated circuits, said method being compatible with IC technology systems and single device technology systems. Said aim is achieved by virtue of the fact that a controlled hard mask grid is produced in a photolithographic manner on the surface of the photodetector; a structure corroding step is then carried out until a predetermined depth in the silicon is reached, such that inverse pyramids which are arranged in an evenly distributed manner are produced and that an interrupted anode or a cathode of the photodetector is reproduced by another implantation step during corrosion.
Abstract:
The invention relates to an ESD-protection structure for semiconductor elements, consisting of at least one semiconductor diode, whose p- and n-conductive zones are in electric contact with respective regions of the same charge carrier type of the element to be protected of the semiconductor component at a first and second contact point. The aim of the invention is to provide ESD-protection structures that are cost-effective to produce and that permit higher current carrying capacities with at least a comparable space requirement or at least comparable current carrying capacities with a reduced space requirement. To achieve this: a first zone of one charge carrier type of the semiconductor diode covers at least some sections of the inner surface of a channel that is configured in the semiconductor substrate of the semiconductor element and a second zone of the other charge carrier type adjoins the first zone in the vicinity of said channel; the first zone is configured from a polysilicon that has an appropriate conductive doping; and the channel area that is not filled by the polysilicon is filled with a dielectric.
Abstract:
Disclosed is an integrated circuit arrangement (10), among other things, comprising a pin photodiode (14) and a highly doped connecting area (62) of a bipolar transistor (58). An ingenious method allows a very deep intermediate area (30) of the pin diode (14) to be produced without autodoping in a central area.
Abstract:
Disclosed is a method for the epitaxial deposition of layers, according to which a low-doped epitaxial layer is applied to highly doped areas that are incorporated into a silicon substrate. The aim of the invention is to ensure functionality of the components that are to be produced while effectively preventing autodoping. Said aim is achieved by applying a high-resistance silicon layer to the highly doped areas before the epitaxial layer is applied, the other areas being covered or the high-resistance layer being locally removed from the other areas. The epitaxial layer is then deposited onto the high-resistance silicon layer located above the highly doped areas and onto the silicon layer located outside the highly doped areas. Autodoping of the epitaxial layer is effectively prevented by the high-resistance silicon layer.
Abstract:
Gemäß einer Ausführungsform beinhaltet ein Verfahren zum Schutz vor elektrostatischer Entladung (ESD): eine Spannung zwischen mehreren Schaltungsknoten unter Verwendung einer Spannungsteilerschaltung aufzuteilen, um eine aufgeteilte Spannung zu bilden; eine Temperaturabhängigkeit der aufgeteilten Spannung zu kompensieren, um eine temperaturkompensierte aufgeteilte Spannung zu bilden; die Spannung zwischen den mehreren Schaltungsknoten unter Verwendung einer Transientendetektionsschaltung zu überwachen, um ein Transientendetektionssignal zu bilden; und eine Klemmschaltung, die zwischen den mehreren Schaltungsknoten verschaltet ist, auf Basis der temperaturkompensierten aufgeteilten Spannung und auf Basis des Transientendetektionssignals zu aktivieren.
Abstract:
Verschiedene Ausführungsbeispiele beziehen sich auf Techniken zum Schutz von Schaltungen (604) vor elektrostatischen Entladungen. Ein Triggerelement (314), ein Reglerelement (318) und ein Gatetreiberelement (316) können vorgesehen sein, um einen variablen Widerstand (308) während des Vorliegens eines ESD-Pulses zu regeln.
Abstract:
ESD-Schutzvorrichtung, miteinem Substrat (102);einer Halbleiterschicht (120), die in dem oder auf dem Substrat (102) angeordnet ist;einer vergrabenen Schicht (122), die in dem oder auf dem Substrat (102) angeordnet ist, wobei die vergrabene Schicht (122) zwischen der Halbleiterschicht (120) und dem Substrat (102) angeordnet ist, und wobei die vergrabene Schicht (122) höher dotiert ist als die Halbleiterschicht (120);einer in der Halbleiterschicht (120) angeordneten vertikalen Transistorstruktur (116);einer in der Halbleiterschicht (120) angeordneten Diodenstruktur (118); undeiner elektrischen Isolationsstruktur (124, 126), die in der Halbleiterschicht (120) zwischen der Transistorstruktur (116) und der Diodenstruktur (118) angeordnet ist;wobei die vergrabene Schicht (122) zumindest unterhalb der Halbleiterschicht (120) eine oder mehrerer Aussparungen (122a, 122b, 122c) oder Abschnitte (122a, 122b, 122c) aufweist, deren Dicke geringer ist als die Dicke eines verbleibenden Teils der vergrabenen Schicht (122), undwobei die elektrische Isolationsstruktur (124, 126) einen Graben (124) aufweist, der mit einem elektrisch isolierenden Material (126) gefüllt ist, wobei der Graben (124) sich von einer oberen Oberfläche (102a) des Substrats (102) bis zu der vergrabenen Schicht (122) erstreckt oder sich von der oberen Oberfläche (102a) des Substrats (102) um eine vorbestimmte Entfernung in Richtung des Substrats (102) erstreckt, ohne die vergrabenen Schicht (122) zu erreichen.