-
公开(公告)号:KR1020060096567A
公开(公告)日:2006-09-13
申请号:KR1020050017191
申请日:2005-03-02
Applicant: 재단법인서울대학교산학협력재단
IPC: H03K19/0185
CPC classification number: H03K19/018521 , G09G3/3648
Abstract: 본 발명은 레벨쉬프터에 있어서, 다수의 P형 박막 트랜지스터로 구성되며, 상보형 입력신호들(IN, INB)을 받아서 고준위 전압이 레벨쉬프트된 상보형 출력신호들을 출력하는 고준위 전압 레벨쉬프트 회로와, 다수의 P형 박막 트랜지스터로 구성되며, 고준위 전압 레벨쉬프트 회로에서 출력되는 상보형 출력신호들을 상보형 입력신호들로서 받아서 저준위 전압이 레벨쉬프트된 상보형 출력신호들을 출력하는 저준위 레벨쉬프트 회로를 포함하여 구성한다.
레벨쉬프터, 저전압, 부트스트래핑, PMOS 드라이버, CMOS-
公开(公告)号:KR1020060079519A
公开(公告)日:2006-07-06
申请号:KR1020040117735
申请日:2004-12-31
Applicant: 삼성전자주식회사 , 재단법인서울대학교산학협력재단
IPC: G09G3/30
CPC classification number: G09G3/3233 , G09G3/3291 , G09G2300/0417 , G09G2300/0823 , G09G2300/0842 , G09G2300/0852 , G09G2310/0262 , G09G2320/043
Abstract: 본 발명은 표시 장치 및 그 구동 방법에 관한 것으로, 이 표시 장치는, 발광 소자, 그리고 구동 전압과 발광 소자 사이에 연결되어 발광 소자에 구동 전류를 공급하는 제1 및 제2 구동 트랜지스터를 포함한다. 이때, 제1 및 제2 구동 트랜지스터의 제어 단자에 동일한 제어 전압 또는 서로 다른 극성의 제어 전압이 인가되며, 제1 구동 트랜지스터의 제어 단자 전극은 반도체 하부에 배치되어 있으며, 제2 구동 트랜지스터의 제어 단자 전극은 반도체 상부에 배치되어 있다. 본 발명에 의하면, 2개의 구동 트랜지스터를 형성하면서도 이들이 화소에서 차지하는 면적을 줄일 수 있으며, 또한 서로 다른 극성의 제어 전압을 각 구동 트랜지스터에 인가함으로써 구동 트랜지스터의 열화를 방지할 수 있다.
표시 장치, 유기 발광 소자, 박막 트랜지스터, 축전기, 열화Abstract translation: 本发明涉及一种显示设备及其驱动方法,该显示装置连接在所述发光元件,并且驱动电压和发光元件之间包括第一和用于提供驱动电流到发光元件的第二驱动晶体管。 此时,相同的控制电压或不同的极性控制电压被施加到第一和第二驱动晶体管的控制端子,第一驱动晶体管的控制端子电极被设置在半导体下方, 电极布置在半导体上。 根据本发明,同时形成两个驱动器晶体管,他们可以减少由像素占用的面积,并且还可以防止驱动晶体管的劣化通过施加不同极性的控制电压施加到每个驱动晶体管。
-
公开(公告)号:KR100539401B1
公开(公告)日:2005-12-27
申请号:KR1020030051596
申请日:2003-07-25
Applicant: 재단법인서울대학교산학협력재단
IPC: H02H3/08
Abstract: 본 발명은 부하의 단락시 전원부의 고전압으로 인해 전력소자가 파괴되는 것을 방지하기 위한 절연게이트형 전력소자의 단락상태 유지를 위한 보호회로에 관한 것이다.
본 발명은 부하의 단락시 전원부의 고전압으로 인해, 상기 부하에 애노드가 연결된 절연게이트형 전력소자가 파괴되는 것을 방지하기 위한 보호회로에 있어서, 게이트가 노드 A에서 상기 게이트절연형 전력소자의 게이트와 연결되고, 상기 애노드 전압을 노드 B로 전달하는 패스 트랜지스터와; 상기 절연게이트형 전력소자의 게이트전극 단자와 상기 노드 B와의 사이에 연결되고, 상기 노드 B에서의 전압이 문턱전압 이상일 경우 상기 노드 A의 전압을 강하시키는 풀-다운(pull-down)부와; 상기 게이트전극 단자의 전압이 0일 경우 상기 노드 B의 전압을 0로 낮추는 리셋 다이오드를 포함하여 구성됨을 특징으로 한다.-
公开(公告)号:KR100533687B1
公开(公告)日:2005-12-05
申请号:KR1020040011835
申请日:2004-02-23
Applicant: 재단법인서울대학교산학협력재단
IPC: H01L29/70
Abstract: 본 발명은 반도체 스위칭 소자에 관한 것으로, 특히 트렌치 IGBT(Insulated Gate Bipolar Transistor) 구조에 플로팅 PN 접합영역을 구비하여 사이리스트 래치-업 특성을 지닌 이중 게이트 트랜지스터에 관한 것이다.
본 발명의 이중 게이트 트랜지스터는 제1 도전형의 캐소드 영역과 제1 도전형의 플로팅 베이스 영역을 구비하며, 이들 사이의 병목 현상으로 인해 발생하는 JFET 저항(R
JFET )에 의해 빠른 사이리스터 래치-업 동작을 수행하도록 한다. 또한, 상기 제1 도전형의 캐소드 영역과 상기 제1 도전형의 플로팅 베이스 영역 사이의 길이에 의해 조절되는 JFET 저항(R
JFET )의 크기를 조절하여 상기 이중 게이트 트랜지스터의 특성을 제어한다. 본 발명에 의하면, 낮은 순방향 전압 강하 특성과 높은 전류 포화 특성을 갖는 이중 게이트 트랜지스터의 구현이 가능하다.-
公开(公告)号:KR1020050110823A
公开(公告)日:2005-11-24
申请号:KR1020040035656
申请日:2004-05-19
Applicant: 삼성전자주식회사 , 재단법인서울대학교산학협력재단
IPC: G09G3/30
CPC classification number: G09G3/3233 , G09G2300/0417 , G09G2300/0814 , G09G2300/0852 , G09G2310/02 , G09G2310/0254 , G09G2310/0262 , G09G2320/043
Abstract: 역방향 전압을 인가하여 트랜지스터의 특성을 유지하기 위한 유기발광소자의 구동소자 및 구동방법과, 이를 갖는 표시패널 및 표시장치가 개시된다. 제1 및 제2 구동부는 유기발광소자에 연결된다. 제1 스위칭부는 제1 프레임 동안 일방향의 제1 데이터 전압을 제1 구동부에 공급하고, 역방향의 제2 데이터 전압을 제2 구동부에 공급한다. 제2 스위칭부는 제2 프레임 동안 제2 데이터 전압을 제1 구동부에 공급하고, 제1 데이터 전압을 제2 구동부에 공급한다. 이에 따라, 트랜지스터의 제어전극에 일정 시간동안에는 일방향 전압을 인가하여 전하를 주입하고, 나머지 시간 동안에는 역방향 전압을 인가하여 트래핑된 전하를 다시 방출하므로써, 트랜지스터의 특성을 지속적으로 유지할 수 있다.
-
公开(公告)号:KR100505370B1
公开(公告)日:2005-08-03
申请号:KR1020020057281
申请日:2002-09-19
Applicant: 재단법인서울대학교산학협력재단
IPC: G09G3/20
Abstract: 본 발명은 액티브 매트릭스 O-LED의 화소구조에 관한 것으로, 특히 본 발명의 액티브 매트릭스 O-LED의 화소구조는 외부에서 인가되는 스캔 신호에 의해 구동 화소를 선택하며, 데이터 전류가 인가되는 제1 및 제2 스위칭 소자와; 상기 제1 및 제2 스위칭 소자에 의해 인가되는 제어전류에 의해 소정의 전하를 저장하는 커패시터와; 상기 제1 및 제2 스위칭 소자에 의해 선택되며 데이터 전류를 기입하고, 외부 전원이 인가되는 제3 스위칭 소자; 및 상기 제3 스위칭 소자와 미러 구조로 구성되며, 상기 커패시터에 저장된 전하에 의한 전압을 입력받아 전류를 해당 화소에 인가하는 구동 소자를 포함하여 구성됨을 특징으로 한다.
-
公开(公告)号:KR1020050050916A
公开(公告)日:2005-06-01
申请号:KR1020030084577
申请日:2003-11-26
Applicant: 재단법인서울대학교산학협력재단
IPC: G02F1/133
Abstract: 본 발명은 액정표시장치를 구동하기 위한 구동회로 중 데이터 드라이버에 관한 것으로, 특히 P-타입 트랜지스터만으로 구현한 액정표시장치의 데이터 드라이버에 관한 것이다.
본 발명에 따른 액정표시장치의 데이터 드라이버는 샘플링 신호를 공급하는 쉬프트 레지스터 어레이와, 상기 샘플링 신호에 응답하여 비디오 데이터를 래치하여 출력하는 래치 어레이와, 상기 래치 어레이의 출력신호에 따라 해당 데이터 라인을 선택하는 디코더 어레이와, 상기 디코더 어레이의 출력신호에 따라 해당 데이터 라인으로 아날로그 전압을 출력하는 전송게이트 어레이를 포함하여 구성됨을 특징으로 한다.-
公开(公告)号:KR100485131B1
公开(公告)日:2005-04-25
申请号:KR1020020063873
申请日:2002-10-18
Applicant: 재단법인서울대학교산학협력재단
IPC: H01L29/70
Abstract: 본 발명은 반도체 소자의 접합 마감(junction termination) 기술에 관한 것으로, 특히 반도체 소자의 항복전압 특성 개선을 위한 실리콘 산화막 트렌치와 전계 제한 확산링(Floating Field Limiting Ring: 이하 FLR이라 칭함)을 이용한 반도체 소자의 접합 마감 구조에 관한 것이다.
본 발명의 접합 마감 구조는 제1 도전형의 반도체층과; 상기 제1 도전형의 반도체층에 형성된 제2 도전형의 주접합영역과; 상기 주접합영역과 간격을 두고, 각각 서로 이격 되어 형성된 적어도 하나 이상의 제2 도전형의 접합 마감 영역(FLR: floating feld limiting ring) 및 소자의 항복전압 특성을 개선하기 위해, 상기 주접합영역과 상기 접합 마감 영역 사이 또는 상기 적어도 하나 이상의 접합 마감 영역들 사이에 형성된 트렌치 구조의 절연층을 포함하는 것을 특징으로 한다.-
公开(公告)号:KR1020050012593A
公开(公告)日:2005-02-02
申请号:KR1020030051594
申请日:2003-07-25
Applicant: 재단법인서울대학교산학협력재단
IPC: H01L29/74
Abstract: PURPOSE: An emitter switched thyristor having a protection circuit is provided to improve the short-circuit withstanding capability of an EST(Emitter Switched Thyristor). CONSTITUTION: A protection circuit(200) prevents an emitter switched thyristor(100) from being broken due to a high voltage by dropping a gate voltage after detecting a voltage of a floating emitter. A transistor drops a voltage of a node A in case the voltage of the floating emitter increases more than a threshold voltage. A reset diode(202) drops a voltage of a node B in case the voltage of the gate electrode terminal(110) is zero. A resistance device(203) is connected between the gate electrode terminal of the emitter switched thyristor and a second gate electrode(110B).
Abstract translation: 目的:提供具有保护电路的发射极开关晶闸管,以提高EST(发射极开关晶闸管)的短路耐受能力。 构成:保护电路(200)通过在检测到浮动发射极的电压之后降低栅极电压来防止发射极开关晶闸管(100)由于高电压而损坏。 在浮动发射极的电压增加超过阈值电压的情况下,晶体管降低节点A的电压。 在栅电极端子(110)的电压为零的情况下,复位二极管(202)降低节点B的电压。 电阻装置(203)连接在发射极开关晶闸管的栅电极端子和第二栅电极(110B)之间。
-
公开(公告)号:KR1020040058600A
公开(公告)日:2004-07-05
申请号:KR1020020084935
申请日:2002-12-27
Applicant: 재단법인서울대학교산학협력재단
IPC: G02F1/136
Abstract: PURPOSE: A method for manufacturing a TFT(Thin Film Transistor) is provided to prevent the defects of crystal generating at the source/drain joint portion of a poly-Si TFT when performing a source/drain annealing process. CONSTITUTION: In order to recrystallize a silicon thin film of amorphous source/drain regions(17,18) and electrically activate the injected dopant, the second excimer laser annealing is performed. By the excimer laser annealing to the source/drain, the source/drain regions are polycrystalline silicon thin films which are doped with high concentration as n-type or p-type. In off state, it blocks the injection of minor carrier and in on state, supplies majority carriers and acts as a conductor for connecting the channel of the TFT with a metal wire.
Abstract translation: 目的:提供一种制造TFT(薄膜晶体管)的方法,以防止在进行源极/漏极退火处理时在多晶硅TFT的源极/漏极接合部处产生晶体的缺陷。 构成:为了使非晶质源极/漏极区域(17,18)的硅薄膜重结晶并且电激活注入的掺杂剂,进行第二准分子激光退火。 通过对源极/漏极的准分子激光退火,源/漏区是以高浓度掺杂为n型或p型的多晶硅薄膜。 在关闭状态下,阻止次载波的注入并处于导通状态,供应多数载波并用作将TFT的沟道与金属线连接的导体。
-
-
-
-
-
-
-
-
-