-
公开(公告)号:KR1020110070776A
公开(公告)日:2011-06-24
申请号:KR1020100115078
申请日:2010-11-18
Applicant: 한국전자통신연구원
Abstract: PURPOSE: A high linearity mixer and a direct conversion receiver using the same are provided to eliminate the frequency dependency characteristic of conversion gain with an analog passive mixer. CONSTITUTION: A mixer(200) comprises a sampler unit(210) and a buffer unit(220). According to a sampling frequency, the sampler unit performs the electric charge sampling of an input current. The input unit has a low impedance. The buffer unit receives the output signal of the sampler unit. The buffer unit amplifies the output signal. The buffer unit outputs the current signal. A filter(300) eliminates high frequency components from the output signal of the mixer.
Abstract translation: 目的:提供一种高线性混频器和使用该线性混频器的直接转换接收器,以通过模拟无源混频器消除转换增益的频率依赖特性。 构成:混合器(200)包括取样器单元(210)和缓冲单元(220)。 根据采样频率,采样器单元执行输入电流的电荷采样。 输入单元具有低阻抗。 缓冲单元接收采样器单元的输出信号。 缓冲单元放大输出信号。 缓冲单元输出电流信号。 滤波器(300)从混频器的输出信号中消除高频分量。
-
公开(公告)号:KR1020090063083A
公开(公告)日:2009-06-17
申请号:KR1020080111207
申请日:2008-11-10
Abstract: A super regenerative receiver and a method for saving power in a super regenerative receiver are provided to adjust a duty cycle rate to reduce average power consumption to periodically turn off power of the super regenerative receiver, thereby reducing average power of the receiver. An operation time for oscillation is changed according to whether an input signal exists in an oscillator(530). A power controller(510) applies power to an isolation amplifier(520), the oscillator, an envelope detector(540) and amplifier(550) only during a period when the oscillator operates.
Abstract translation: 提供超再生接收机和用于在超再生接收机中节电的方法,以调整占空比以降低平均功耗以周期性地关闭超再生接收机的功率,从而降低接收机的平均功率。 根据振荡器(530)中是否存在输入信号来改变振荡的操作时间。 功率控制器(510)仅在振荡器操作的时段期间向隔离放大器(520),振荡器,包络检测器(540)和放大器(550)供电。
-
公开(公告)号:KR100874772B1
公开(公告)日:2008-12-19
申请号:KR1020070107435
申请日:2007-10-24
Applicant: 한국정보통신대학교 산학협력단 , 한국전자통신연구원
IPC: H03B5/12
CPC classification number: H03B5/1212 , H03B5/1228
Abstract: A switch, a negative resistance unit, and a differential voltage controlled oscillator using the same are provided to minimize an implementation area. A differential voltage-controlled oscillator(1000) includes a resonator(200), first and second output terminals, and a negative resistance unit(100). The resonator generates the oscillation frequency corresponding to the inputted voltage. The first and second output terminals are connected to one end and other end of the resonator and output the oscillation frequency. The negative resistance unit is operated by corresponding to the oscillation frequency. The negative resistance unit includes the switch. The switch includes a first signal line, a second signal line, a source electrode, a first gate electrode, a second gate electrode, a first drain electrode, and a second drain electrode.
Abstract translation: 提供开关,负电阻单元和使用其的差分压控振荡器以最小化实现区域。 差分压控振荡器(1000)包括谐振器(200),第一和第二输出端子以及负电阻单元(100)。 谐振器产生对应于输入电压的振荡频率。 第一和第二输出端子连接到谐振器的一端和另一端并输出振荡频率。 负电阻单元与振荡频率相对应。 负电阻单元包括开关。 开关包括第一信号线,第二信号线,源电极,第一栅电极,第二栅电极,第一漏电极和第二漏电极。
-
公开(公告)号:KR100821122B1
公开(公告)日:2008-04-11
申请号:KR1020060065107
申请日:2006-07-11
Applicant: 한국전자통신연구원
IPC: H03F1/30
Abstract: 본 발명은 낮은 공급 전압 및 작은 소비 전력에서 조정 전압에 의해서 넓은 범위를 가지는 입력 신호에 대한 가변이득 증폭 기능을 제공하여 안정된 전류 바이어스와 가변 출력 저항에 의한 광대역 동작 특성을 갖는 CMOS형 가변이득 증폭 장치에 관한 것으로, 입력 신호를 고정 이득 값으로 증폭하기 위한 입력수단과, 출력 바이어스 전압을 일정하게 고정시켜 주기 위한 공통 모드 피드백 수단과, 사용 주파수 범위를 증가시키기 위한 부하 수단을 포함하는 CMOS형 가변이득 증폭 장치에 있어서, 크기가 동일하고 부호가 반대인 조정 전압의 값에 따라 상기 입력수단의 이득 값을 가변하는 전압변환수단을 포함하되, 상기 전압변환수단은, 제1 조정 전압이 게이트 단에 연결되고 드레인이 상기 입력수단과 연결된 제1 트랜지스터와, 상기 제1 트랜지스터와 병렬 연결된 제2 트랜지스터와, 상기 제1 조정 전압과 부호가 반대인 제2 조정 전압이 게이트 단에 연결되고 드레인이 상기 입력수단과 연결된 제3 트랜지스터와, 상기 제3 트랜지스터와 병렬 연결된 제4 트랜지스터를 포함하여 상기 제1 및 제2 조정 전압의 값에 따라 상기 입력부의 이득 값을 가변시키는 것을 특징으로 한다.
CMOS, VGA, 가변 이득, 증폭기, 지수 발생-
公开(公告)号:KR1020040084621A
公开(公告)日:2004-10-06
申请号:KR1020030019822
申请日:2003-03-29
Applicant: 한국전자통신연구원 , 학교법인 한국정보통신학원
IPC: H04L25/03
CPC classification number: H04B10/695
Abstract: PURPOSE: A burst-mode optical receiver is provided to remove an offset from an amplifier by converting a single-end output to a differential output. CONSTITUTION: A photo detector(41) is used for converting an inputted optical signal to a current signal. A pre-amplifier(42) is used for converting the current signal to a voltage signal. A single-differential converter(43) is used for converting a single output signal of the pre-amplifier to a differential signal. A post amplifier(44) is used for amplifying the differential signal of the single-differential converter and remove an offset from an amplifying process and an offset from the differential signal. A determination unit(45) is used for deciding data from the differential signal of the post amplifier.
Abstract translation: 目的:提供突发模式光接收机,通过将单端输出转换为差分输出来消除放大器的偏移。 构成:光检测器(41)用于将输入的光信号转换为电流信号。 前置放大器(42)用于将电流信号转换为电压信号。 单差分转换器(43)用于将前置放大器的单个输出信号转换为差分信号。 后置放大器(44)用于放大单差分转换器的差分信号,并从放大过程中消除偏移和从差分信号偏移。 确定单元(45)用于根据后置放大器的差分信号来确定数据。
-
6.
公开(公告)号:KR100275541B1
公开(公告)日:2001-01-15
申请号:KR1019970070321
申请日:1997-12-19
Applicant: 한국전자통신연구원
IPC: H01L27/06
Abstract: PURPOSE: A structure of a high frequency resonance circuit for arranging a capacitor in an internal diameter of an inductor and a method for designing the same are provided to reduce an area of a resonance circuit by forming an integrated inductor in an internal diameter of an inductor. CONSTITUTION: An inductor is formed with a metallic line(20) of N layer as an input terminal, metallic lines(22,26) of N-1 layer connected through a contact hole(21) of the input terminal of the metallic layer(20) and a contact hole(25) of a termination of the metallic layer(20), and an inter-metal insulating layer between a lower portion of the metallic line(20) of N layer and an upper portion of the metallic lines(22,26) of N-1 layer. A high frequency resonance circuit is formed with a polysilicon layer(28) of M layer connected with the metallic layer(26) and the contact hole(25), a polysilicon layer(24) of M-1 layer, and an inter-polysilicon insulating layer.
Abstract translation: 目的:提供一种用于布置电感器内径中的电容器的高频谐振电路的结构及其设计方法,以通过在电感器的内径中形成集成电感器来减小谐振电路的面积 。 构成:电感器由N层的金属线(20)形成为输入端子,N-1层的金属线(22,26)通过金属层的输入端子的接触孔(21)连接( 20)和金属层(20)的端接件的接触孔(25),以及在N层金属线(20)的下部与金属线的上部之间的金属间绝缘层( 22,26)N-1层。 高频谐振电路形成有与金属层(26)和接触孔(25)连接的M层的多晶硅层(28),M-1层的多晶硅层(24)和多晶硅 绝缘层。
-
公开(公告)号:KR1019990051076A
公开(公告)日:1999-07-05
申请号:KR1019970070315
申请日:1997-12-19
Applicant: 한국전자통신연구원
IPC: H03F3/45
Abstract: 본 발명은 초고주파 회로에서 단일입력을 차동 신호로 변환하는 차동 증폭기의 대칭성을 향상시킨 차동 증폭기에 관한 것이다. 그 목적은 초고주파 회로에서 단일입력을 차동 신호로 변환하는 차동 증폭기의 대칭성을 향상시킨 차동 증폭기를 제공하는 데에 있다. 그 특징은 자신의 컬렉터가 제 1 출력 임피던스 수단을 통하여 전압전원에 연결되어 있고 자신의 에미터가 전류전원에 연결되어 있으며 입력 임피던스 정합수단을 통하여 자신의 베이스로 입력신호를 입력받는 제 1 증폭수단 및 자신의 컬렉터가 제 2 출력 임피던스 수단을 통하여 전압전원에 연결되어 있고 자신의 에미터가 그 제 1 증폭수단의 에미터에 연결되어 있으며 자신의 베이스는 임피던스 정합수단을 통하여 접지되어 있는 제 2 증폭수단을 포함하고, 제 1 출력전압이 그 제 1 증폭수단의 컬렉터로부터 출력되고, 제 2 출력전압이 그 제 2 증폭수단의 컬렉터로부터 출력되는 데에 있다.
-
公开(公告)号:KR101292666B1
公开(公告)日:2013-08-02
申请号:KR1020100026184
申请日:2010-03-24
Applicant: 한국전자통신연구원
Abstract: 본 발명은 DC 오프셋 제거 회로에 관한 것으로, DC 오프셋량에 상응하는 펄스폭을 가지는 i(i는 자연수)개의 펄스신호들을 생성하는 제어신호 생성부; 서로 상이한 전류비를 가지는 i개의 전류들을 공급하는 전류원; 상기 i개의 펄스신호들 각각의 펄스폭에 따라 상기 i개의 전류들 각각의 도통량을 조절하여 피드백 캐패시터에 공급되는 전류량을 결정하는 스위칭부; 및 상기 피드백 캐패시터를 통해 상기 스위칭부로부터 공급되는 전류에 상응하는 DC 오프셋 전하를 충전하고 회전 캐패시터를 통해 상기 피드백 캐패시터에 충전된 DC 오프셋 전하를 샘플링 캐패시터에 전달함으로써, 상기 샘플링 캐패시터가 DC 오프셋 전하를 1차 저장한 후 입력신호에 상응하는 전하를 2차 저장하도록 하는 전하량 조정부를 포함할 수 있다.
-
公开(公告)号:KR1020110056196A
公开(公告)日:2011-05-26
申请号:KR1020100026184
申请日:2010-03-24
Applicant: 한국전자통신연구원
CPC classification number: H03F3/45968 , H03F2203/45212 , H03M1/822
Abstract: PURPOSE: A DC offset cancellation circuit is provided to regulate the amount of current from a feedback capacitor at a 2xn stage through a plurality of pulse signal. CONSTITUTION: Current is provided to a switching unit(130) through a feedback capacitor. An electric charge quantity adjusting unit(140) charges DC offset charge corresponding to the current. The electric charge quantity adjusting unit transfers the DC offset electric charge to a sampling capacitor through a rotation capacitor. Therefore, the sampling capacitor firstly stores the DC offset electric charge. Then, the sampling capacitor secondly stores electric charge corresponding to the input signal.
Abstract translation: 目的:提供DC偏移消除电路,以通过多个脉冲信号来调节来自2×n级的反馈电容器的电流量。 构成:电流通过反馈电容器提供给开关单元(130)。 电荷量调整单元(140)收取对应于电流的DC偏移电荷。 电荷量调节单元通过旋转电容器将DC偏移电荷传送到采样电容器。 因此,采样电容首先存储直流偏移电荷。 然后,采样电容器第二次存储对应于输入信号的电荷。
-
公开(公告)号:KR100948829B1
公开(公告)日:2010-03-22
申请号:KR1020070091149
申请日:2007-09-07
Abstract: 온칩 리셋 신호를 생성하는 버스트 모드 수신기 및 버스트 모드 수신 방법이 개시된다. 본 발명의 버스트 모드 수신기는 입력 버스트 신호를 증폭하고, 증폭된 신호를 차동 신호로 변환하는 버스트 모드 수신부; 및 입력 버스트 신호가 기준 파워 이상이면 차동 신호간 차를 이용하여 리셋 신호를 생성하고, 생성된 리셋 신호를 이용하여 내부를 리셋하는 제어부를 포함함을 특징으로 한다.
온칩 리셋 신호, 버스트 신호, 버스트 모드 수신기, 차동 신호
-
-
-
-
-
-
-
-
-