-
公开(公告)号:WO2017026827A1
公开(公告)日:2017-02-16
申请号:PCT/KR2016/008864
申请日:2016-08-12
Applicant: 고려대학교 산학협력단
IPC: H01L31/09 , H01L31/109 , H01L31/0216 , H01L31/0224 , H01L31/18
CPC classification number: H01L31/0216 , H01L31/0224 , H01L31/09 , H01L31/109 , H01L31/18 , Y02P70/521
Abstract: 광 위치 검출기는 복수의 영역들이 정의된 기판, 상기 기판의 일면 상에 형성된 제1 전극, 상기 제1 전극 상에 형성되며, 입사광에 따른 전류가 변경되며 2차원 평면 구조를 갖는 활성층, 및 상기 활성층 상에 형성되며, 상기 영역들 각각에 형성되는 제2 전극들을 포함한다.
Abstract translation: 该光学位置检测器包括:具有限定在其上的多个区域的基板; 形成在所述基板的一个表面上的第一电极; 形成在所述第一电极上的有源层,具有根据入射光改变的电流,并具有二维平面结构; 以及形成在有源层上并形成在每个区域中的第二电极。
-
公开(公告)号:WO2014185629A1
公开(公告)日:2014-11-20
申请号:PCT/KR2014/002972
申请日:2014-04-07
Applicant: 고려대학교 산학협력단
CPC classification number: C10L1/026 , B01J19/24 , B01J2219/24 , C07C67/02 , C07C67/03 , C07C67/08 , C07C67/58 , C10G2300/1003 , C10L2200/0476 , C10L2270/026 , C10L2290/06 , C10L2290/10 , C10L2290/46 , C10L2290/54 , C11C3/003 , Y02E50/13 , Y02P30/20 , C07C69/52
Abstract: 본 발명은 물보다 비등점이 높은 자일렌 또는 톨루엔을 조용매로 사용하여 수분을 포함하는 하수 슬러지로부터 바이오디젤을 제조하는 방법과 제조 장치에 관한 것이다.
Abstract translation: 本发明涉及一种通过使用沸点高于水的沸点的共溶剂二甲苯或甲苯作为生产废水污泥的方法和装置。
-
公开(公告)号:WO2020075945A1
公开(公告)日:2020-04-16
申请号:PCT/KR2019/005394
申请日:2019-05-07
Applicant: 고려대학교 산학협력단 , 리서치 트라이앵글 인스티튜트
IPC: C02F1/26 , C02F1/22 , C02F1/02 , C02F103/08
Abstract: 용매이용 탈염장치가 제공된다. 상기 용매이용 탈염장치는, 제1 농도의 염과 물로 이루어진 원수를 공급하는, 원수 공급모듈, 온도에 따라 물과의 용해도가 가변하는 기능성 용매를 공급하는, 기능성 용매 공급모듈, 상기 원수 공급모듈로부터의 원수와 상기 기능성 용매 공급모듈로부터의 기능성 용매를 혼합하는 혼합모듈, 상기 혼합모듈로부터, 상기 원수와 상기 기능성 용매가 혼합된 혼합수를 제공받아, 제1 온도에서, 상기 원수에 포함된 물을 상기 기능성 용매에 용해시키는 제1 분리모듈, 상기 제1 분리모듈로부터, 상기 물이 제거되어, 상기 제1 농도보다 높은 제2 농도의 염을 포함하는 원수를 제공받는 염 결정화 모듈, 및 상기 제1 분리모듈로부터, 상기 물이 용해된 기능성 용매를 제공받아, 상기 제1 온도보다 높은 제2 온도에서, 상기 물과 상기 기능성 용매를 열 분리시키는 제2 분리모듈을 포함할 수 있다.
-
公开(公告)号:WO2022075804A1
公开(公告)日:2022-04-14
申请号:PCT/KR2021/013885
申请日:2021-10-08
Applicant: 고려대학교 산학협력단
Abstract: 반도체 소자의 검사 방법이 제공된다. 상기 반도체 소자의 검사 방법은, 피시험 반도체 소자를 준비하는 단계, 상기 피시험 반도체 소자에서 출력되는 전류 신호를 측정하는 단계, 상기 전류 신호를 증폭하는 단계, 증폭된 상기 전류 신호로부터, 시간에 따른 전류 값의 변화량을 계산하는 단계, 상기 시간에 따른 전류 값의 변화량을 전류 값의 변화량에 대한 확률 밀도 함수로 변환하는 단계, 및 상기 확률 밀도 함수로부터, 상기 피시험 반도체 소자의 트랩 사이트에 대한 정보를 추출하는 단계를 포함할 수 있다.
-
公开(公告)号:WO2022075806A1
公开(公告)日:2022-04-14
申请号:PCT/KR2021/013888
申请日:2021-10-08
Applicant: 고려대학교 산학협력단
Abstract: 표시 패널의 검사 방법이 제공된다. 상기 표시 패널의 검사 방법은, 복수의 화소 셀을 갖는 피시험 표시 패널을 준비하는 단계, 상기 피시험 표시 패널에 포함된 상기 복수의 화소 셀 중에서 피시험 화소 셀을 선택하는 단계, 상기 피시험 화소 셀에 검사 신호를 인가하는 단계, 상기 검사 신호에 대한 상기 피시험 화소 셀의 출력 신호를 측정하는 단계, 및 시간에 따른 상기 출력 신호의 변동량을 특징화하여, 상기 피시험 화소 셀의 특징화 정보를 도출하고, 열화 여부를 판단하는 단계를 포함할 수 있다.
-
公开(公告)号:WO2021080370A2
公开(公告)日:2021-04-29
申请号:PCT/KR2020/014565
申请日:2020-10-23
Applicant: 고려대학교 산학협력단
IPC: C02F1/26 , B01D11/04 , C02F1/52 , C02F103/08 , B01D11/00
Abstract: 염 이온 및 물 분자를 포함하는 원수를 유입받는 원수 유입구, 상기 염 이온보다 상기 물 분자와 선택적으로 반응하는 제1 용매를 유입받는 제1 용매 유입구, 상기 원수와 상기 제1 용매가 혼합되어 혼합수가 형성되는 제1 혼합조 바디, 및 상기 혼합수가 배출되는 혼합수 배출구로 구성된 제1 혼합조, 상기 혼합수 배출구와 연통되어, 상기 혼합수를 유입받는 혼합수 유입구, 상기 원수 중 염 이온으로 이루어진 염수와, 상기 원수 중 물 분자와 상기 혼합수 중 제1 용매가 혼합된 제1 처리수가 층 분리되는 제1 분리조 바디, 및 상기 제1 처리수가 배출되는 제1 처리수 배출구로 구성된 제1 분리조, 상기 제1 처리수 배출구와 연통되어, 상기 제1 처리수를 유입받는 제1 처리수 유입구, 상기 제1 처리수 중 물 분자보다 제1 용매와 선택적으로 반응하는 제2 용매를 유입받는 제2 용매 유입구, 상기 제1 처리수 및 상기 제2 용매가 혼합되어 제2 처리수가 형성되는 제2 혼합조 바디, 및 상기 제2 처리수가 배출되는 제2 처리수 배출구로 구성된 제2 혼합조, 및 상기 제2 처리수 배출구와 연통되어, 상기 제2 처리수를 유입받는 제2 처리수 유입구, 상기 제1 처리수 중 물 분자와, 상기 제1 처리수 중 제1 용매와 상기 제2 처리수 중 제2 용매가 혼합된 복합 용매가 층 분리되는 제2 분리조 바디, 및 상기 물 분자로 이루어진 담수가 배출되는 담수 배출구로 구성된 제2 분리조를 포함하는, 용매 추출법을 통한 담수화 장치가 제공된다.
-
公开(公告)号:KR100877690B1
公开(公告)日:2009-01-08
申请号:KR1020070061440
申请日:2007-06-22
Applicant: 한국전자통신연구원 , 고려대학교 산학협력단
Abstract: 본 발명은 나노 와이어 배열소자의 제조방법에 관한 것으로, 본 발명에 따른 나노와이어 배열소자 제조방법은, (a)기판 상에 나노 와이어가 포함된 나노 와이어 용액을 도포하는 단계; (b)상기 기판 상에 형성된 나노 와이어를 스트라이프 형태로 패터닝하고 기판을 노출시켜 상기 스트라이프 형태의 제 1 식각 영역을 형성하는 단계; (c)상기 패터닝된 나노 와이어를 사이에 두고 드레인 전극선과 소스 전극선을 평행하게 형성하는 단계; (d)일단은 상기 드레인 전극선에 연결되며 적어도 하나의 나노 와이어와 접촉하는 복수의 드레인 전극 및 일단은 상기 소스 전극선에 연결되며 상기 드레인 전극과 접촉하는 나노 와이어에 접촉하는 복수의 소스 전극을 형성하는 단계; (e)한 쌍의 상기 드레인 전극 및 소스 전극 쌍들이 전기적으로 접촉되지 않도록 상기 드레인 전극 및 소스 전극 쌍 사이에 제 2 식각 영역을 형성하는 단계; (f)상기 기판상에 절연층을 형성하는 단계; 및 (g)상기 절연층 상에 상기 나노 와이어와 접촉하는 소스 전극 및 드레인 전극 사이에 게이트 전극을 형성하는 단계를 포함한다.
본 발명에 의하면 나노 와이어를 전극선과 평행하게 정렬하지 못하더라도 대규모 나노와이어 배열 소자를 구현할 수 있으므로, 정렬시키기 힘든 나노 와이어를 이용한 집적소자 및 디스플레이에도 본 발명을 적용할 수 있다. 나아가 플렉서블(flexible) 기판을 응용한 소자 분야에도 본 발명을 적용할 수 있다.
나노 와이어, 트랜지스터 어레이, 선택적 식각, 선태적 패터닝-
公开(公告)号:KR1020080052250A
公开(公告)日:2008-06-11
申请号:KR1020070061440
申请日:2007-06-22
Applicant: 한국전자통신연구원 , 고려대학교 산학협력단
CPC classification number: H01L29/0669 , B82Y10/00 , H01L21/02603
Abstract: A method for fabricating a nano wire array device is provided to embody a large-scale nano wire array device even when a nano wire is not parallel with an electrode line by selectively etching a nano wore on a substrate and by patterning an electrode line in a manner that the electrode becomes vertical to the electrode line to improve a probability that the electrode is connected to the nano wire. A nano wire solution including a nano wire(50) is deposited on a substrate. A first etch region of a stripe type is formed on the substrate to pattern the nano wire. A drain electrode line(100) and a source electrode line(200) are formed at both sides of the patterned nano wire, parallel with each other. One end of a plurality of drain electrodes(110) is connected to the drain electrode line wherein the drain electrode comes in contact with at least one nano wire. One end of a plurality of source electrodes(210) is connected to the source electrode line wherein the source electrode comes in contact with the nano wire in contact with the drain electrode. A second etch region is formed between the pair of drain electrodes and source electrodes so that the pair of drain electrodes and source electrodes don't contact each other electrically. An insulation layer(800) is formed on the substrate. A gate electrode(300) is formed on the insulation layer, disposed between the source and drain electrodes in contact with the nano wire.
Abstract translation: 提供一种制造纳米线阵列器件的方法,即使当纳米线不与电极线并联时,通过选择性地蚀刻衬底上的纳米穿孔并且通过将电极线图案化,以体现大规模纳米线阵列器件 电极变得垂直于电极线的方式,以提高电极连接到纳米线的可能性。 包括纳米线(50)的纳米线溶液沉积在基底上。 在衬底上形成条纹型的第一蚀刻区域以对纳米线进行图案化。 在图案化的纳米线的两侧,彼此平行地形成漏电极线(100)和源电极线(200)。 多个漏电极(110)的一端连接到漏极电极线,其中漏电极与至少一个纳米线接触。 多个源极(210)的一端与源电极线连接,源极与漏极接触的纳米线接触。 在一对漏电极和源电极之间形成第二蚀刻区域,使得该对漏电极和源极电极不彼此接触。 在基板上形成绝缘层(800)。 栅电极(300)形成在绝缘层上,设置在与纳米线接触的源极和漏极之间。
-
-
公开(公告)号:KR101934048B1
公开(公告)日:2019-03-26
申请号:KR1020170030241
申请日:2017-03-09
Applicant: 고려대학교 산학협력단
IPC: C12N9/02 , C12N15/63 , C12P13/02 , C12P17/10 , C07C235/34 , C07D209/14 , A23L33/10
-
-
-
-
-
-
-
-
-