Abstract:
Ausführungsformen der vorliegenden Offenbarung sind auf Techniken und Konfigurationen für eine photonische Einrichtung mit einem Photodetektor mit Vorspannungssteuerung zum Bereitstellen im Wesentlichen konstanter Ansprechempfindlichkeit ausgerichtet. Die Einrichtung beinhaltet Folgendes: einen ersten Photodetektor zum Empfangen einer optischen Eingabe und Bereitstellen einer entsprechenden elektrischen Ausgabe; einen zweiten Photodetektor, der mit dem ersten Photodetektor gekoppelt ist, wobei der zweite Photodetektor keine optischen Eingabe empfängt; und eine Schaltungsanordnung, die mit dem ersten und zweiten Photodetektor gekoppelt ist, zum: Erzeugen einer Vorspannung zumindest teilweise basierend auf einem Dunkelstrom, der durch den zweiten Photodetektor bei Nichtvorhandensein der optischen Eingabe erzeugt wird; und Bereitstellen der erzeugten Vorspannung zu dem ersten Photodetektor. Der erste Photodetektor soll als Reaktion auf die Bereitstellung der erzeugten Vorspannung ein im Wesentlichen konstantes Verhältnis der elektrischen Ausgabe zu der optischen Eingabe bereitstellen. Zusätzliche Ausführungsformen können beschrieben und beansprucht werden.
Abstract:
Hier beschriebene Ausführungsformen können Einrichtungen, Prozesse und Techniken in Bezug auf kohärente optische Empfänger betreffen, einschließlich kohärenter Empfänger mit integrierten Ganzsiliciumwellenleiterfotodetektoren und abstimmbaren Lokaloszillatoren, die in CMOS-Technologie implementiert sind.Ausführungsformen betreffen auch abstimmbare Siliciumhybridlaser mit integrierten Temperatursensoren zum Steuern der Wellenlänge. Ausführungsformen betreffen auch eine Post-Prozess-Phasenkorrektur eines optischen Hybrids und verschachtelter I/Q-Modulatoren. Ausführungsformen betreffen auch Demultiplexfotodetektoren basierend auf mehreren Mikroringen. Bei Ausführungsformen können alle Komponenten auf einem Siliciumsubstrat implementiert sein. Andere Ausführungsformen können beschrieben und/oder beansprucht werden.
Abstract:
Vorrichtung mit:einem Asynchrontakterzeuger (106) zum Erzeugen eines Asynchrontaktsignals;einem digitalen Abtaster (103) zum Abtasten eines Signals unter Verwendung des Asynchrontaktsignals;einem Tastverhältnis-Korrekturglied (DCC) (101) zum Empfangen eines differenziellen Eingabetakts und zum Erzeugen eines differenziellen Ausgabetakts, wobei der digitale Abtaster (103) mindestens einen von einem Ausgabetakt aus dem differenziellen Ausgabetakt abtastet;einem Zähler (104) zum Zählen der Ausgabe des digitalen Abtasters und zum Bereitstellen einer Steuerung für das DCC zum Einstellen des Tastverhältnisses des differenziellen Ausgabetakts;einem Multiplexer (102) zum Empfangen des differenziellen Ausgabetakts als Eingabe und zum Bereitstellen einer ausgewählten Ausgabe für den digitalen Abtaster; undeinem Chopper (105) zum Erzeugen eines Auswahlsignals für den Multiplexer (102) gemäß dem Taktsignal aus dem Asynchrontakterzeuger (106).
Abstract:
Es wird eine Vorrichtung beschrieben mit: einem Asynchrontakterzeuger zum Erzeugen eines Asynchrontaktsignals; einem digitalen Abtaster zum Abtasten eines Signals unter Verwendung des Asynchrontaktsignals; einem Tastverhältnis-Korrekturglied (DCC) zum Empfangen eines differenziellen Eingabetakts und zum Erzeugen eines differenziellen Ausgabetakts, wobei der digitale Abtaster mindestens einen von einem Ausgabetakt aus dem differenziellen Ausgabetakt abtastet; und einem Zähler zum Zählen der Ausgabe des digitalen Abtasters und zum Bereitstellen einer Steuerung für das DCC zum Einstellen des Tastverhältnisses des differenziellen Ausgabetakts.
Abstract:
Ein umkonfigurierbarer Sender wird beschrieben, der Folgendes umfasst: eine erste Kontaktstelle; eine zweite Kontaktstelle; einen ersten unsymmetrischen Treiber, der mit der ersten Kontaktstelle gekoppelt ist; einen zweiten unsymmetrischen Treiber für die zweite Kontaktstelle; einen Differentialtreiber, der mit der ersten und der zweiten Kontaktstelle gekoppelt ist; und eine Logikeinheit, um den ersten und den zweiten unsymmetrischen Treiber zu aktivieren oder um den Differentialtreiber zu aktivieren.
Abstract:
Described is an apparatus which comprises: an asynchronous clock generator to generate an asynchronous clock signal; a digital sampler for sampling a signal using the asynchronous clock signal; a duty cycle corrector (DCC) to receive a differential input clock and to generate a differential output clock, wherein the digital sampler to sample at least one of an output clock from the differential output clock; and a counter to count output of the digital sampler and to provide a control to the DCC to adjust duty cycle of the differential output clock.
Abstract:
Ein umkonfigurierbarer Sender wird beschrieben, der Folgendes umfasst: eine erste Kontaktstelle; eine zweite Kontaktstelle; einen ersten unsymmetrischen Treiber, der mit der ersten Kontaktstelle gekoppelt ist; einen zweiten unsymmetrischen Treiber für die zweite Kontaktstelle; einen Differentialtreiber, der mit der ersten und der zweiten Kontaktstelle gekoppelt ist; und eine Logikeinheit, um den ersten und den zweiten unsymmetrischen Treiber zu aktivieren oder um den Differentialtreiber zu aktivieren.
Abstract:
Es ist eine Vorrichtung vorgesehen, wobei die Vorrichtung mehrere Komponenten; eine erste Schaltung zum Erzeugen eines Taktsignals und zum Bereitstellen des Taktsignals an die mehreren Komponenten; eine zweite Schaltung zum Schätzen, für jede von zwei oder mehr Komponenten der mehreren Komponenten, eines übereinstimmenden Tastverhältnisses des Taktsignals, das an der übereinstimmenden Komponente empfangen wird, wobei zwei oder mehr Tastverhältnisse in Übereinstimmung mit den zwei oder mehr Komponenten bestimmt werden; eine dritte Schaltung zum Bestimmen eines Durchschnitts der zwei oder mehr Tastverhältnisse; und eine vierte Schaltung zum Korrigieren eines Tastverhältnisses des Taktsignals, das durch die erste Schaltung erzeugt wird, zumindest teilweise basierend auf dem Durchschnitt aufweist.
Abstract:
In dem vorliegenden Dokument werden Vorrichtungen und Verfahren zur Erleichterung der Kompensation einer Innerpaarverschiebung in einem hochauflösenden Multimedien(HDMI)schnittstellen-System offenbart. Ein oder mehr Verschiebungstrainingsmuster können auf einer Signalleitung, die ein differentielles Paar umfasst, übertragen werden. Eine Bestätigung des Empfangs des Verschiebungstrainingsmusters kann auf einem Anzeigedatenkanal (DDC), der dem HDMI-System zugehörig ist, empfangen werden. Das Verschiebungstrainingsmuster kann verwendet werden, um eine Innerpaarverschiebung festzustellen und zu kompensieren.