PHOTONISCHE EINRICHTUNG MIT VORSPANNUNGSSTEUERUNG ZUM BEREITSTELLEN IM WESENTLICHEN KONSTANTER ANSPRECHEMPFINDLICHKEIT EINES PHOTODETEKTORS

    公开(公告)号:DE102020111596A1

    公开(公告)日:2020-11-05

    申请号:DE102020111596

    申请日:2020-04-29

    Applicant: INTEL CORP

    Abstract: Ausführungsformen der vorliegenden Offenbarung sind auf Techniken und Konfigurationen für eine photonische Einrichtung mit einem Photodetektor mit Vorspannungssteuerung zum Bereitstellen im Wesentlichen konstanter Ansprechempfindlichkeit ausgerichtet. Die Einrichtung beinhaltet Folgendes: einen ersten Photodetektor zum Empfangen einer optischen Eingabe und Bereitstellen einer entsprechenden elektrischen Ausgabe; einen zweiten Photodetektor, der mit dem ersten Photodetektor gekoppelt ist, wobei der zweite Photodetektor keine optischen Eingabe empfängt; und eine Schaltungsanordnung, die mit dem ersten und zweiten Photodetektor gekoppelt ist, zum: Erzeugen einer Vorspannung zumindest teilweise basierend auf einem Dunkelstrom, der durch den zweiten Photodetektor bei Nichtvorhandensein der optischen Eingabe erzeugt wird; und Bereitstellen der erzeugten Vorspannung zu dem ersten Photodetektor. Der erste Photodetektor soll als Reaktion auf die Bereitstellung der erzeugten Vorspannung ein im Wesentlichen konstantes Verhältnis der elektrischen Ausgabe zu der optischen Eingabe bereitstellen. Zusätzliche Ausführungsformen können beschrieben und beansprucht werden.

    OPTISCHER KOHÄRENTER EMPFÄNGER AUF EINEM CHIP

    公开(公告)号:DE102021115855A1

    公开(公告)日:2021-12-23

    申请号:DE102021115855

    申请日:2021-06-18

    Applicant: INTEL CORP

    Abstract: Hier beschriebene Ausführungsformen können Einrichtungen, Prozesse und Techniken in Bezug auf kohärente optische Empfänger betreffen, einschließlich kohärenter Empfänger mit integrierten Ganzsiliciumwellenleiterfotodetektoren und abstimmbaren Lokaloszillatoren, die in CMOS-Technologie implementiert sind.Ausführungsformen betreffen auch abstimmbare Siliciumhybridlaser mit integrierten Temperatursensoren zum Steuern der Wellenlänge. Ausführungsformen betreffen auch eine Post-Prozess-Phasenkorrektur eines optischen Hybrids und verschachtelter I/Q-Modulatoren. Ausführungsformen betreffen auch Demultiplexfotodetektoren basierend auf mehreren Mikroringen. Bei Ausführungsformen können alle Komponenten auf einem Siliciumsubstrat implementiert sein. Andere Ausführungsformen können beschrieben und/oder beansprucht werden.

    Taktkalibrierung unter Verwendung eines asynchronen digitalen Abtastens

    公开(公告)号:DE112013007457B4

    公开(公告)日:2018-09-27

    申请号:DE112013007457

    申请日:2013-11-19

    Applicant: INTEL CORP

    Abstract: Vorrichtung mit:einem Asynchrontakterzeuger (106) zum Erzeugen eines Asynchrontaktsignals;einem digitalen Abtaster (103) zum Abtasten eines Signals unter Verwendung des Asynchrontaktsignals;einem Tastverhältnis-Korrekturglied (DCC) (101) zum Empfangen eines differenziellen Eingabetakts und zum Erzeugen eines differenziellen Ausgabetakts, wobei der digitale Abtaster (103) mindestens einen von einem Ausgabetakt aus dem differenziellen Ausgabetakt abtastet;einem Zähler (104) zum Zählen der Ausgabe des digitalen Abtasters und zum Bereitstellen einer Steuerung für das DCC zum Einstellen des Tastverhältnisses des differenziellen Ausgabetakts;einem Multiplexer (102) zum Empfangen des differenziellen Ausgabetakts als Eingabe und zum Bereitstellen einer ausgewählten Ausgabe für den digitalen Abtaster; undeinem Chopper (105) zum Erzeugen eines Auswahlsignals für den Multiplexer (102) gemäß dem Taktsignal aus dem Asynchrontakterzeuger (106).

    Taktkalibrierung unter Verwendung eines asynchronen digitalen Abtastens

    公开(公告)号:DE112013007457T5

    公开(公告)日:2016-06-09

    申请号:DE112013007457

    申请日:2013-11-19

    Applicant: INTEL CORP

    Abstract: Es wird eine Vorrichtung beschrieben mit: einem Asynchrontakterzeuger zum Erzeugen eines Asynchrontaktsignals; einem digitalen Abtaster zum Abtasten eines Signals unter Verwendung des Asynchrontaktsignals; einem Tastverhältnis-Korrekturglied (DCC) zum Empfangen eines differenziellen Eingabetakts und zum Erzeugen eines differenziellen Ausgabetakts, wobei der digitale Abtaster mindestens einen von einem Ausgabetakt aus dem differenziellen Ausgabetakt abtastet; und einem Zähler zum Zählen der Ausgabe des digitalen Abtasters und zum Bereitstellen einer Steuerung für das DCC zum Einstellen des Tastverhältnisses des differenziellen Ausgabetakts.

    Umkonfigurierbarer Sender
    5.
    发明专利

    公开(公告)号:DE102015001917A1

    公开(公告)日:2015-09-24

    申请号:DE102015001917

    申请日:2015-02-16

    Applicant: INTEL CORP

    Abstract: Ein umkonfigurierbarer Sender wird beschrieben, der Folgendes umfasst: eine erste Kontaktstelle; eine zweite Kontaktstelle; einen ersten unsymmetrischen Treiber, der mit der ersten Kontaktstelle gekoppelt ist; einen zweiten unsymmetrischen Treiber für die zweite Kontaktstelle; einen Differentialtreiber, der mit der ersten und der zweiten Kontaktstelle gekoppelt ist; und eine Logikeinheit, um den ersten und den zweiten unsymmetrischen Treiber zu aktivieren oder um den Differentialtreiber zu aktivieren.

    CLOCK CALIBRATION USING ASYNCHRONOUS DIGITAL SAMPLING
    6.
    发明公开
    CLOCK CALIBRATION USING ASYNCHRONOUS DIGITAL SAMPLING 审中-公开
    UHRENKALIBRIERUNG MIT ASYNCHRONER DIGITALER ABTASTUNG

    公开(公告)号:EP3072239A4

    公开(公告)日:2017-06-21

    申请号:EP13897939

    申请日:2013-11-19

    Applicant: INTEL CORP

    Abstract: Described is an apparatus which comprises: an asynchronous clock generator to generate an asynchronous clock signal; a digital sampler for sampling a signal using the asynchronous clock signal; a duty cycle corrector (DCC) to receive a differential input clock and to generate a differential output clock, wherein the digital sampler to sample at least one of an output clock from the differential output clock; and a counter to count output of the digital sampler and to provide a control to the DCC to adjust duty cycle of the differential output clock.

    Abstract translation: 描述了一种装置,包括:异步时钟发生器,用于生成异步时钟信号; 数字采样器,用于使用异步时钟信号对信号进行采样; 占空比校正器(DCC),用于接收差分输入时钟并产生差分输出时钟,其中所述数字采样器对来自所述差分输出时钟的输出时钟中的至少一个进行采样; 以及计数器,用于对数字采样器的输出进行计数并提供控制给DCC以调整差分输出时钟的占空比。

    Umkonfigurierbarer Sender
    7.
    发明专利

    公开(公告)号:DE102015001917B4

    公开(公告)日:2024-10-02

    申请号:DE102015001917

    申请日:2015-02-16

    Applicant: INTEL CORP

    Abstract: Ein umkonfigurierbarer Sender wird beschrieben, der Folgendes umfasst: eine erste Kontaktstelle; eine zweite Kontaktstelle; einen ersten unsymmetrischen Treiber, der mit der ersten Kontaktstelle gekoppelt ist; einen zweiten unsymmetrischen Treiber für die zweite Kontaktstelle; einen Differentialtreiber, der mit der ersten und der zweiten Kontaktstelle gekoppelt ist; und eine Logikeinheit, um den ersten und den zweiten unsymmetrischen Treiber zu aktivieren oder um den Differentialtreiber zu aktivieren.

    HDMI-VERSCHIEBUNGSKOMPENSATIONSKOMMUNIKATION

    公开(公告)号:DE112017003269T5

    公开(公告)日:2019-03-14

    申请号:DE112017003269

    申请日:2017-06-06

    Applicant: INTEL CORP

    Abstract: In dem vorliegenden Dokument werden Vorrichtungen und Verfahren zur Erleichterung der Kompensation einer Innerpaarverschiebung in einem hochauflösenden Multimedien(HDMI)schnittstellen-System offenbart. Ein oder mehr Verschiebungstrainingsmuster können auf einer Signalleitung, die ein differentielles Paar umfasst, übertragen werden. Eine Bestätigung des Empfangs des Verschiebungstrainingsmusters kann auf einem Anzeigedatenkanal (DDC), der dem HDMI-System zugehörig ist, empfangen werden. Das Verschiebungstrainingsmuster kann verwendet werden, um eine Innerpaarverschiebung festzustellen und zu kompensieren.

Patent Agency Ranking