PROGRAMMIERBARER FEHLERVERSTOSSFILTER

    公开(公告)号:DE112023002504T5

    公开(公告)日:2025-03-27

    申请号:DE112023002504

    申请日:2023-06-02

    Abstract: Fehlerereignismonitor und -filter mit einem Digitalkomparator, der einen digitalen Eingangswert empfängt, wobei der Digitalkomparator eine Vielzahl von Ausgängen auf der Grundlage von programmierbaren Schwellenwerteingangswerten erzeugt, einem ersten Zähler, der mit einem ersten Ausgang der Vielzahl von Ausgängen des Digitalkomparators gekoppelt ist, einem zweiten Zähler, der mit einem zweiten Ausgang der Vielzahl von Ausgängen des Digitalkomparators gekoppelt ist, und einer Ausgangssteuerung mit einem ersten Eingang, der mit einem Ausgang des ersten Zählers gekoppelt ist, und mit einem zweiten Eingang, der mit einem Ausgang des zweiten Zählers gekoppelt ist, wobei die Ausgangssteuerung ein Fehlerereignissignal auf der Grundlage von Signalen erzeugt, die zumindest teilweise von dem ersten und zweiten Zähler empfangen werden.

    PWM ZUM STEUERN EINES LLC-LEISTUNGSWANDLERS

    公开(公告)号:DE112023002903T5

    公开(公告)日:2025-04-17

    申请号:DE112023002903

    申请日:2023-06-30

    Abstract: Ein Induktor-Induktor-Kondensator (LLC)-Leistungswandler beinhaltet eine Stromeingangsschnittstelle zum Empfang einer Stromeingangsindikation. Die Stromeingangsindikation beinhaltet eine Spannung, die einen Strom repräsentiert, der durch eine Primärseite des LLC-Leistungswandlers fließt. Der LLC-Leistungswandler beinhaltet eine Spannungseingangsschnittstelle, um einen Spannungseingang zu empfangen. Der Spannungseingang beinhaltet eine repräsentative Spannung, die von einer Sekundärseite des LLC-Leistungswandlers bereitgestellt wird. Der LLC-Leistungswandler beinhaltet eine Schaltung zum Erzeugen von Steuersignalen zum Erzeugen von PWM (Pulsbreitenmodulation) für den LLC-Leistungswandler. Die Schaltung gleicht die Einschaltdauer eines ersten und eines zweiten Zweigs des LLC-Leistungswandlers auf der Grundlage der Stromeingangsindikation und des Spannungseingangs an.

    PHASE LOCK LOOP LOCK INDICATOR
    5.
    发明申请
    PHASE LOCK LOOP LOCK INDICATOR 审中-公开
    相位锁定锁定指示器

    公开(公告)号:WO2014130913A8

    公开(公告)日:2015-12-10

    申请号:PCT/US2014017882

    申请日:2014-02-24

    CPC classification number: H03L7/087 H03K5/26 H03L7/089 H03L7/095 H03L7/097

    Abstract: A lock-on detection circuit for a phase-locked loop includes circuitry configured to receive first up and down outputs and second up and down outputs from one or more phase detectors and to determine from the first up and down outputs and the second up and down outputs how well the phase-locked loop is locked on to a reference clock.

    Abstract translation: 用于锁相环的锁定检测电路包括被配置为从一个或多个相位检测器接收第一上下输出和第二上下输出的电路,并且从第一上,下输出和第二上下确定 输出锁相环锁定到参考时钟的程度。

    SYSTEM UND VERFAHREN ZUR RAMPENSTEUERUNG

    公开(公告)号:DE112023003067T5

    公开(公告)日:2025-04-30

    申请号:DE112023003067

    申请日:2023-01-13

    Abstract: Eine Vorrichtung (104) beinhaltet einen Eingang (210) zum Empfangen eines Taktsignals (285), ein Rampen-Start-Programm-Register (220), ein Rampen-Start-Aktiv-Register (260), ein Rampen-Stop-Programm-Register (221), ein Rampen-Stop-Aktiv-Register (261), ein Rampen-Neigung-Programm-Register (222), ein Rampen-Neigungs-Aktiv-Register (262), einen Aktualisierungs-Controller (240), wobei der Aktualisierungs-Controller auf der Grundlage einer programmierbaren Bedingung jeweils den Rampen-Start-Aktiv-Register-Inhalt, den Rampen-Stop-Aktiv-Register-Inhalt und den Rampen-Neigung-Aktiv-Register-Inhalt aktualisiert, und einen Rampen-Controller (280), um ein Rampensignal (290) zu erzeugen, wobei das Rampensignal bei dem Wert beginnt, der den Rampen-Start-Aktiv-Register-Inhalt widerspiegelt, das Rampensignal seinen Wert bei jedem Zyklus des Taktsignals auf der Grundlage des Wertes ändert, der den Rampen-Neigung-Aktiv-Register-Inhalt widerspiegelt, und das Rampensignal bei dem Wert stoppt, der den Rampen-Stop-Aktiv-Register-Inhalt widerspiegelt.

    ADAPTER FÜR DIREKTEN SPEICHERZUGRIFF

    公开(公告)号:DE112019000460T5

    公开(公告)日:2020-10-01

    申请号:DE112019000460

    申请日:2019-01-17

    Abstract: Ein Prozessor enthält eine Zentraleinheit (CPU) und eine DMA-Adapterschaltung (Direct Memory Access). Die DMA-Adapterschaltung enthält eine DMA-Controller-Schaltung und ist so ausgebildet, dass sie mit einem älteren internen Hardware-Peripheriegerät und einem DMA-fähigen internen Hardware-Peripheriegerät verbunden ist. Das DMA-fähige interne Hardware-Peripheriegerät enthält ein erstes Sonderfunktionsregister (SFR). Das ältere interne Hardware-Peripheriegerät enthält keine DMA-Funktionen. Die CPU ist so ausgebildet, dass eine ältere Anwendung ausgeführt wird, die über das alte interne Hardware-Peripheriegerät auf eine Einstellung im Speicher zugreift. Die Ausführung der Legacy-Anwendung umfasst den Zugriff der CPU auf die Einstellung im Speicher. Die DMA-Controller-Schaltung ist so ausgebildet, dass sie während der Ausführung einer DMA-fähigen Anwendung über das DMA-fähige interne Hardware-Peripheriegerät auf die Einstellung im Speicher zugreift.

    Fehlertolerantes Taktüberwachungssystem

    公开(公告)号:DE112018004541T5

    公开(公告)日:2020-05-28

    申请号:DE112018004541

    申请日:2018-10-12

    Abstract: Eine Taktüberwachung weist einen Testtakteingang als Referenztakteingang, einen weiteren Takteingang, eine Messschaltung und eine Steuerlogik auf. Die Messschaltung erzeugt eine Messung einer Frequenz oder eines Tastverhältnisses des Testtakteingangs unter Verwendung des Referenztakteingangs, die mit einem Schwellenwert verglichen wird. Die Steuerlogik bestimmt, ob die Messung den Schwellenwert überschritten hat und veranlasst auf der Grundlage der Messung, die den Schwellenwert überschritten hat, die Erzeugung einer weiteren Messung einer Frequenz oder eines Tastverhältnisses unter Verwendung des dritten Takteingangs in Kombination mit dem ersten Takteingang oder dem Referenztakteingang. Die Steuerlogik kann feststellen, ob die weitere Messung einen Schwellenwert überschritten hat, und kann basierend auf einer solchen Feststellung weiterhin feststellen, dass der Testtakteingang oder der Referenztakteingang fehlerhaft ist.

    Temperaturkompensierte Taktfrequenzüberwachung

    公开(公告)号:DE112018004320T5

    公开(公告)日:2020-05-14

    申请号:DE112018004320

    申请日:2018-09-28

    Abstract: Eine temperaturkompensierende Taktfrequenzüberwachungsschaltung kann bereitgestellt werden, um eine Taktimpulsfrequenz in einer elektronischen Anordnung zu detektieren, die in Abhängigkeit von einer Betriebstemperatur der Anordnung einen fehlerhaften oder gefährlichen Betrieb der Anordnung verursachen kann. Die temperaturkompensierende Taktfrequenzüberwachungsschaltung weist einen Temperatursensor auf, der zum Messen einer Temperatur konfiguriert ist, die einer elektronischen Anordnung zugeordnet ist, einen Taktgeber, der eine Betriebsfrequenz aufweist, und ein Frequenzüberwachungssystem. Das Frequenzüberwachungssystem kann konfiguriert sein, um die Betriebsfrequenz des Taktgebers zu bestimmen, und zumindest basierend auf (a) der Betriebsfrequenz des Taktgebers und (b) der gemessenen Temperatur, die der elektronischen Anordnung zugeordnet ist, ein Korrekturmaßnahmesignal zu erzeugen, um eine Korrekturmaßnahme auszulösen, die der elektronischen Anordnung oder einer zugehörigen Anordnung zugeordnet ist. Das Temperatursensor-, Takt- und Frequenzüberwachungssystem kann beispielsweise in einem Mikrocontroller bereitgestellt werden.

    THREE INPUT COMPARATOR
    10.
    发明申请
    THREE INPUT COMPARATOR 审中-公开
    三个输入比较器

    公开(公告)号:WO2016144735A3

    公开(公告)日:2016-11-03

    申请号:PCT/US2016020848

    申请日:2016-03-04

    CPC classification number: H03K5/24 H02M3/158 H03K5/2481 H03K7/08 H03K19/21

    Abstract: A three input voltage comparator provides termination of a pulse width modulation (PWM) output in a switched mode power supply. Shutdown of the PWM signal occurs when a sense current from the switching transistors exceeds either or both of the limit and error current references. The three input voltage comparator replaces the generally used two input voltage comparator and also eliminates the necessity of having to provide a voltage clamping circuit on the output of the voltage error amplifier in the switched mode power supply. The three input voltage comparator may also comprise selectable polarity control for more versatile integration of it into a switched mode power supply design.

    Abstract translation: 三个输入电压比较器在开关模式电源中提供脉宽调制(PWM)输出的终止。 当来自开关晶体管的感测电流超过限制和误差电流基准中的任一个或两个时,PWM信号的关闭发生。 三个输入电压比较器取代了通常使用的两个输入电压比较器,并且也消除了在开关模式电源中的电压误差放大器的输出端上提供电压钳位电路的必要性。 三个输入电压比较器还可以包括可选择的极性控制,用于将其更灵活地集成到开关模式电源设计中。

Patent Agency Ranking