-
公开(公告)号:KR1020110011515A
公开(公告)日:2011-02-08
申请号:KR1020100026365
申请日:2010-03-24
Applicant: 한국전자통신연구원
CPC classification number: H03M1/1023 , H03M1/0607 , H03M1/48 , H03M2201/615 , H03M2201/6318
Abstract: PURPOSE: An offset voltage compensation circuit is provided to compensate for an offset voltage in a digital analog converter by applying a signal which enables an offset voltage compensation mode to the front end of the digital analog converter. CONSTITUTION: A comparator(220) outputs comparison result between two comparison voltages. An up/down counter(231) outputs an up-counted or down-counted output signal according to the output signal of the comparator. A current digital to analog converter(233) controls the size of the comparison voltage by controlling a current which flows into a node according to the output signal of the up/down counter. A digital to analog converter(210) is installed in the front end of the comparator. The comparator receives the output signal of the digital analog converter as an input signal.
Abstract translation: 目的:提供一个偏移电压补偿电路,通过施加一个使能偏移电压补偿模式到数字模拟转换器前端的信号来补偿数字模拟转换器中的失调电压。 构成:比较器(220)输出两个比较电压之间的比较结果。 升/降计数器(231)根据比较器的输出信号输出上计数或递减计数的输出信号。 当前的数模转换器(233)通过根据上/下计数器的输出信号控制流入节点的电流来控制比较电压的大小。 数模转换器(210)安装在比较器的前端。 比较器接收数字模拟转换器的输出信号作为输入信号。
-
公开(公告)号:KR1020060098551A
公开(公告)日:2006-09-19
申请号:KR1020050017707
申请日:2005-03-03
Applicant: 엘지전자 주식회사
CPC classification number: H03M1/0863 , H03M1/742 , H03M2201/30 , H03M2201/6318 , H03M2201/644 , H03M2201/645 , H03M2201/814
Abstract: 본 발명은 커런트 스티어링 DAC의 단위 커런트 셀을 구동하기 위한 디글리치 회로에 있어서, 상기 디글리치 회로의 입력단에 구비되어, 입력단의 스위치의 온/오프에 따른 발생되는 챠지를 흡수하는 더미 스위치를 포함함을 특징으로 한다.
또한, 본 발명에서는 상기 디글리치 회로의 출력단에 버퍼부를 더 포함함을 특징으로 한다.
상기 더미 스위치는 캐패시터 또는 모스트랜지스터로 구현할 수 있다.
이상에서와 같이, 본 발명은 커런트 스티어링(Current steering) 구조의 DAC에서 커런트 셀(Current Cell)을 구동할 때, 스위치(Switch)의 온/오프(On/Off)로 발생하는 글리치 에너지(Glitch Energy)를 효과적으로 최소화하여 출력단에서 발생하는 글리치 에러(Glitch Error)를 줄여 DAC 출력의 선형성, 디퍼런셜 비 선형성(Differential Non-Linearity), 신호대잡음비(Signal-to-Noise Ratio)를 개선 시킬 수 있다.
커런트 스티어링 DAC, 디글리치, 더미 스위치
-