肖特基二极管
    5.
    发明公开

    公开(公告)号:CN103493205A

    公开(公告)日:2014-01-01

    申请号:CN201280018873.4

    申请日:2012-04-26

    Abstract: 一种肖特基二极管,具有:半导体层层叠体,其包括在基板(1)上形成的GaN层(4b)、以及在该GaN层上形成并且与GaN层相比带隙更大的AlGaN层(4a);阳极电极(6)以及阴极电极(7),它们在该半导体层层叠体上相互隔开间隔地形成;以及阻挡层(5),在阳极电极(6)与阴极电极(7)之间的区域形成为与AlGaN层相接。阳极电极的一部分以不与AlGaN层的表面相接的方式形成在阻挡层上。阳极电极与阻挡层的势垒高度大于阳极电极与AlaN层的势垒高度。

    场效应晶体管
    7.
    发明公开

    公开(公告)号:CN102239550A

    公开(公告)日:2011-11-09

    申请号:CN200980148577.4

    申请日:2009-11-12

    CPC classification number: H01L29/42316 H01L29/2003 H01L29/4236 H01L29/7787

    Abstract: 本发明的目的在于提供低导通电阻的FET,本发明的FET包括:第一氮化物半导体层(103);第二氮化物半导体层(104),第二氮化物半导体层(104)被形成在第一氮化物半导体层(103)上,第二氮化物半导体层(104)的带隙能比第一氮化物半导体层(103)大;第三氮化物半导体层(105),第三氮化物半导体层(105)被形成在第二氮化物半导体层(104)上;以及第四氮化物半导体层(106),第四氮化物半导体层(106)被形成在第三氮化物半导体层(105)上,第四氮化物半导体层(106)的带隙能比第三氮化物半导体层(105)大,在第一氮化物半导体层(103)和第二氮化物半导体层(104)的异质结界面形成有沟道。

    半导体器件及其制造方法

    公开(公告)号:CN1877838A

    公开(公告)日:2006-12-13

    申请号:CN200610093567.3

    申请日:2006-06-06

    CPC classification number: H01L29/7783 H01L21/7605 H01L27/0605 H01L29/8605

    Abstract: 本发明的目的在于提供半导体器件,包括用InGaP层作为在表面露出的半导体层的半导体电阻元件,能够提高元件隔离耐压。本发明的半导体器件具有:FET(21),其包括沟道层(3)、以及形成在沟道层(3)上且由非掺杂的InGaP构成的肖特基层(7);以及半导体电阻元件(22),其包括利用元件隔离区(12)来与FET(21)隔离的肖特基层(7)和沟道层(3)的一部分,FET(21)和半导体电阻元件(22)形成在同一衬底上,在元件隔离(12)内肖特基层(7)被去除。

    半导体电阻元件及其制造方法

    公开(公告)号:CN1755932A

    公开(公告)日:2006-04-05

    申请号:CN200510106458.6

    申请日:2005-09-27

    CPC classification number: H01L27/0605 H01L27/0629

    Abstract: 本发明的目的在于提供可以改善饱和电压特性的半导体电阻元件及其制造方法。本发明的半导体电阻元件和GaAs FET形成在同一基板上,所述的有源元件具有沟道层、在沟道层上形成的由不掺杂的InGaP构成的肖特基层、以及在肖特基层上形成的接触层,该半导体电阻元件具有活性区域以及在所述接触层上形成的2个欧姆电极,所述的活性区域具有由与GaAs FET分离的接触层的一部分构成的接触层、与GaAs FET分离的肖特基层以及沟道层的一部分,在所述2个欧姆电极之间露出有与GaAs FET分离的肖特基层。

Patent Agency Ranking