파이프라인 아날로그 디지털 변환기
    171.
    发明授权
    파이프라인 아날로그 디지털 변환기 有权
    管道模拟数字转换器

    公开(公告)号:KR101685011B1

    公开(公告)日:2016-12-14

    申请号:KR1020100125775

    申请日:2010-12-09

    CPC classification number: H03M1/069 H03M1/168

    Abstract: 본발명에따른파이프라인아날로그디지털변환기는디지털출력의정정구간과비정정구간을구분하기위한논리회로의복잡도를개선하는디지털정정회로를구비한다. 본발명에따른파이프라인아날로그디지털변환기는, 데이터에러정정시이진쉬프트시켜논리교정동작을간단하게수행함으로써, 해상도가증가하더라도논리회로의복잡도를낮추고구현면적을감소시킬수 있다.

    Abstract translation: 流水线模数转换器包括数字校正电路,其被配置为提高用于划分校正周期和数字输出的无校正周期的逻辑电路的复杂度。 流水线模数转换器在数据纠错时通过二进制移位执行逻辑校正操作。 因此,虽然分辨率增加,但是可以降低逻辑电路的复杂性和面积。

    클럭 딜레이를 이용한 아날로그-디지털 변환장치 및 변환방법
    172.
    发明授权
    클럭 딜레이를 이용한 아날로그-디지털 변환장치 및 변환방법 有权
    - 模拟数字转换器和使用时钟延迟的转换方法

    公开(公告)号:KR101681948B1

    公开(公告)日:2016-12-06

    申请号:KR1020110089637

    申请日:2011-09-05

    CPC classification number: H03M1/462

    Abstract: 본발명에서는클럭딜레이를해당비트마다다르게적용하고, SAR Conversion 시간을감소시킬수 있다. 이를위한아날로그-디지털변환장치는클럭신호를발생시키는클럭발생, 제어신호에따라상기클럭신호를제1 지연시간만큼지연시킨제1 클럭신호내지제K 지연시간만큼지연시킨제K 클럭신호(K는 1보다크고 N보다작거나같은양의정수) 중하나의신호출력하는클럭딜레이조절부, 상기아날로그신호및 레퍼런스전압을입력받고, 두값의차이를출력하는 Capacitive 디지털-아날로그변환부, 상기클럭딜레이조절부의출력에응답하여상기 Capacitive 디지털-아날로그변환부의출력이 0인지, 양수인지또는음수인지여부를판단하는비교부, 및상기클럭딜레이조절부의출력에응답하여상기비교부의출력을수신하여상기 Capacitive 디지털-아날로그변환부에전달하고, 축차근사동작을수행하여상기 N비트디지털신호를출력하는 SAR논리부를포함한다. 상기와같은구성에따르면, SAR Conversion 시간을감소시킬수 있다. 또한, 본발명은추가적인전력이나면적소모없이동작속도를향상시킬수 있다.

    Abstract translation: 本发明构思涉及一种模数转换器。 模拟数字转换器包括产生时钟信号的时钟产生单元; 时钟延迟调整单元,根据控制信号将第一时钟信号中的一个输出到第K个时钟信号; 输出模拟信号和参考信号之间的差的电容数字 - 模拟转换单元; 比较单元,响应于时钟延迟调整单元的输出,判定电容数字 - 模拟转换单元的输出是0,正数还是负数; 以及SAR逻辑单元,响应于时钟延迟调整单元的输出,将比较单元的输出传送到电容数字 - 模拟转换单元,并执行逐次逼近操作以输出N位数字信号。

    휠 속도 센서 인터페이스, 그것의 동작 방법 및 그것을 포함하는 전자 제어 시스템
    173.
    发明公开
    휠 속도 센서 인터페이스, 그것의 동작 방법 및 그것을 포함하는 전자 제어 시스템 审中-实审
    车轮速度传感器接口,其操作方法和包括其的电子控制系统

    公开(公告)号:KR1020150050040A

    公开(公告)日:2015-05-08

    申请号:KR1020130131369

    申请日:2013-10-31

    CPC classification number: B60T8/32 B60T8/171 B60T8/885 G01P3/44 G01P3/489 G01P3/56

    Abstract: 본발명은차량의휠 속도센서의센서신호들을전송하는휠 속도센서인터페이스에관한것이다. 본발명에따른휠 속도센서인터페이스는차량의휠 속도정보를포함하는복수의센서신호들을수신하고, 수신된복수의센서신호들을기반으로복수의속도펄스들을검출하고, 검출된복수의속도펄스들을외부장치로전송하는속도펄스검출회로; 및검출된속도펄스들을각각카운팅하여복수의카운팅값들생성하고, 생성된복수의카운팅값들을시분할방식으로다중화하여비교속도정보를외부장치로전송하는비교속도검출회로를포함한다.

    Abstract translation: 本发明涉及一种传递车辆的车轮速度传感器的传感器信号的车轮速度传感器接口。 车轮速度传感器接口包括: 速度脉冲检测电路,其接收包括车辆的车轮速度信息的多个传感器信号,并且基于接收到的传感器信号检测多个速度脉冲,并将检测到的速度脉冲发送到外部设备; 以及比较速度检测电路,其通过对速度脉冲进行计数并且以时分方式对计数值进行多路复用来产生多个计数值,并将比较速度信息发送到外部装置。 根据本发明,车轮速度传感器接口具有改进的可靠性和减小的面积。

    음향 센서
    174.
    发明公开
    음향 센서 审中-实审
    声学传感器

    公开(公告)号:KR1020150049193A

    公开(公告)日:2015-05-08

    申请号:KR1020130129427

    申请日:2013-10-29

    CPC classification number: H04R19/005 H04R2201/003

    Abstract: 음향센서및 그제조방법이제공된다. 본발명의개념에따른음향센서제1 관통홀의측벽을덮으며, 기판의상면으로연장되는하부전극패드; 제2 관통홀의측벽을덮으며, 기판의상면으로연장되는진동판패드; 상기음향챔버상에제공되며, 상기하부전극패드와연결되는하부전극; 및상기기판의상면상에서, 상기하부전극과이격되며, 상기진동판패드와연결되는진동판을포함할수 있다.

    Abstract translation: 公开了一种声传感器及其制造方法。 根据本发明,声传感器包括:下电极焊盘,其覆盖声传感器的第一通孔并延伸到衬底的上侧; 隔膜垫,其覆盖第二通孔的侧壁并延伸到所述基板的上侧; 下电极,设置在声室上并连接到下电极焊盘; 以及与基板的上侧的下部电极分离并与膜片垫连接的隔膜。

    잡음 필터를 사용한 MEMS 마이크로폰
    175.
    发明公开
    잡음 필터를 사용한 MEMS 마이크로폰 审中-实审
    使用噪声滤波器的MEMS麦克风

    公开(公告)号:KR1020140036790A

    公开(公告)日:2014-03-26

    申请号:KR1020120103347

    申请日:2012-09-18

    CPC classification number: H04R3/00 H04R19/005 H04R2201/003 H04R2410/03

    Abstract: A MEMS microphone according to an embodiment of the present invention includes: a reference voltage/current generation unit for generating a reference voltage and a reference current; a first noise filter for receiving the reference voltage and removing DC noise of the received reference voltage; a voltage booster for receiving the reference voltage from which the DC noise is removed and generating a sensor bias voltage; a microphone sensor for receiving the sensor bias voltage and generating an output value based on a change in sound pressure; a bias circuit for generating a bias voltage by receiving the reference current; and a signal amplification unit for receiving the bias voltage and the output value of the microphone, and amplifying and outputting the output value, in which the first noise filter includes an impedance circuit; a capacitor circuit connected to the impedance circuit in parallel; and a switch connecting opposite ends of the impedance circuit.

    Abstract translation: 根据本发明实施例的MEMS麦克风包括:用于产生参考电压和参考电流的参考电压/电流产生单元; 第一噪声滤波器,用于接收参考电压并去除接收的参考电压的DC噪声; 用于接收从其中去除DC噪声并产生传感器偏置电压的参考电压的升压器; 麦克风传感器,用于接收传感器偏置电压并基于声压的变化产生输出值; 用于通过接收参考电流产生偏置电压的偏置电路; 以及信号放大单元,用于接收麦克风的偏置电压和输出值,并且放大并输出其中第一噪声滤波器包括阻抗电路的输出值; 并联连接到阻抗电路的电容器电路; 以及连接阻抗电路的两端的开关。

    이득제어 기능을 갖는 능동형 RC 적분기 및 연속시간 시그마-델타 변조기
    176.
    发明授权
    이득제어 기능을 갖는 능동형 RC 적분기 및 연속시간 시그마-델타 변조기 有权
    主动RC积分器和具有增益控制功能的连续时间信号调制器

    公开(公告)号:KR101348662B1

    公开(公告)日:2014-01-08

    申请号:KR1020100056911

    申请日:2010-06-16

    Abstract: 이득제어 기능을 갖는 능동형 RC 적분기 및 연속시간 시그마-델타 변조기에 관한 것이다. 본 발명은 능동형 RC 적분기에 있어서, 증폭기; 제1입력노드와 상기 증폭기의 양의 입력단 사이에 연결된 제1베이스저항 및 상기 제1베이스저항을 온/오프하기 위한 제1스위치; 제2입력노드와 상기 증폭기의 음의 입력단 사이에 연결된 제2베이스저항 및 상기 제2베이스저항을 온/오프하기 위한 제2스위치; 상기 제2입력노드와 상기 증폭기의 양의 입력단 사이에 연결된 제1저항부; 및 상기 제1입력노드와 상기 증폭기의 음의 입력단 사이에 연결된 제2저항부를 포함한다.
    본 발명에 따르면, 입력 저항을 저항 및 스위치로 구성된 저항 네트워크로 구성함으로써, 이득제어 기능을 갖는 능동형 RC 적분기를 제공할 수 있다. 따라서, 이득제어 회로를 별도로 구성했던 종래의 아날로그 신호처리 시스템에 비해 저전력 시스템을 구현할 수 있다.

    계수 평균화 기법을 적용한 계수 곱셈기 및 이를 이용한 디지털 델타-시그마 변조기
    177.
    发明授权
    계수 평균화 기법을 적용한 계수 곱셈기 및 이를 이용한 디지털 델타-시그마 변조기 有权
    具有系数平均技术的系数乘数和使用其的数字Delta-Sigma调制器

    公开(公告)号:KR101286769B1

    公开(公告)日:2013-07-16

    申请号:KR1020090124438

    申请日:2009-12-15

    CPC classification number: H03M7/3004 H03M7/3033 H03M7/304

    Abstract: 본 발명에 따른 계수 곱셈기는 구조가 복잡하고 많은 칩 면적을 차지하는 덧셈기를 사용하지 않고, 그 대신 계수 평균화 기법을 적용하여 각 종속 곱셈기의 출력 신호의 평균값을 유효 계수(effective coefficient)로 갖는 것을 특징으로 한다. 따라서, 본 발명에 따르면 종래의 CSD(Canonical Signed Digit) 표현 방식의 계수 곱셈기에 비하여 하드웨어 구성이 간단하고 작은 칩 면적을 차지하는 계수 곱셈기를 구현할 수 있으며, 아울러 이러한 계수 곱셈기를 이용하여 간단한 구조를 가지면서 소형화가 가능한 디지털 델타-시그마 변조기를 구현할 수 있다.
    델타-시그마 변조기(delta-sigma modulator), 곱셈기(multiplier), Canonical signed digit

    공정변화에 둔감한 오실레이터 기반 디지털 온도센서
    178.
    发明公开
    공정변화에 둔감한 오실레이터 기반 디지털 온도센서 无效
    基于振荡器的过程独立温度传感器

    公开(公告)号:KR1020130070953A

    公开(公告)日:2013-06-28

    申请号:KR1020110138234

    申请日:2011-12-20

    CPC classification number: G01K7/32

    Abstract: PURPOSE: An oscillator based digital temperature sensor insensitive to a process change is provided to have a simple as the temperature is operated in a time domain and to facilitate digitalization. CONSTITUTION: An oscillator based digital temperature sensor insensitive to a process change comprises a first oscillator(1), a second oscillator(2), and a time-digital converter(4). The first oscillator generates first output signals with first temperature properties. The second oscillator generates second output signals with second temperature properties different from the first temperature properties. The time-digital converter outputs digital signals in which the output of the temperature is compensated by using first and second output signals. The first temperature properties of the first oscillator obtain output frequencies proportionally to a temperature change.

    Abstract translation: 目的:基于振荡器的数字温度传感器对过程变化不敏感,以提供简单的温度在时域中运行并有助于数字化。 构成:对过程变化不敏感的基于振荡器的数字温度传感器包括第一振荡器(1),第二振荡器(2)和时间数字转换器(4)。 第一个振荡器产生具有第一温度特性的第一个输出信号。 第二振荡器产生具有与第一温度特性不同的第二温度特性的第二输出信号。 时间数字转换器输出通过使用第一和第二输出信号来补偿温度输出的数字信号。 第一个振荡器的第一个温度特性与温度变化成比例地获得输出频率。

    병렬 처리 기반 파이프라인 복호화 장치 및 방법
    179.
    发明授权
    병렬 처리 기반 파이프라인 복호화 장치 및 방법 有权
    基于并行处理的流水线解码装置和方法

    公开(公告)号:KR101279507B1

    公开(公告)日:2013-06-28

    申请号:KR1020090124366

    申请日:2009-12-15

    CPC classification number: H04N19/436 H04N19/44

    Abstract: 본 발명은 병렬 처리에 기반하여 동영상을 복호화하기 위한 장치 및 방법에 관한 것이다. 본 발명에 따른 병렬처리 기반 파이프라인 복호화 장치는, 압축 비트스트림에 대해 문맥적응적가변길이디코딩(CAVLC)을 수행함으로써 SPS, PPS, 슬라이스 헤더, 매크로블록 헤더 및 매크로블록 계수값들을 복호화하기 위한 비트스트림 프로세서; 상기 복호화된 매크로블록 헤더 및 매크로블록 계수값들을 이용하여 복수개의 매크로블록에 대한 역양자화(IQ), 역변환(IT) 및 움직임 보상(MC) 연산을 동시에 병렬 처리하는 병렬처리 어레이 프로세서; 상기 복수개의 매크로블록에 대한 인트라 예측(IP) 및 디블록킹필터(DF) 연산을 순차 처리하는 순차처리 프로세서; 상기 프로세서들간에 상기 복수개의 매크로블록에 대한 데이터 전송을 제어하는 DMA 제어기; 상기 프로세서들의 연산과 상기 복수개의 매크로블록에 대한 데이터 전송을 파이프라인하기 위한 시퀀서 프로세서; 상기 프로세서들의 초기화, 프레임 제어 및 슬라이스 제어를 수행하는 메인 프로세서; 및 상기 비트스트림 프로세서, 상기 병렬처리 어레이 프로세서, 상기 순차처리 프로세서, 상기 DMA 제어기, 상기 시퀀서 프로세서 및 상기 메인 프로세서를 상호연결하는 매트릭스 스위치 버스를 포함한다.
    복호화, 병렬처리, 파이프라인, 병렬처리 프로세서, 순차처리 프로세서, 시퀀서 프로세서

    부하변동 특성 향상을 위한 전압공급 회로 및 출력전압 공급 방법
    180.
    发明公开
    부하변동 특성 향상을 위한 전압공급 회로 및 출력전압 공급 방법 无效
    具有改进的负载调节和电压调节方法的电压调节器

    公开(公告)号:KR1020130066266A

    公开(公告)日:2013-06-20

    申请号:KR1020110133020

    申请日:2011-12-12

    CPC classification number: G11C5/145 H02M3/073 H02M2001/0045

    Abstract: PURPOSE: A voltage supply circuit and an output voltage supply method for improving a load variation characteristic are provided to minimize variation of a charge pump output voltage by actively compensating variation of the charge pump output voltage through a feedback loop. CONSTITUTION: A voltage regulator (20) receives an external power supply voltage and generates charge pump power supply voltage according to comparison between a reference voltage and a feedback voltage. A charge pump (30) charge-pumps the charge pump power supply voltage according to clock and generates charge pump output voltage. The charging pump feedbacks the charge pump output voltage to the voltage regulator through a feedback line connected to the voltage regulator.

    Abstract translation: 目的:提供一种用于改善负载变动特性的电压供应电路和输出电压供应方法,以通过主动补偿通过反馈回路的电荷泵输出电压的变化来最小化电荷泵输出电压的变化。 构成:电压调节器(20)接收外部电源电压,并根据参考电压和反馈电压之间的比较产生电荷泵电源电压。 电荷泵(30)根据时钟对电荷泵电源电压进行充电,并产生电荷泵输出电压。 充电泵通过连接到电压调节器的反馈线将电荷泵输出电压反馈给电压调节器。

Patent Agency Ranking