Abstract:
A MEMS microphone according to an embodiment of the present invention includes: a reference voltage/current generation unit for generating a reference voltage and a reference current; a first noise filter for receiving the reference voltage and removing DC noise of the received reference voltage; a voltage booster for receiving the reference voltage from which the DC noise is removed and generating a sensor bias voltage; a microphone sensor for receiving the sensor bias voltage and generating an output value based on a change in sound pressure; a bias circuit for generating a bias voltage by receiving the reference current; and a signal amplification unit for receiving the bias voltage and the output value of the microphone, and amplifying and outputting the output value, in which the first noise filter includes an impedance circuit; a capacitor circuit connected to the impedance circuit in parallel; and a switch connecting opposite ends of the impedance circuit.
Abstract:
이득제어 기능을 갖는 능동형 RC 적분기 및 연속시간 시그마-델타 변조기에 관한 것이다. 본 발명은 능동형 RC 적분기에 있어서, 증폭기; 제1입력노드와 상기 증폭기의 양의 입력단 사이에 연결된 제1베이스저항 및 상기 제1베이스저항을 온/오프하기 위한 제1스위치; 제2입력노드와 상기 증폭기의 음의 입력단 사이에 연결된 제2베이스저항 및 상기 제2베이스저항을 온/오프하기 위한 제2스위치; 상기 제2입력노드와 상기 증폭기의 양의 입력단 사이에 연결된 제1저항부; 및 상기 제1입력노드와 상기 증폭기의 음의 입력단 사이에 연결된 제2저항부를 포함한다. 본 발명에 따르면, 입력 저항을 저항 및 스위치로 구성된 저항 네트워크로 구성함으로써, 이득제어 기능을 갖는 능동형 RC 적분기를 제공할 수 있다. 따라서, 이득제어 회로를 별도로 구성했던 종래의 아날로그 신호처리 시스템에 비해 저전력 시스템을 구현할 수 있다.
Abstract:
본 발명에 따른 계수 곱셈기는 구조가 복잡하고 많은 칩 면적을 차지하는 덧셈기를 사용하지 않고, 그 대신 계수 평균화 기법을 적용하여 각 종속 곱셈기의 출력 신호의 평균값을 유효 계수(effective coefficient)로 갖는 것을 특징으로 한다. 따라서, 본 발명에 따르면 종래의 CSD(Canonical Signed Digit) 표현 방식의 계수 곱셈기에 비하여 하드웨어 구성이 간단하고 작은 칩 면적을 차지하는 계수 곱셈기를 구현할 수 있으며, 아울러 이러한 계수 곱셈기를 이용하여 간단한 구조를 가지면서 소형화가 가능한 디지털 델타-시그마 변조기를 구현할 수 있다. 델타-시그마 변조기(delta-sigma modulator), 곱셈기(multiplier), Canonical signed digit
Abstract:
PURPOSE: An oscillator based digital temperature sensor insensitive to a process change is provided to have a simple as the temperature is operated in a time domain and to facilitate digitalization. CONSTITUTION: An oscillator based digital temperature sensor insensitive to a process change comprises a first oscillator(1), a second oscillator(2), and a time-digital converter(4). The first oscillator generates first output signals with first temperature properties. The second oscillator generates second output signals with second temperature properties different from the first temperature properties. The time-digital converter outputs digital signals in which the output of the temperature is compensated by using first and second output signals. The first temperature properties of the first oscillator obtain output frequencies proportionally to a temperature change.
Abstract:
본 발명은 병렬 처리에 기반하여 동영상을 복호화하기 위한 장치 및 방법에 관한 것이다. 본 발명에 따른 병렬처리 기반 파이프라인 복호화 장치는, 압축 비트스트림에 대해 문맥적응적가변길이디코딩(CAVLC)을 수행함으로써 SPS, PPS, 슬라이스 헤더, 매크로블록 헤더 및 매크로블록 계수값들을 복호화하기 위한 비트스트림 프로세서; 상기 복호화된 매크로블록 헤더 및 매크로블록 계수값들을 이용하여 복수개의 매크로블록에 대한 역양자화(IQ), 역변환(IT) 및 움직임 보상(MC) 연산을 동시에 병렬 처리하는 병렬처리 어레이 프로세서; 상기 복수개의 매크로블록에 대한 인트라 예측(IP) 및 디블록킹필터(DF) 연산을 순차 처리하는 순차처리 프로세서; 상기 프로세서들간에 상기 복수개의 매크로블록에 대한 데이터 전송을 제어하는 DMA 제어기; 상기 프로세서들의 연산과 상기 복수개의 매크로블록에 대한 데이터 전송을 파이프라인하기 위한 시퀀서 프로세서; 상기 프로세서들의 초기화, 프레임 제어 및 슬라이스 제어를 수행하는 메인 프로세서; 및 상기 비트스트림 프로세서, 상기 병렬처리 어레이 프로세서, 상기 순차처리 프로세서, 상기 DMA 제어기, 상기 시퀀서 프로세서 및 상기 메인 프로세서를 상호연결하는 매트릭스 스위치 버스를 포함한다. 복호화, 병렬처리, 파이프라인, 병렬처리 프로세서, 순차처리 프로세서, 시퀀서 프로세서
Abstract:
PURPOSE: A voltage supply circuit and an output voltage supply method for improving a load variation characteristic are provided to minimize variation of a charge pump output voltage by actively compensating variation of the charge pump output voltage through a feedback loop. CONSTITUTION: A voltage regulator (20) receives an external power supply voltage and generates charge pump power supply voltage according to comparison between a reference voltage and a feedback voltage. A charge pump (30) charge-pumps the charge pump power supply voltage according to clock and generates charge pump output voltage. The charging pump feedbacks the charge pump output voltage to the voltage regulator through a feedback line connected to the voltage regulator.