PROCEDE D'ALIMENTATION ET DE POLARISATION DE CAISSONS D'UN SYSTEME INTEGRE SUR PUCE

    公开(公告)号:FR2976723A1

    公开(公告)日:2012-12-21

    申请号:FR1155406

    申请日:2011-06-20

    Abstract: L'invention concerne un procédé d'alimentation d'un système intégré, le procédé comprenant des étapes consistant à : fournir au système des tensions d'alimentation (Vdd), de masse (Gnd) et de polarisation de caissons, les tensions de polarisation de caisson comprenant une tension de polarisation de caissons de transistors MOS à canal p (Vbpf, Vbpr), supérieure ou inférieure à la tension d'alimentation, et une tension de polarisation de caissons de transistors MOS à canal n (Vbnf, Vbnr), inférieure ou supérieure à la tension de masse, sélectionner par le système parmi les tensions fournies, selon qu'une unité de traitement (PU) du système se trouve dans une période d'activité ou d'inactivité, des tensions à fournir pour polariser les caissons des transistors MOS de l'unité de traitement, et fournir les tensions sélectionnées aux caissons des transistors MOS de l'unité de traitement.

    14.
    发明专利
    未知

    公开(公告)号:FR2871975B1

    公开(公告)日:2006-08-11

    申请号:FR0451307

    申请日:2004-06-22

    Abstract: An LDPC decoder has a determined number of processing units operating in parallel. Storage circuitry contains first words having a juxtaposition of a first type of message. The storage circuitry also contains second words having a juxtaposition of a second type of message. A message provision unit provides each processing unit with the messages. A message write unit may write words into the storage circuitry in a way that depends on the contents of the words. The message provision unit may provide data in a way that depends on the contents of the words.

    DECODEUR LDPC
    15.
    发明专利

    公开(公告)号:FR2871976A1

    公开(公告)日:2005-12-23

    申请号:FR0451308

    申请日:2004-06-22

    Abstract: L'invention concerne un décodeur (41, 60, 70) LDPC comprenant des modules de traitement (24) adaptés à recevoir des premiers messages et à fournir des seconds messages à partir des premiers messages reçus ; des première et seconde mémoires à accès unique (42, 44) ; et des moyens (32, 34, 38, 39 ; 62, 74) adaptés à lire des premiers mots dans les première et seconde mémoires, chaque premier mot contenant des premiers messages ; à fournir des premiers messages aux modules de traitement à partir des premiers mots lus ; à former des seconds mots, chaque second mot contenant des seconds messages fournis par les modules de traitement ; et à écrire les seconds mots dans les première et seconde mémoires, lesdits moyens étant adaptés à lire un premier (respectivement second) mot dans la première mémoire et simultanément à écrire un second (respectivement premier) mot dans la seconde mémoire.

Patent Agency Ranking