CELLULE PHOTOVOLTAÏQUE ET CAPTEUR AUTONOME

    公开(公告)号:FR2963704A1

    公开(公告)日:2012-02-10

    申请号:FR1056456

    申请日:2010-08-05

    Abstract: L'invention concerne un dispositif autonome comprenant une plaquette de silicium (1) dont la face avant comporte une première couche d'un premier type de conductivité (2) et une deuxième couche d'un deuxième type de conductivité (3) formant une cellule photovoltaïque ; des premiers vias (4) traversant la plaquette à partir de la face arrière de la première couche (2) et des seconds vias (5) traversant la plaquette à partir de la face arrière de la deuxième couche (3) ; des niveaux de métallisation (9, 10) sur la face arrière de la plaquette, le niveau externe de ces niveaux de métallisation définissant des plots de contact (14) ; une antenne (13) formée dans l'un des niveaux de métallisation ; et une ou plusieurs puces montées sur lesdits plots ; les niveaux de métallisation étant conformés pour assurer des interconnexions choisies entre les différents éléments du dispositif.

    5.
    发明专利
    未知

    公开(公告)号:FR2900294B1

    公开(公告)日:2008-07-04

    申请号:FR0603456

    申请日:2006-04-19

    Abstract: The method involves forming types of binary word streams corresponding to a set of information log-likelihood ratios and a set of parity log-likelihood ratios using a serial/parallel conversion module (71) and a column-line interlacing device, where the device comprises first-in first-out buffer memories (72a, 72b) with two fastened dimensions. Memory accesses in page mode are carried out for writing the binary word streams in respective zones of an input/channel memory (41), using a memory access controlling module (73). Independent claims are also included for the following: (1) an input memory loading device comprising a memory access controlling module (2) a low density parity check decoder comprising an input memory loading device (3) an apparatus e.g. set top box, comprising a low density parity check decoder.

    PROCEDE ET DISPOSITIF DE DECODAGE DE BLOCS ENCODES AVEC UN CODE LDPC

    公开(公告)号:FR2905209A1

    公开(公告)日:2008-02-29

    申请号:FR0607489

    申请日:2006-08-24

    Abstract: On stocke temporairement et successivement les blocs dans des moyens de mémoire d'entrée avant de les décoder successivement de façon itérative. Les moyens de mémoire d'entrée ont une taille mémoire permettant le stockage de plus de deux blocs. On définit une indication courante NMAX représentative d'un nombre maximum autorisé d'itérations pour le décodage d'un bloc courant, on initialise ladite indication courante NMAX à un nombre d'itérations de référence NREF augmenté d'un nombre supplémentaire d'itérations EXTRA dépendant de la taille-mémoire supplémentaire des moyens de mémoire d'entrée permettant le surplus de stockage au-delà de deux blocs, on décode le bloc courant BLCi jusqu'à la satisfaction d'un critère de décodage ou tant que le nombre d'itérations CNT n'a pas atteint ladite indication courante NMAX tandis qu'on stocke le premier bloc suivant BLCi+1 et éventuellement une partie du deuxième bloc suivant BLCi+2 dans les moyens de mémoire d'entrée, puis on met à jour ladite indication courante pour le décodage du premier bloc suivant en fonction du nombre d'itérations effectuées pour le décodage dudit bloc courant.

Patent Agency Ranking