-
公开(公告)号:FR3069121A1
公开(公告)日:2019-01-18
申请号:FR1756565
申请日:2017-07-11
Inventor: URARD PASCAL , CACHO FLORIAN , HUARD VINCENT , TRIPATHI ALOK KUMAR
IPC: H03K19/007 , G11C11/34 , H03K19/20
Abstract: L'invention concerne une bascule comprenant : une entrée de données (D) et une entrée (104) d'horloge (CLK) ; des entrée (TI) et sortie (TQ) de chaîne de test ; un circuit de surveillance (106) adapté à générer une alerte (F) si le temps entre l'arrivée d'une donnée et un front de l'horloge est inférieur à un seuil ; et un circuit de transmission d'alerte (204), adapté à, pendant une période de surveillance, appliquer un niveau d'alerte sur la sortie (TQ) de chaîne de test en cas d'alerte générée par le circuit de surveillance, et à appliquer le niveau d'alerte sur la sortie de chaîne de test lorsqu'un niveau d'alerte est reçu à l'entrée (TI) de chaîne de test.
-
公开(公告)号:FR2984654A1
公开(公告)日:2013-06-21
申请号:FR1161855
申请日:2011-12-16
Applicant: ST MICROELECTRONICS CROLLES 2 , ST MICROELECTRONICS SA
Inventor: URARD PASCAL , REGNIER CHRISTOPHE , GLORIA DANIEL , HINSINGER OLIVIER , CAVENEL PHILIPPE , BALME LIONEL
Abstract: L'invention concerne un module sans fil comprenant : un premier dispositif sensible au mouvement (206A) ; un circuit de communication pour communiquer sans fil avec un autre module sans fil (204) ; et un dispositif de traitement agencé pour comparer au moins un premier vecteur de mouvement reçu du premier dispositif sensible au mouvement avec au moins un deuxième vecteur de mouvement reçu d'un deuxième dispositif sensible au mouvement (206B) de l'autre module sans fil.
-
公开(公告)号:FR3069121B1
公开(公告)日:2020-01-24
申请号:FR1756565
申请日:2017-07-11
Inventor: URARD PASCAL , CACHO FLORIAN , HUARD VINCENT , TRIPATHI ALOK KUMAR
IPC: H03K19/007 , G11C11/34 , H03K19/20
Abstract: L'invention concerne une bascule comprenant : une entrée de données (D) et une entrée (104) d'horloge (CLK) ; des entrée (TI) et sortie (TQ) de chaîne de test ; un circuit de surveillance (106) adapté à générer une alerte (F) si le temps entre l'arrivée d'une donnée et un front de l'horloge est inférieur à un seuil ; et un circuit de transmission d'alerte (204), adapté à, pendant une période de surveillance, appliquer un niveau d'alerte sur la sortie (TQ) de chaîne de test en cas d'alerte générée par le circuit de surveillance, et à appliquer le niveau d'alerte sur la sortie de chaîne de test lorsqu'un niveau d'alerte est reçu à l'entrée (TI) de chaîne de test.
-
公开(公告)号:FR2963704A1
公开(公告)日:2012-02-10
申请号:FR1056456
申请日:2010-08-05
Applicant: ST MICROELECTRONICS CROLLES 2 , ST MICROELECTRONICS SA
Inventor: REGNIER CHRISTOPHE , HINSINGER OLIVIER , GLORIA DANIEL , URARD PASCAL
IPC: H01L31/048 , H01L31/05
Abstract: L'invention concerne un dispositif autonome comprenant une plaquette de silicium (1) dont la face avant comporte une première couche d'un premier type de conductivité (2) et une deuxième couche d'un deuxième type de conductivité (3) formant une cellule photovoltaïque ; des premiers vias (4) traversant la plaquette à partir de la face arrière de la première couche (2) et des seconds vias (5) traversant la plaquette à partir de la face arrière de la deuxième couche (3) ; des niveaux de métallisation (9, 10) sur la face arrière de la plaquette, le niveau externe de ces niveaux de métallisation définissant des plots de contact (14) ; une antenne (13) formée dans l'un des niveaux de métallisation ; et une ou plusieurs puces montées sur lesdits plots ; les niveaux de métallisation étant conformés pour assurer des interconnexions choisies entre les différents éléments du dispositif.
-
公开(公告)号:FR2900294B1
公开(公告)日:2008-07-04
申请号:FR0603456
申请日:2006-04-19
Applicant: ST MICROELECTRONICS SA
Inventor: PAUMIER LAURENT , URARD PASCAL
Abstract: The method involves forming types of binary word streams corresponding to a set of information log-likelihood ratios and a set of parity log-likelihood ratios using a serial/parallel conversion module (71) and a column-line interlacing device, where the device comprises first-in first-out buffer memories (72a, 72b) with two fastened dimensions. Memory accesses in page mode are carried out for writing the binary word streams in respective zones of an input/channel memory (41), using a memory access controlling module (73). Independent claims are also included for the following: (1) an input memory loading device comprising a memory access controlling module (2) a low density parity check decoder comprising an input memory loading device (3) an apparatus e.g. set top box, comprising a low density parity check decoder.
-
公开(公告)号:FR2905209A1
公开(公告)日:2008-02-29
申请号:FR0607489
申请日:2006-08-24
Applicant: ST MICROELECTRONICS SA
Inventor: HEINRICH VINCENT , URARD PASCAL
Abstract: On stocke temporairement et successivement les blocs dans des moyens de mémoire d'entrée avant de les décoder successivement de façon itérative. Les moyens de mémoire d'entrée ont une taille mémoire permettant le stockage de plus de deux blocs. On définit une indication courante NMAX représentative d'un nombre maximum autorisé d'itérations pour le décodage d'un bloc courant, on initialise ladite indication courante NMAX à un nombre d'itérations de référence NREF augmenté d'un nombre supplémentaire d'itérations EXTRA dépendant de la taille-mémoire supplémentaire des moyens de mémoire d'entrée permettant le surplus de stockage au-delà de deux blocs, on décode le bloc courant BLCi jusqu'à la satisfaction d'un critère de décodage ou tant que le nombre d'itérations CNT n'a pas atteint ladite indication courante NMAX tandis qu'on stocke le premier bloc suivant BLCi+1 et éventuellement une partie du deuxième bloc suivant BLCi+2 dans les moyens de mémoire d'entrée, puis on met à jour ladite indication courante pour le décodage du premier bloc suivant en fonction du nombre d'itérations effectuées pour le décodage dudit bloc courant.
-
公开(公告)号:FR2857178A1
公开(公告)日:2005-01-07
申请号:FR0308238
申请日:2003-07-04
Applicant: ST MICROELECTRONICS SA
Inventor: URARD PASCAL , PAUMIER LAURENT , LANTREIBECQ ETIENNE
IPC: H03M13/27
Abstract: The interleaver has two random access memories (RAMs) (10, 11) to store data, and an addressing device (100) connected to respective address inputs of the RAMs. The device is arranged to transmit, at each instant of a clock, a reading instruction to one of the RAMs and a writing instruction to the other RAM, such that data is written in/read from each RAM, at each instant. An independent claim is also included for a digital signal decoding device having an interleaver and a decoder.
-
公开(公告)号:FR2845784A1
公开(公告)日:2004-04-16
申请号:FR0212663
申请日:2002-10-11
Applicant: ST MICROELECTRONICS SA
Inventor: URARD PASCAL
Abstract: The data memory is a stack of depth 2N where N is integer, and has two random access memories (10,20) each having 2N-1 storage locations. A controller (1) manages reading and writing of data into one of the memories, or the direct transmission of data to multiplexors (30,40). The memory outputs are connected to the multiplexors. The multiplexor outputs are sampled (50) to provide output.
-
公开(公告)号:FR3056364B1
公开(公告)日:2018-10-05
申请号:FR1658753
申请日:2016-09-19
Applicant: ST MICROELECTRONICS SA , ST MICROELECTRONICS INT NV
Inventor: URARD PASCAL , TRIPATHI ALOK KUMAR
IPC: H03K3/356
-
公开(公告)号:FR3002390A1
公开(公告)日:2014-08-22
申请号:FR1351447
申请日:2013-02-20
Applicant: ST MICROELECTRONICS SA , ASS SUPELEC
Inventor: SIMON THIERRY , LE DORTZ NICOLAS , URARD PASCAL
Abstract: Le signal échantillonné comporte plusieurs trains d'échantillons (m[k]) respectivement issus de plusieurs convertisseurs analogiques/numériques temporellement entrelacés. Le procédé comprend, après une phase transitoire, pour chaque échantillon courant (m[k]) de chaque train issu du convertisseur correspondant, une élaboration d'un mot numérique de correction (mcm[k]) appartenant à une séquence pseudo-aléatoire de mots numériques dont la moyenne des valeurs est égale ou quasi égale à une valeur du décalage (ôm[k]) dudit convertisseur correspondant estimée à partir des valeurs d'échantillons du train issu du convertisseur correspondant, et une soustraction dudit mot numérique de correction (mcm[k]) par exemple à cet échantillon courant (m[k]).
-
-
-
-
-
-
-
-
-