-
公开(公告)号:KR101231743B1
公开(公告)日:2013-02-08
申请号:KR1020090036029
申请日:2009-04-24
Applicant: 한국전자통신연구원
CPC classification number: H03L7/16 , H03L7/095 , H03L7/099 , H03L7/103 , H03L2207/50
Abstract: 본 발명의 일측면은, 복수개의 제어비트를 입력받으며, 상기 복수개의 제어비트들의 락킹(Locking) 여부에 관한 비트정보가 포함된 하나의 비트 신호로 출력하는 비교부와, 상기 비교부에서 출력되는 하나의 비트 신호와 상기 하나의 비트 신호를 기 설정된 시간만큼 지연시킨 신호를 결합하여 하나의 클럭 신호를 출력하는 지연셀 블록, 및 상기 지연셀 블럭에서 출력되는 클럭 신호에 의해 락 표시 신호를 출력하는 검출부를 포함하는 디지털 락 검출장치 및 이를 이용한 주파수 합성기를 제공할 수 있다.
락 검출장치(lock detector), 위상 고정 루프(phase locked loop)-
公开(公告)号:KR1020100064311A
公开(公告)日:2010-06-14
申请号:KR1020090061163
申请日:2009-07-06
Applicant: 한국전자통신연구원
CPC classification number: H04L27/3863 , H04B1/16
Abstract: PURPOSE: An I/Q mismatching compensation apparatus and a method are provided to guarantee a generality about an arbitrary receiver using a continuous wave signal unrelated with a modulated signal. CONSTITUTION: A point of symmetry extracting unit(110) extracts an I/Q channel average trace of the continuous wave signal by receiving a continuous wave signal. An error extracting unit(120) extracts a distortion of the continuous wave signal from the I/Q channel average trace extracted from the point of symmetry extracting unit. A compensation unit(130) compensates a mismatching generated between an I channel signal and a Q channel signal of the continuous wave signal using the distortion of the continuous wave signal. The compensation unit normalizes the I/Q channel average trace to a circular.
Abstract translation: 目的:提供I / Q不匹配补偿装置和方法,以保证使用与调制信号无关的连续波信号的任意接收机的通用性。 构成:对称提取单元(110)通过接收连续波信号来提取连续波信号的I / Q通道平均迹线。 误差提取单元(120)从对称提取单元提取的I / Q通道平均曲线提取连续波信号的失真。 补偿单元(130)使用连续波信号的失真来补偿在I信道信号和连续波信号的Q信道信号之间产生的失配。 补偿单元将I / Q通道平均轨迹归一化为圆形。
-
公开(公告)号:KR100657821B1
公开(公告)日:2006-12-14
申请号:KR1020050033742
申请日:2005-04-22
Applicant: 한국전자통신연구원
Abstract: 본 발명은 고주파 특성을 저하시키지 않으면서 딥 서브마이크론 트랜지스터의 항복전압이 낮은 문제를 해결하여 전력이득 및 출력전력을 높이고, 입출력 정합상태 및 선형성을 저하시키지 않으면서 저출력 모드에서의 효율성을 증가시킬 수 있는 전력 증폭기를 제공하기 위한 것으로, 이를 위해 본 발명에서는 입력신호를 입력받아 증폭하는 제1 트랜지스터와, 상기 제1 트랜지스터와 직렬접속되어 직류 바이어스 전압에 의해 동작되는 제2 트랜지스터로 이루어진 캐스코드와, 상기 캐스코드와 출력단 사이에 접속되어 동적 바이어스에 의해 동작되며, 상기 제2 트랜지스터를 통해 전달된 신호를 재증폭하여 상기 출력단으로 출력하는 제3 트랜지스터와, 상기 출력단과 접지전압원 사이에 직렬접속된 제1 및 제2 캐패시터로 이루어지며, 상기 제1 및 제2 캐패시터를 통해 상기 출력단으로 출력되는 출력신호를 분배하여 상기 제3 트랜지스터의 게이트로 상기 동적 바이어스를 공급하는 전압 분배부를 포함하는 전력 증폭기를 제공한다.
전력 증폭기, 삼중 캐스코드, 동적 바이어스-
公开(公告)号:KR100648379B1
公开(公告)日:2006-11-24
申请号:KR1020050118073
申请日:2005-12-06
Applicant: 한국전자통신연구원
IPC: H03F3/45
Abstract: A variable gain amplifier and a variable gain amplifying module are provided to reduce power consumption and an area, and to control a gain precisely by connecting to a filter through a simple configuration using a transconductor. A variable gain amplifier includes an operational transconductance amplifier(121), a first variable resistor(122), and a second variable resistor(123). The first variable resistor(122) is connected between a non-inverse input terminal and an inverse output terminal of the operational transconductance amplifier(121). A resistance value of the first variable resistor(122) is changed in an exponential function by an external control voltage. The second variable resistor(123) is connected between a non-inverse input terminal and an inverse output terminal of the operational transconductance amplifier(121). A resistance value of the second variable resistor(123) is changed in an exponential function by an external control voltage.
Abstract translation: 提供可变增益放大器和可变增益放大模块以降低功耗和面积,并通过使用跨导体的简单配置连接到滤波器来精确地控制增益。 可变增益放大器包括运算跨导放大器(121),第一可变电阻器(122)和第二可变电阻器(123)。 第一可变电阻器(122)连接在运算跨导放大器(121)的非反相输入端子和反相输出端子之间。 第一可变电阻器(122)的电阻值通过外部控制电压以指数函数变化。 第二可变电阻器(123)连接在运算跨导放大器(121)的非反相输入端子和反相输出端子之间。 第二可变电阻器(123)的电阻值通过外部控制电压以指数函数变化。
-
公开(公告)号:KR100644274B1
公开(公告)日:2006-11-10
申请号:KR1020040107322
申请日:2004-12-16
Applicant: 한국전자통신연구원
Abstract: 1. 청구범위에 기재된 발명이 속한 기술분야
본 발명은 전압 제어 발진 장치 및 그를 이용한 튜닝 시스템에 관한 것임.
2. 발명이 해결하려고 하는 기술적 과제
본 발명은, 종래의 전압 제어 발진 장치와 달리 발진을 일으키기 위하여 고정된 차동 입력 전압을 인가하지 않고 두 개의 수동 저항과 능동 저항(제 1 트랜스컨덕터로 구현)으로 구성된 입력전압 생성수단을 통해 트랜스컨덕턴스 제어신호(Vc)에 따라 가변 가능한 차동 DC(direct current) 입력 전압을 생성하고 이를 제 2 트랜스컨덕터로 인가되도록 함으로써, 설계 환경 변화에 대한 영향을 최소화하고 트랜스컨덕턴스(gm)를 고속으로 제어하기 위한, 전압 제어 발진 장치 및 그를 이용한 튜닝 시스템을 제공하는데 그 목적이 있음.
3. 발명의 해결방법의 요지
본 발명은, 전압 제어 발진 장치에 있어서, 캐스코드(Cascode) 구조로 연결된 두 개의 수동 저항과 한 개의 트랜스컨덕터를 구비하여 외부로부터 입력받은 트랜스컨덕턴스 제어전압(Vc)에 따라 가변되는 두 개의 차동 DC(direct current) 입력 전압(VH, VL)을 생성하기 위한 입력전압 생성수단; 상기 입력전압 생성수단에서 생성한 차동 DC 입력 전압(VH, VL)을 입력전압 선택 제어신호( )에 따라 선택하여 적분수단에 지속적으로 교차하여 인가하기 위한 입력전압 선택수단; 상기 트랜스컨덕턴스 제어전압(Vc)의 반전 신호와 상기 입력전압 선택수단으로부터 전달받은 차동 DC 입력 전압의 전압차(VH-VL)에 따라 차동 출력 전류를 발생시켜 충방전하기 위한 상기 적분수단; 및 상기 적분수단에서 충방전한 두 개의 적분 전압을 비교·판단하여 입력전압 선택 제어신호( )를 상기 입력전압 선택수단과 외부기기로 출력하기 위한 제어신호 판별/출력수단을 포함함.
4. 발명의 중요한 용도
본 발명은 디지털 클럭발생기, 주파수 합성기, 및 필터 튜닝 장치 등에 이용됨.
트랜스컨덕터, 트랜스컨덕턴스(gm), 차동 DC 입력 전압 생성, 전압 제어 발진 장치, 튜닝 시스템, 클럭발생기, 능동 필터-
公开(公告)号:KR100609683B1
公开(公告)日:2006-08-08
申请号:KR1020030097244
申请日:2003-12-26
Applicant: 한국전자통신연구원
IPC: H03K3/021
CPC classification number: H03F3/45928 , H03F3/45179 , H03F3/45475 , H03F2203/45212 , H03F2203/45482 , H03F2203/45484 , H03F2203/45508 , H03G7/001
Abstract: 온도 변화에 따른 이득을 보상할 수 있는 지수 함수 발생기 회로를 개시한다. 개시된 본 발명의 지수 함수 발생기 회로는, 외부 조정 전압 신호의 크기를 조절하는 조정 전압 조절부, 상기 조정 전압 조절부의 출력 신호에 의해 지수 함수 전류 및 전압을 발생하는 지수 함수 발생부, 상기 지수 함수 발생부에 기준 전압을 제공하는 기준 전압 발생부, 및 상기 조정 전압 발생부의 온도 변화에 따라 상기 조정 전압 조절부의 출력을 보상하는 온도 보상부를 포함한다.
VGA, CMOS, 가변 이득, 지수 함수-
公开(公告)号:KR1020060070796A
公开(公告)日:2006-06-26
申请号:KR1020040109407
申请日:2004-12-21
Applicant: 한국전자통신연구원
IPC: H03F1/26
CPC classification number: H03F3/193 , H03F1/223 , H03F1/26 , H03F1/42 , H03F1/56 , H03F2200/168 , H03F2200/36 , H03F2200/372 , H03F2200/489
Abstract: 본 발명은 공통 소스(Common source) 및 소스 디제너제이션(Source degeneration) 구조를 가지면서, 최적화된 성능으로 넓은 가변 정합 주파수 대역을 가질 수 있는 저잡음 증폭기를 제공하기 위한 것으로, 이를 위해 본 발명은 전술한 과제를 달성하기 위해 공통 소스 및 소스 디제너제이션 구조를 가지는 저잡음 증폭기에 있어서, 신호를 입력받는 입력단에 일측이 연결된 제1 인덕터; 접지전압 공급단에 일측이 접속된 제2 인덕터; 상기 제1 인덕터에 게이트가 접속되고, 상기 제2 인덕터의 타측에 소스가 접속되며, 타측으로 신호를 전달하는 모스트랜지스터; 및 상기 입력단에서의 입력임피던스를 가변하기 위해 상기 모스트랜지스터의 소스와 게이트 사이에 구비된 가변 캐패시터를 구비하는 저잡음 증폭기를 제공한다.
통신, 저잡음 증폭기, 입력 정합, 임피던스.Abstract translation: 本发明提供一种低噪声放大器,其具有公共源极和源极负反馈结构,并且具有性能优化的宽可变匹配频带,为此, 1。一种低噪声放大器,具有用于实现问题的共用源极和源极简并结构,包括:第一电感器,其一端连接到用于接收信号的输入端子; 第二电感器,其一端连接到地电压供应端子; MOS晶体管,具有连接到所述第一电感器的栅极,连接到所述第二电感器的另一侧的源极和传输到另一侧的信号; 并且在MOS晶体管的源极和栅极之间提供可变电容器,用于改变输入端子处的输入阻抗。
-
公开(公告)号:KR100576716B1
公开(公告)日:2006-05-03
申请号:KR1020030095399
申请日:2003-12-23
Applicant: 한국전자통신연구원
IPC: H03F3/45
CPC classification number: H03F1/3211 , H03D7/1441 , H03D7/1458 , H03D7/1491 , H03D2200/0043 , H03F3/45197
Abstract: 칩 사이즈 및 동작 스피드 특성을 감소시키지 않으면서 출력 전류 왜곡을 보상할 수 있는 트랜스컨덕터 회로를 개시한다. 개시된 본 발명의 트랜스컨덕터는 차동 증폭기 형태를 가지며 소정의 입력 전압이 인가되는 주 회로부, 상기 주 회로부의 몇 개의 노드와 연결되어 상기 출력 전류의 왜곡을 보상하는 보조 회로부, 출력 전류의 왜곡 보상 동작의 깊이나 정도를 제어하는 제어 전압부, 및 상기 주 회로부에 일정 바이어스를 공급하는 전류원을 포함한다.
트랜스컨덕터(transconductor), 서브 쓰레쏠드(sub threshold), 포화(saturation), 트랜스컨덕턴스(transconductance)Abstract translation: 公开了一种跨导电路,其能够补偿输出电流失真而不降低芯片尺寸和运行速度特性。 本发明的跨导器包括:主电路部分,其具有差分放大器类型并被施加预定的输入电压;辅助电路部分,其连接到主电路部分的多个节点以补偿输出电流的失真; 控制电压部分,用于控制偏置电流的深度和程度;以及电流源,用于向主电路部分提供恒定偏置。
-
公开(公告)号:KR100575102B1
公开(公告)日:2006-05-03
申请号:KR1020040011197
申请日:2004-02-20
Applicant: 한국전자통신연구원
IPC: H03M1/14
Abstract: 본 발명은 아날로그-디지털 변환기에 관한 발명이다. 특히, 파이프라인 폴딩 구조의 아날로그-디지털 변환기에 관한 발명이다.
본 발명에 의한 파이프라인 폴딩 구조의 아날로그-디지털 변환기는 아날로그 입력 전압을 샘플링하여 출력하는 제 1 샘플-앤드-홀드부, 기준전압들을 발생시키는 기준전압 발생기, 상기 제 1 샘플-앤드-홀드부의 출력에 각 기준전압을 뺀 값들을 증폭하여 출력하되, 증폭기의 비대칭성으로 인한 오프셋의 영향을 제거한 선행 증폭기, 상기 선행 증폭기의 출력을 폴딩하여 출력하는 제 1 폴더, 상기 제 1 폴더의 출력을 샘플링하여 출력하는 제 2 샘플-앤드-홀드부, 상기 제 2 샘플-앤드-홀드부의 출력을 폴딩하여 출력하는 제 2 폴더, 및 상기 선행 증폭기의 출력 및 상기 제 2 폴더의 출력값을 비교 연산하여 디지털 출력값을 구하는 비교기를 포함한다.
본 발명에 의한 파이프라인 폴딩 구조의 아날로그-디지털 변환기는 특히 소자의 부정합으로 의하여 발생하는 오프셋을 제거함으로써, 고해상도의 아날로그-디지털 변환기를 구현할 수 있다는 장점이 있다.
폴딩(folding), 아날로그-디지털 변환기(analog-to-digital converter), 서브레인징(subraging).-
公开(公告)号:KR100509947B1
公开(公告)日:2005-08-24
申请号:KR1020030015684
申请日:2003-03-13
Applicant: 한국전자통신연구원
IPC: H01F21/00
Abstract: 연속적으로 인덕턴스(inductance)를 가변할 수 있는 가변 인덕터(variable inductor) 동작 방법을 제공한다. 본 발명은 MOSFET 스위치에의 제어 신호 또는 가변 신호의 인가에 의해서 전체 인덕턴스 값이 연속적으로 가변될 수 있어, 정합 회로망이나 LC 공진 회로망 등에 효과적으로 적용될 수 있는 집적 회로 형태의 수동 소자로서의 가변 인덕터를 제공한다. 가변 인덕터는 기판 상에 구현된 입/출력의 두 단자들과 혹은 기판 밖의 입력/출력과 기판 상의 출력/입력, 그 사이에 구현된 다수의 개별 인덕터들과, 인덕터들 상호 간을 각각 직렬로 연결하는 주 경로들과, 인덕터들 사이의 주 경로들 각각과 출력을 직접적으로 연결하는 부 경로들, 및 인덕터들 사이의 주 경로들 각각과 부 경로들 각각의 사이에 각각 도입되는 MOSFET들을 포함하는 가변 인덕터의 MOSFET의 제어 전압을 MOSFET의 온(on) 전압과 오프(off) 전압 사이의 값으로 가변시켜 인덕터의 인덕턴스 값을 연속적으로 가변시킬 수 있다.
-
-
-
-
-
-
-
-
-