-
公开(公告)号:CN101409983B
公开(公告)日:2011-02-09
申请号:CN200810129729.3
申请日:2008-08-11
Applicant: 富士通株式会社
CPC classification number: H05K3/427 , H05K1/115 , H05K1/116 , H05K3/0094 , H05K3/061 , H05K3/429 , H05K3/4602 , H05K3/4611 , H05K3/4691 , H05K2201/0347 , H05K2201/09581 , H05K2201/0959 , H05K2201/0969 , H05K2201/09809 , H05K2203/1178 , H05K2203/135 , H05K2203/1476 , Y10T29/49126 , Y10T29/49155 , Y10T29/49156 , Y10T29/49165
Abstract: 本发明涉及一种衬底的制造方法,其包括以下步骤:在基部件中形成通孔;镀制基部件以用镀层涂覆通孔的内面;在基部件上涂敷光致抗蚀剂;光学曝光和显影光致抗蚀剂以形成至少涂覆通孔的平坦区的抗蚀剂图案;以及蚀刻在基部件的表面上形成的导电层。形成抗蚀剂图案以将暴露导电层的区域与通孔的边缘分隔指定距离,指定距离长于在蚀刻步骤中蚀刻导电层的侧面的距离。本发明可以防止损坏涂覆通孔的内面的镀层,从而可以保护涂覆通孔的内面的镀层。
-
公开(公告)号:CN101083247B
公开(公告)日:2010-12-15
申请号:CN200710105391.3
申请日:2007-02-16
Applicant: 三星TECHWIN株式会社
Inventor: 李凤熙
IPC: H01L23/498 , H01L21/50
CPC classification number: H01L21/481 , H01L23/145 , H01L23/49827 , H01L24/97 , H01L2924/14 , H05K3/0094 , H05K3/28 , H05K2201/0959 , H05K2201/09781 , H05K2203/082 , H01L2924/00
Abstract: 提供了一种板条,包括:具有至少一个孔和其中封装有至少一个半导体芯片的多个功能部分的基础衬底;具有分别在基础衬底的表面上形成的功能部分上形成的电路图案和非功能部分上形成伪图案的电路层;在电路层上形成的保护层;形成在非功能部分的一部分上的至少一个抽真空孔安置单元,设置在接触抽真空孔的部分上,并且很平坦而没有台阶差别。
-
公开(公告)号:CN101911851A
公开(公告)日:2010-12-08
申请号:CN200980101999.6
申请日:2009-01-22
Applicant: 揖斐电株式会社
IPC: H05K3/46
CPC classification number: H05K3/421 , H05K3/06 , H05K3/4602 , H05K3/4661 , H05K2201/0959 , H05K2203/0369
Abstract: 本发明的目的在于提供一种导体电路与通路导体之间的连接性优异的多层印刷电路板,本发明的多层印刷电路板包括如下部分:第一层间树脂绝缘层;第一导体电路,其形成于上述第一层间树脂绝缘层上;第二层间树脂绝缘层,其形成于上述第一层间树脂绝缘层和上述第一导体电路上,具有到达上述第一导体电路的开口部;第二导体电路,其形成于上述第二层间树脂绝缘层上;以及通路导体,其形成于上述开口部内,连接上述第一导体电路和上述第二导体电路,该多层印刷电路板的特征在于,上述通路导体包括如下部分:无电解镀膜,其形成于上述开口部的内壁面;以及电解镀膜,其形成于上述无电解镀膜上以及从上述开口部露出的上述第一导体电路的露出面上,上述第二导体电路包括上述无电解镀膜和上述无电解镀膜上的上述电解镀膜。
-
公开(公告)号:CN101107892B
公开(公告)日:2010-07-07
申请号:CN200680003061.7
申请日:2006-01-30
Applicant: 揖斐电株式会社
Inventor: 吴有红
IPC: H05K3/46
CPC classification number: H05K1/115 , H01L2224/16225 , H01L2924/15311 , H05K3/4602 , H05K2201/0347 , H05K2201/0352 , H05K2201/09454 , H05K2201/09509 , H05K2201/0959 , H05K2201/096 , H05K2201/09627 , Y10T29/49165
Abstract: 本发明提供一种多层印刷线路板。该多层印刷线路板采用小直径的导通孔而不降低连接可靠性。在热循环时,对处于盖状电镀层(36a、36d)之上、且在以通孔的重心为中心的半径为R(通孔半径)+r(导通孔底部半径)/3的圆内形成有导通孔底部的导通孔(60A、60B)施加的应力小于对形成于第2层间树脂绝缘层(150)上的导通孔(160)施加的应力。因此,使导通孔(60A、60B)的底部直径小于导通孔(160)的底部直径。
-
公开(公告)号:CN101594741A
公开(公告)日:2009-12-02
申请号:CN200910137425.6
申请日:2009-04-20
Applicant: 株式会社东芝
Inventor: 铃木大悟
CPC classification number: H05K1/0206 , H05K1/141 , H05K1/185 , H05K3/0061 , H05K3/3447 , H05K3/429 , H05K3/4611 , H05K2201/0959 , H05K2201/10303 , H05K2201/10318 , H05K2201/10409 , Y10T29/49126
Abstract: 根据一个实施例,组件嵌入的印刷电路板包括配备在所述第一衬底(11)的外层侧的周围边缘的一部分上的用于构件固定的开口(H),层压到所述第一衬底(11)的外层侧的除用于构件固定的开口(H)以外的部分的用于热辐射的金属构件(32),在其间有绝缘层(31),穿透所述第一和第二衬底(11,12)并且与用于构件固定的开口(H)相通的通孔(Ph),以及配备在所述通孔(Ph)的内壁上的通孔导体(16a,16b)。
-
公开(公告)号:CN100505977C
公开(公告)日:2009-06-24
申请号:CN200610100201.4
申请日:1996-03-29
Applicant: 揖斐电株式会社
CPC classification number: H05K3/4661 , H05K3/0094 , H05K3/382 , H05K3/384 , H05K3/4602 , H05K2201/0129 , H05K2201/0195 , H05K2201/0209 , H05K2201/0212 , H05K2201/0347 , H05K2201/09536 , H05K2201/0959 , H05K2201/09881 , H05K2203/0773
Abstract: 提供了一种多层印刷电路板,在该电路板中,即使树脂绝缘层的厚度薄,表面也没有凹凸,也不会降低剥离强度,而且具有优良的分辨率、层间绝缘性或耐冷热冲击特性。所说的多层印刷电路板,由树脂绝缘层使上层和下层的导体电路进行电绝缘而形成,所述树脂绝缘层,由复合层构成,其中,下层为由难溶于酸或氧化剂的耐热性树脂形成的绝缘材料层,上层为由耐热性树脂形成的化学镀用的粘接剂层,根据需要,在下层的导体电路之间产生的凹面部分填充树脂以便使其表面与所述导体电路的表面处在同一平面上。
-
公开(公告)号:CN101409986A
公开(公告)日:2009-04-15
申请号:CN200810145404.4
申请日:2008-08-05
Applicant: 富士通株式会社
CPC classification number: H05K3/4608 , H05K1/056 , H05K3/427 , H05K3/429 , H05K3/4611 , H05K3/4691 , H05K2201/0281 , H05K2201/0323 , H05K2201/09309 , H05K2201/0959 , H05K2201/0969 , H05K2201/09809 , H05K2203/1178 , Y10S428/901 , Y10T29/49155
Abstract: 本发明涉及一种芯衬底及其制造方法。该芯衬底能够可靠地防止导电芯部分与镀通孔部分之间的短路。该芯衬底包括:具有导孔的导电芯部分,通过该导孔形成镀通孔部分;多个导电层,涂覆导孔的内面和芯部分的表面;除气孔,形成在涂覆芯部分的表面的导电层中;绝缘材料,填充导孔的内面与镀通孔部分的外围面之间的空间;以及多个线缆层,层积在芯部分的两个侧面上。
-
公开(公告)号:CN101409984A
公开(公告)日:2009-04-15
申请号:CN200810129732.5
申请日:2008-08-11
Applicant: 富士通株式会社
CPC classification number: H05K9/00 , H05K3/38 , H05K3/429 , H05K3/4608 , H05K3/4611 , H05K3/4691 , H05K2201/0281 , H05K2201/0323 , H05K2201/09581 , H05K2201/0959 , H05K2201/09781 , H05K2201/09809 , H05K2201/2072 , Y10T29/49155
Abstract: 本发明提供一种电路板及其生产方法,即便线缆层和基底元件的热膨胀系数显著不同,该电路板也能将线缆层紧紧结合于基底元件上。电路板包括:基底元件;以及线缆层,层积于带有锚定图案的所述基底元件上,锚定图案是形成于所述基底元件表面上的导电层。即便线缆层与基底元件的热膨胀系数显著不同,本发明也可防止线缆层从基底元件上分离或及形成断裂。
-
公开(公告)号:CN101409983A
公开(公告)日:2009-04-15
申请号:CN200810129729.3
申请日:2008-08-11
Applicant: 富士通株式会社
CPC classification number: H05K3/427 , H05K1/115 , H05K1/116 , H05K3/0094 , H05K3/061 , H05K3/429 , H05K3/4602 , H05K3/4611 , H05K3/4691 , H05K2201/0347 , H05K2201/09581 , H05K2201/0959 , H05K2201/0969 , H05K2201/09809 , H05K2203/1178 , H05K2203/135 , H05K2203/1476 , Y10T29/49126 , Y10T29/49155 , Y10T29/49156 , Y10T29/49165
Abstract: 本发明涉及一种衬底的制造方法,其包括以下步骤:在基部件中形成通孔;镀制基部件以用镀层涂覆通孔的内面;在基部件上涂敷光致抗蚀剂;光学曝光和显影光致抗蚀剂以形成至少涂覆通孔的平坦区的抗蚀剂图案;以及蚀刻在基部件的表面上形成的导电层。形成抗蚀剂图案以将暴露导电层的区域与通孔的边缘分隔指定距离,指定距离长于在蚀刻步骤中蚀刻导电层的侧面的距离。本发明可以防止损坏涂覆通孔的内面的镀层,从而可以保护涂覆通孔的内面的镀层。
-
公开(公告)号:CN101107892A
公开(公告)日:2008-01-16
申请号:CN200680003061.7
申请日:2006-01-30
Applicant: 揖斐电株式会社
Inventor: 吴有红
IPC: H05K3/46
CPC classification number: H05K1/115 , H01L2224/16225 , H01L2924/15311 , H05K3/4602 , H05K2201/0347 , H05K2201/0352 , H05K2201/09454 , H05K2201/09509 , H05K2201/0959 , H05K2201/096 , H05K2201/09627 , Y10T29/49165
Abstract: 本发明提供一种多层印刷线路板。该多层印刷线路板采用小直径的导通孔而不降低连接可靠性。在热循环时,对处于盖状电镀层(36a、36d)之上、且在以通孔的重心为中心的半径为R(通孔半径)+r(导通孔底部半径)/3的圆内形成有导通孔底部的导通孔(60A、60B)施加的应力小于对形成于第2层间树脂绝缘层(150)上的导通孔(160)施加的应力。因此,使导通孔(60A、60B)的底部直径小于导通孔(160)的底部直径。
-
-
-
-
-
-
-
-
-