-
公开(公告)号:CN1578993A
公开(公告)日:2005-02-09
申请号:CN02821789.6
申请日:2002-11-01
Applicant: H.C.施塔克公司
IPC: H01G4/10
CPC classification number: H01G9/15 , H01G4/10 , H01G11/48 , H05K1/162 , H05K2201/0179 , H05K2201/0329 , H05K2201/09763 , Y02E60/13
Abstract: 本发明涉及一种薄膜电容器,该电容器包含(a)衬底,(b)第一聚合物薄膜,包括导电聚合物的第一聚合物薄膜位于衬底上,(c)五氧化物层,该层选自由五氧化二钽、或五氧化二铌及其混合物构成的组且位于第一聚合物薄膜表面上,(d)第二聚合物薄膜,包括导电聚合物的第二聚合物薄膜位于五氧化物层的表面上。
-
公开(公告)号:CN1578593A
公开(公告)日:2005-02-09
申请号:CN200410062316.X
申请日:2004-07-01
Applicant: 新光电气工业株式会社
Inventor: 田中功一
CPC classification number: H05K1/167 , H05K1/095 , H05K2201/0347 , H05K2201/09763 , H05K2203/1453 , H05K2203/171 , Y10T29/49098 , Y10T29/49099 , Y10T29/49155
Abstract: 具有电阻器的线路板,包括:绝缘基板,具有一个表面;布线图形,形成于所述表面上,布线图形包括第一和第二电极,以确定距离相互间隔;第一电阻器(水平型电阻器),形成于所述表面上,第一电阻器具有分别与第一和第二电极相连的端;布线图形进一步包括第三电极,占据所述表面上的第一平面区域;第二电器(垂直型电阻器),形成于第三电极上;第四电极,形成于第二电阻器上;以及第二电阻器和第四电极位于第一平面区域内的第二平面区域。
-
公开(公告)号:CN1487583A
公开(公告)日:2004-04-07
申请号:CN03155981.6
申请日:2003-08-27
Applicant: 新光电气工业株式会社
CPC classification number: H05K1/162 , H01L23/49822 , H01L23/49833 , H01L2224/05568 , H01L2224/05573 , H01L2224/16225 , H01L2924/00014 , H01L2924/15311 , H01L2924/15312 , H05K1/112 , H05K3/4602 , H05K2201/0187 , H05K2201/0209 , H05K2201/09763 , H05K2203/135 , H01L2224/05599
Abstract: 一种半导体封装,提供有多层互连结构,将半导体芯片安装在它的上表面上,其中多层互连结构的最上面叠置结构包括电容器结构,该电容器结构具有由高介电常数的无机填料和绝缘树脂的混合电解沉积层组成的介质层,并包括将上部电极和下部电极与半导体芯片的电极直接连接的芯片连接焊盘,由此确保了互连图形的设计自由度,极大地提高了电容器和半导体芯片之间接近的程度,并且封装可以制得更小同时重量更轻,还提供了半导体封装的制造方法及使用半导体封装的半导体器件。
-
公开(公告)号:CN106031316A
公开(公告)日:2016-10-12
申请号:CN201580009471.1
申请日:2015-02-20
Applicant: 三井金属矿业株式会社
CPC classification number: H05K1/162 , B32B15/00 , B32B15/04 , B32B15/20 , B32B2307/51 , B32B2457/00 , B32B2457/08 , B32B2457/16 , H05K1/0298 , H05K1/09 , H05K1/115 , H05K3/0047 , H05K3/022 , H05K3/429 , H05K3/4602 , H05K3/4623 , H05K3/4644 , H05K2201/0154 , H05K2201/09763
Abstract: 本发明的目的在于,提供在高多层的内置电容电路多层印刷线路板的制造中,当通过钻孔加工形成了通孔形成用的贯通孔时,电容介电层不产生裂纹的电容器层形成材料等。为了实现该目的,采用了内置电容器层形成用覆铜层压板等,所述内置电容器层形成用覆铜层压板是用于为了在多层印刷线路板的内层形成铜层/电容介电层/铜层的结构的内置电容电路的覆铜层压板,其特征在于,构成该电容介电层的树脂膜的厚度方向的复合弹性率Er小于6.1GPa。
-
公开(公告)号:CN102255143B
公开(公告)日:2014-08-20
申请号:CN201110105049.X
申请日:2006-06-30
Applicant: L.皮尔·德罗什蒙
Inventor: L.皮尔·德罗什蒙
CPC classification number: H01Q9/0414 , B82Y30/00 , C04B2235/768 , C04B2235/781 , H01C7/003 , H01C17/003 , H01C17/06533 , H01G4/10 , H01G4/1209 , H01G4/33 , H01L23/49822 , H01L23/642 , H01L23/647 , H01L2224/16 , H01L2224/16225 , H01L2924/01019 , H01L2924/0102 , H01L2924/01021 , H01L2924/01025 , H01L2924/01037 , H01L2924/01057 , H01L2924/01067 , H01L2924/01068 , H01L2924/01077 , H01L2924/01078 , H01L2924/01079 , H01L2924/01087 , H01L2924/3011 , H01L2924/3025 , H01Q1/2283 , H01Q1/38 , H01Q15/0086 , H05K1/0298 , H05K1/092 , H05K1/16 , H05K1/162 , H05K1/165 , H05K1/167 , H05K3/207 , H05K2201/017 , H05K2201/0175 , H05K2201/09763 , H05K2203/016 , H05K2203/0338 , H05K2203/121 , Y10T428/12493
Abstract: 一种电子元件提供位于电介质基体(262)之上或之中、处于一对电导体(260A、260B)之间并与其接触的陶瓷元件(264),其中陶瓷元件包括一种或多种金属氧化物,其在整个所述陶瓷元件中的金属氧化物组分均匀度的波动小于或等于1.5mol%。一种制造电子元件的方法,提供以下步骤:在基体上的一对导电体之间形成陶瓷元件并与该对导电体接触,包括沉积金属有机先导物的混合物并使金属氧化物先导物同时沉积,以形成包括一种或多种金属氧化物的陶瓷元件。
-
公开(公告)号:CN101211693B
公开(公告)日:2012-06-27
申请号:CN200710188211.2
申请日:2007-11-09
Applicant: 三星电机株式会社
CPC classification number: H05K1/162 , H01G4/232 , H01G4/30 , H01G4/33 , H05K1/0231 , H05K1/185 , H05K3/4644 , H05K2201/0179 , H05K2201/09509 , H05K2201/09763 , H05K2201/09781
Abstract: 本发明提供了一种电容器和一种嵌入多层线路板的薄膜式电容器。该电容器包括:连接到第一和第二极的第一和第二电极;形成于其间的介电层;和至少一个设置在介电层内并且与第一和第二电极具有重叠部分的浮动电极。该线路板包括:其上具有多个绝缘层的绝缘体;在绝缘层上分别形成的多个导线图形和导通孔,以构成夹层电路;和嵌入绝缘体内的薄膜式电容器,其中该薄膜式电容器包括依次形成的第一电极层、第一介电层、至少一个浮动电极层、第二介电层和第二电极层,其中第一和第二电极层连接到夹层电路,浮动电极层没有直接连接到夹层电路。
-
公开(公告)号:CN101653050B
公开(公告)日:2012-05-02
申请号:CN200880010835.8
申请日:2008-02-06
Applicant: 新美亚通讯设备有限公司
Inventor: 尼古拉斯·彼恩诺
IPC: H05K1/16
CPC classification number: H05K1/162 , H05K2201/09309 , H05K2201/09763 , H05K2201/10689 , H05K2201/10734 , Y10T29/4913
Abstract: 提供了一种多层电路板,其具有埋入电容层和针对特定器件的嵌入式局部非分立分布电容元件。提供了一种印刷电路板,其包括(1)第一电介质层,(2)耦合到第一电介质层的第一表面的第一传导层,(3)耦合到第一电介质层的第二表面的第二传导层,(4)邻近于第一传导层的局部分布非分立电容元件,其中该电容元件占据与一位置近似重合的区域,将耦合到该电容元件的器件将被安装在所述位置上。嵌入式局部非分立分布电容元件可提供针对特定器件的电容,以为该特定器件抑制电压/电流噪声。
-
公开(公告)号:CN102255143A
公开(公告)日:2011-11-23
申请号:CN201110105049.X
申请日:2006-06-30
Applicant: L.皮尔·德罗什蒙
Inventor: L.皮尔·德罗什蒙
CPC classification number: H01Q9/0414 , B82Y30/00 , C04B2235/768 , C04B2235/781 , H01C7/003 , H01C17/003 , H01C17/06533 , H01G4/10 , H01G4/1209 , H01G4/33 , H01L23/49822 , H01L23/642 , H01L23/647 , H01L2224/16 , H01L2224/16225 , H01L2924/01019 , H01L2924/0102 , H01L2924/01021 , H01L2924/01025 , H01L2924/01037 , H01L2924/01057 , H01L2924/01067 , H01L2924/01068 , H01L2924/01077 , H01L2924/01078 , H01L2924/01079 , H01L2924/01087 , H01L2924/3011 , H01L2924/3025 , H01Q1/2283 , H01Q1/38 , H01Q15/0086 , H05K1/0298 , H05K1/092 , H05K1/16 , H05K1/162 , H05K1/165 , H05K1/167 , H05K3/207 , H05K2201/017 , H05K2201/0175 , H05K2201/09763 , H05K2203/016 , H05K2203/0338 , H05K2203/121 , Y10T428/12493
Abstract: 一种电子元件提供位于电介质基体(262)之上或之中、处于一对电导体(260A、260B)之间并与其接触的陶瓷元件(264),其中陶瓷元件包括一种或多种金属氧化物,其在整个所述陶瓷元件中的金属氧化物组分均匀度的波动小于或等于1.5mol%。一种制造电子元件的方法,提供以下步骤:在基体上的一对导电体之间形成陶瓷元件并与该对导电体接触,包括沉积金属有机先导物的混合物并使金属氧化物先导物同时沉积,以形成包括一种或多种金属氧化物的陶瓷元件。
-
公开(公告)号:CN101199247B
公开(公告)日:2010-09-29
申请号:CN200680021236.7
申请日:2006-06-13
Applicant: 揖斐电株式会社
Inventor: 苅谷隆
CPC classification number: H05K1/11 , H01L23/50 , H01L23/5383 , H01L23/5384 , H01L24/16 , H01L2224/131 , H01L2224/16 , H01L2224/81192 , H01L2224/81815 , H01L2924/0001 , H01L2924/00011 , H01L2924/00014 , H01L2924/01012 , H01L2924/01019 , H01L2924/0102 , H01L2924/01025 , H01L2924/01046 , H01L2924/01057 , H01L2924/01078 , H01L2924/01079 , H01L2924/01084 , H01L2924/12042 , H01L2924/14 , H01L2924/15311 , H01L2924/19041 , H01L2924/19043 , H01L2924/30105 , H01L2924/30107 , H01L2924/3011 , H05K1/113 , H05K1/162 , H05K3/4602 , H05K3/4652 , H05K2201/0175 , H05K2201/0355 , H05K2201/09309 , H05K2201/09509 , H05K2201/09518 , H05K2201/096 , H05K2201/09718 , H05K2201/09763 , H05K2201/10674 , H01L2924/014 , H01L2224/13099 , H01L2924/00 , H01L2224/0401
Abstract: 本发明提供一种印刷线路板。该印刷线路板包括可安装在1个芯片上包括2个处理器核心(81A、81B)的双核处理器(80)的安装部(60)、和对应于各处理器核心(81A、81B)各自独立形成的电源线(12A、12B)、接地线(11A、11B)、第1及第2层状电容器(40A、40B)。因此,即使各处理器核心(81A、81B)的电位瞬间降低,也可以通过与其相对应的层状电容器(40A、40B)的作用抑制电位的瞬间降低,即使一个处理器核心的电压变动,该电压变动也不会影响其余的处理器核心,因此也不会产生误动作。
-
公开(公告)号:CN101827490A
公开(公告)日:2010-09-08
申请号:CN201010170644.7
申请日:2004-12-06
Applicant: 揖斐电株式会社
CPC classification number: H05K1/162 , H05K1/0231 , H05K1/0271 , H05K1/113 , H05K3/4602 , H05K2201/0133 , H05K2201/0175 , H05K2201/0179 , H05K2201/0187 , H05K2201/09509 , H05K2201/09518 , H05K2201/09563 , H05K2201/096 , H05K2201/09718 , H05K2201/09763 , H05K2201/10522 , H05K2201/10734
Abstract: 多层印制线路板(10)具有:安装部(60),把与布线图形(32)等电连接的半导体元件安装在表面上;以及层状电容器部(40),具有陶瓷制的高电介质层(43)以及夹住该高电介质层(43)的第1和第2层状电极(41、42),第1和第2层状电极(41、42)的一方与半导体元件的电源线连接,另一方与接地线连接。在该多层印制线路板(10)中,由于在电源线和接地线之间连接的层状电容器部(40)的高电介质层(43)是陶瓷制的,因而可增大层状电容器部(40)的静电电容。因此,即使在容易发生电位瞬时下降的状况下,也能取得充分的去耦效果。
-
-
-
-
-
-
-
-
-