반도체 소자의 테스트 소켓
    51.
    发明公开
    반도체 소자의 테스트 소켓 审中-实审
    测试半导体器件的插座

    公开(公告)号:KR1020170115634A

    公开(公告)日:2017-10-18

    申请号:KR1020160042711

    申请日:2016-04-07

    Abstract: 반도체소자의테스트소켓은하부베이스, 및상기하부베이스의중앙부에서돌출된상부베이스를포함하는베이스; 반도체소자가인입되는개구홀, 및상기반도체소자의리드선들에접촉되는콘택패드들을구비하고, 상기상부베이스상에배치되는회로기판; 상기개구홀하부의상기상부베이스에삽입되며, 상기개구홀에인입된상기반도체소자에열을가하는히터블록; 상기히터블록및 상기상부베이스사이에배치되는내열성코팅막; 상기상부베이스의형상에대응하는요부를구비하는커버; 및상기커버의요부에안착되고, 상기회로기판에마주하는콘택시트를포함한다.

    Abstract translation: 一种半导体器件的测试插座包括:基座,包括下基座和从下基座的中央部分突出的上基座; 开口孔,半导体元件通过该开口孔被拉动,并且接触垫接触半导体元件的引线,电路板设置在上基座上; 加热器块插入开口孔下方的上部基座中,并将热量施加到被吸入开口孔中的半导体元件; 设置在加热器块和上底座之间的耐热涂膜; 具有与上底座的形状对应的凹部的罩; 还有一个接触片放在盖子的凹槽上并面向电路板。

    질화물계 트랜지스터의 제조 방법
    52.
    发明公开
    질화물계 트랜지스터의 제조 방법 审中-实审
    制造氮化物基晶体管的方法

    公开(公告)号:KR1020170097808A

    公开(公告)日:2017-08-29

    申请号:KR1020160019012

    申请日:2016-02-18

    Abstract: 질화물계트랜지스터의제조방법은기판상에소스전극, 드레인전극, 게이트전극및 전극패드를형성하는단계; 상기소스전극및 상기드레인전극중 하나와상기전극패드를노출시키는제1 개구부들을구비하는제1 포토레지스트패턴을형성하는단계; 상기제1 개구부에의해노출된전극, 상기전극패드, 및상기제1 포토레지스트패턴상에시드금속층을형성하는단계; 상기제1 개구부에의해노출된전극및 상기전극패드사이의상기시드금속층을노출시키는제2 개구부를구비하는제2 포토레지스트패턴을형성하는단계; 노출된상기시드금속층상에도금법을이용하여배선을형성하는단계; 및용매를이용하여상기제1 포토레지스트패턴및 상기제2 포토레지스트패턴을제거하며, 상기제1 및제2 포토레지스트패턴사이의시드금속층을제거하는단계를포함한다. 여기서, 상기제1 개구부는상부로갈수록폭이증가하는형상을가질수 있다.

    Abstract translation: 一种制造氮化物基晶体管的方法包括:在衬底上形成源电极,漏电极,栅电极和电极焊盘; 形成具有源电极和漏电极中的一个的第一光致抗蚀剂图案以及暴露电极焊盘的第一开口; 在所述电极,所述电极焊盘和由所述第一开口暴露的所述第一光刻胶图案上形成电极金属层; 形成具有通过所述第一开口暴露的电极的第二光致抗蚀剂图案和暴露所述电极焊盘之间的所述种子金属层的第二开口; 使用电镀方法在暴露的种子金属层上形成布线; 并且使用溶剂去除第一光致抗蚀剂图案和第二光致抗蚀剂图案,并且去除第一和第二光致抗蚀剂图案之间的种子金属层。 这里,第一开口可以具有朝着顶部增加宽度的形状。

    고전자 이동도 트랜지스터 및 그 제조방법
    53.
    发明公开
    고전자 이동도 트랜지스터 및 그 제조방법 审中-实审
    高电子迁移率晶体管及其制造方法

    公开(公告)号:KR1020170095455A

    公开(公告)日:2017-08-23

    申请号:KR1020160016435

    申请日:2016-02-12

    Abstract: 본발명의실시예에따른고전자이동도트랜지스터는서로마주보는제1면과제2 면을포함하고, 상기제1 면과상기제2 면을관통하는비아홀을구비한기판과, 상기기판의제1 면상에제공된활성층과, 상기활성층상에위치하고상기활성층의일부를노출하는게이트리쎄스영역을포함한캡층과, 상기캡층상에위치하며상기캡층및 상기활성층중 어느하나의층에오믹접촉한소스전극과, 상기캡층상에서상기소스전극으로부터이격되며상기캡층에오믹접촉한드레인전극과, 상기소스전극과상기드레인전극상에위치하고상기게이트리쎄스영역에대응되는개구부를구비하여상기게이트리쎄스영역을노출시키는절연층과, 상기절연층상에서상기소스전극과상기드레인전극사이에위치한제1 전계전극과, 상기절연층상에서상기제1 전계전극과전기적으로연결된게이트전극및 상기기판의제2 면상에제공되며상기비아홀을통해상기활성층과접촉되는제2 전계전극을포함한다.

    Abstract translation: 根据本发明的晶体管包括彼此面对的第一表面分配第二表面的一个实施例的高电子迁移率,通孔具有贯穿该第一表面和第二表面的衬底,所述第一的所述衬底 和设置在所述表面上,其中,所述活性位于所述层上的覆盖层,包括一栅极栗sseseu区域以暴露所述有源层的一部分和定位在所述层上的帽和帽层中的任何一个层的欧姆接触的源电极与所述有源层和在有源层 从源电极在所述帽层并定位在欧姆接触漏电极,源电极和与具有暴露栅极栗sseseu区域对应于栅极栗sseseu面积的开口的帽层的漏电极,间隔开 绝缘层,第一场电极位于所述绝缘层上的源电极和在所述绝缘层和所述第一栅电极连接到所述第一场电极及电漏电极与所述设备之间 议程设置和第二侧面包括第二场电极,其与通过通孔的有源层接触。

    궤환 증폭기
    54.
    发明公开
    궤환 증폭기 审中-实审
    反馈放大器

    公开(公告)号:KR1020170089466A

    公开(公告)日:2017-08-04

    申请号:KR1020160009519

    申请日:2016-01-26

    Abstract: 본발명의실시예에따른궤환증폭기는입력단자로부터입력되는입력신호를증폭시켜출력단자로출력하는증폭회로부와, 상기입력단자와상기출력단자사이에직렬로연결된제1 고정저항과제2 고정저항을포함하는궤환회로부와, 서로다른레벨의제어신호에따라상기제1 고정저항의적용여부를결정하는신호레벨동작선택부와, 상기제어신호에따라상기제2 고정저항의적용여부를제어하는신호검출부와, 바이어스전압을생성하는바이어스회로부를포함하고, 상기제1 고정저항과상기제2 고정저항은상기제어신호에따라선택적으로적용한다.

    Abstract translation: 根据本发明实施例的反馈放大器包括:放大器电路部分,用于放大从输入端子输入的输入信号并将放大的输入信号输出到输出端子;以及第一固定电阻任务2固定电阻器,串联连接在输入端子和输出端子之间 信号电平操作选择器,用于根据不同电平的控制信号确定是否施加第一固定电阻器,信号检测器,用于根据控制信号控制是否施加第二固定电阻器, 以及用于产生偏置电压的偏置电路,其中根据控制信号选择性地施加第一固定电阻器和第二固定电阻器。

    반도체 채널 저항의 등가 회로 구성 방법
    55.
    发明公开
    반도체 채널 저항의 등가 회로 구성 방법 审中-实审
    用于构造半导体通道电阻等效电路的方法

    公开(公告)号:KR1020160037747A

    公开(公告)日:2016-04-06

    申请号:KR1020150120212

    申请日:2015-08-26

    Abstract: 반도체채널저항의등가회로를구성하는방법은, 반도체채널저항의제 1 전극및 제 2 전극을정의하는단계, 상기제 1 전극및 상기제 2 전극사이에연결되는수동소자부를정의하는단계및 상기수동소자부내 상기적어도두 개의수동소자의파라미터값을각각결정하는단계를포함한다. 여기에서, 상기수동소자부는병렬연결된적어도두 개의수동소자를포함한다. 따라서, 주파수변화에도불구하고반도체채널저항의특성을정확히나타낼수 있다.

    Abstract translation: 一种用于构造半导体沟道电阻器的等效电路的方法包括限定半导体沟道电阻器的第一电极和第二电极的步骤,限定连接在第一电极和第二电极之间的无源元件部分的步骤,以及 分别确定无源元件部分中的至少两个无源元件的参数值的步骤。 这里,无源元件部分包括并联连接的至少两个无源元件。 因此,即使频率变化,也能够准确地显示半导体通道电阻的特性。

    DSB-SC 방식의 광 발진기의 광 반송파 제어 장치 및 방법
    56.
    发明公开
    DSB-SC 방식의 광 발진기의 광 반송파 제어 장치 및 방법 审中-实审
    双侧载波类型光纤的光载波控制装置及方法

    公开(公告)号:KR1020150033274A

    公开(公告)日:2015-04-01

    申请号:KR1020130113066

    申请日:2013-09-24

    Inventor: 김성일

    Abstract: DSB-SC 방식광 발진기의광 반송파제어방법이개시된다. 본발명에따른 DSB-SC 방식광 발진기의광 반송파제어방법은단일파장의광 신호원에서출력된광 반송파를분배하여제1 분리반송파및 제2 분리반송파를생성하는단계; 상기제1 분리반송파를광 강도변조하여광 변조반송파를생성하는단계; 상기제2 분리반송파를광 위상변조하여상기제2 분리반송파와 180도의위상차이를갖는반전위상반송파를생성하는단계; 상기반전위상반송파의크기를광 강도조절하여상기광 변조반송파의크기와동일한광 반송파억제신호를생성하는단계; 및상기광 변조반송파와상기광 반송파억제신호를결합하는단계를포함한다.

    Abstract translation: 公开了一种用于控制DSB-SC型光学振荡器中的光载波的方法。 该方法包括以下步骤:分配从具有单个波长的光信号源输出的光载波以产生第一分离载波和第二分离载波; 通过所述第一分离载体的光强度调制产生光调制载波; 通过第二分离载波的光相位调制产生与第二分离载波具有180度相位差的反相载波; 通过调整反相载波的幅度来产生具有与光调制载波相同尺寸的光载波抑制信号; 以及将光调制载波与光载波抑制信号组合。

    트랜지스터 및 그 제조 방법
    57.
    发明公开
    트랜지스터 및 그 제조 방법 审中-实审
    晶体管及其制造方法

    公开(公告)号:KR1020140075946A

    公开(公告)日:2014-06-20

    申请号:KR1020120143702

    申请日:2012-12-11

    CPC classification number: H01L29/778 H01L29/402 H01L29/42316 H01L29/66431

    Abstract: A high electron mobility transistor is provided. The transistor includes a source electrode and a drain electrode disposed on a substrate to be spaced apart; a T-shaped gate electrode disposed between the source electrode and the drain electrode on the substrate; and a plurality of insulating films interposed between the substrate and the T-shaped gate electrode. The plurality of insulating films is composed of a first insulating film, a second insulating film, and a third insulating film. The third insulating film is interposed between the substrate and the head part of the T-shaped gate electrode to be in contact with the leg part of the T-shaped gate electrode. The second insulating film is interposed between the substrate and the head part of the T-shaped gate electrode to be in contact with the third insulating film. The first insulating film and the third insulating film stacked in order are interposed between the substrate and the head part of the T-shaped gate electrode to be in contact with the second insulating film.

    Abstract translation: 提供高电子迁移率晶体管。 晶体管包括设置在基板上的源电极和漏电极以被间隔开; 设置在基板上的源电极和漏电极之间的T字栅电极; 以及插入在所述基板和所述T形栅电极之间的多个绝缘膜。 多个绝缘膜由第一绝缘膜,第二绝缘膜和第三绝缘膜构成。 第三绝缘膜插入到基板和T形栅电极的头部之间,以与T形栅电极的腿部接触。 第二绝缘膜插入到基板和T形栅电极的头部之间以与第三绝缘膜接触。 按顺序堆叠的第一绝缘膜和第三绝缘膜介于基板和T形栅电极的头部之间以与第二绝缘膜接触。

    테라헤르츠 연속파 발생 장치 및 방법
    58.
    发明授权
    테라헤르츠 연속파 발생 장치 및 방법 失效
    用于产生TERAHERTZ连续波的方法和装置

    公开(公告)号:KR101325247B1

    公开(公告)日:2013-11-08

    申请号:KR1020100032755

    申请日:2010-04-09

    Abstract: 본 발명은 테라헤르츠 연속파 발생 장치 및 테라헤르츠 연속파 발생 방법에 관한 것이다. 본 발명은 테라헤르츠 연속파 발생 장치에 있어서, 단일 파장을 갖는 두 개의 광 반송파를 제공하는 광 반송파 제공부; 상기 두 개의 광 반송파 중 하나를 입력받아 DSB-SC 신호를 생성하는 광 강도 변조부; 상기 두 개의 광 반송파 중 나머지 하나를 입력받아 단일 편광 성분의 광 반송파를 추출하는 추출부; 및 상기 단일 편광 성분의 광 반송파와 상기 DSB-SC 신호를 결합하는 광 결합기를 포함한다. 본 발명에 따르면, 하나의 광원, 하나의 광 강도변조기, 수동 광 부품, 및 광전 변환기로 이루어지는 테라헤르츠 연속파 발생 장치를 통해, 별도의 광 필터를 사용하지 않고 광원의 기본적인 특성인 편광 특성을 이용하여 광 반송파를 억제할 수 있다.

    임피던스 매칭회로, 전력 증폭 회로 및 가변 캐패시터의 제조방법
    59.
    发明公开
    임피던스 매칭회로, 전력 증폭 회로 및 가변 캐패시터의 제조방법 无效
    阻抗匹配电路,功率放大器和可变电容器的制造方法

    公开(公告)号:KR1020130093996A

    公开(公告)日:2013-08-23

    申请号:KR1020120015292

    申请日:2012-02-15

    Abstract: PURPOSE: An impedance matching circuit including passive elements for controlling the matching property, an amplification circuit and a manufacturing method of a variable capacitor are provided to modify the characteristic value of passive elements included in the multi-staged impedance matching circuit, so that a broadband matching realizes. CONSTITUTION: A first variable inductor part (L1) is connected between the output terminal of a first node (N1) and an amplifying unit (AMP). A second variable inductor part (L2) is connected between the first node and a second Node (N2). The inductance value of the first variable inductor part and the second variable inductor part is determined according to the number and the length of wires. A first variable capacitor portion (C1) is connected between the first node and a ground voltage platform. A second variable capacitor portion (C2) is connected between the second node and the ground voltage platform. [Reference numerals] (AMP) Power amplifying unit

    Abstract translation: 目的:提供一种阻抗匹配电路,其包括用于控制匹配特性的无源元件,放大电路和可变电容器的制造方法,以修改包括在多级阻抗匹配电路中的无源元件的特性值,使得宽带 匹配实现。 构成:第一可变电感器部分(L1)连接在第一节点(N1)的输出端和放大单元(AMP)之间。 第二可变电感器部分(L2)连接在第一节点和第二节点(N2)之间。 根据导线的数量和长度确定第一可变电感器部分和第二可变电感器部分的电感值。 第一可变电容器部分(C1)连接在第一节点和地电压平台之间。 第二可变电容器部分(C2)连接在第二节点和地电压平台之间。 (附图标记)(AMP)功率放大单元

    계단형 게이트 전극을 포함하는 반도체 소자 및 그 제조 방법
    60.
    发明公开
    계단형 게이트 전극을 포함하는 반도체 소자 및 그 제조 방법 审中-实审
    包括步骤指示电极的半导体器件及其制造方法

    公开(公告)号:KR1020130066934A

    公开(公告)日:2013-06-21

    申请号:KR1020110133715

    申请日:2011-12-13

    Abstract: PURPOSE: A semiconductor device including a step gate electrode and a manufacturing method thereof are provided to increase a breakdown voltage by using optical photoresist and two nitride layers. CONSTITUTION: A cap layer(211) is formed on a semiconductor substrate. An active area is formed by etching a part of the cap layer. A resist pattern is formed on the active area and the cap layer. A step gate electrode(225) is formed by depositing heat-resistant metal. An insulation layer(227) is deposited by removing a gate head pattern.

    Abstract translation: 目的:提供包括步进栅电极及其制造方法的半导体器件,以通过使用光致抗蚀剂和两个氮化物层来增加击穿电压。 构成:在半导体衬底上形成覆盖层(211)。 通过蚀刻盖层的一部分形成有源区。 在有源区域和盖层上形成抗蚀剂图案。 通过沉积耐热金属形成步进栅电极(225)。 通过去除栅极头图案来沉积绝缘层(227)。

Patent Agency Ranking