-
公开(公告)号:KR101789274B1
公开(公告)日:2017-10-26
申请号:KR1020100132245
申请日:2010-12-22
Applicant: 한국전자통신연구원
CPC classification number: G01R35/00 , G01R29/0814 , G01R29/0892
Abstract: 본발명은근장스캔보정방법및 장치에관한것으로서, 더욱상세하게는반도체칩의근장스캔측정용안테나의특정을보정하기근장스캔보정방법및 장치에관한것이다. 본발명에의하면, 평면형태를갖는평면테스트픽스처, 평면테스트픽스처와설정된이격거리에위치하며자기장(magnetic field)을포함한데이터를획득하는안테나, 및안테나에서획득한데이터를분석하는스펙트럼분석부를포함하는근장스캔보정장치가제공된다.
Abstract translation: 更具体地说,本发明涉及一种用于校正近场扫描的方法和装置,用于校正用于测量半导体芯片的近场扫描的天线的规格。 根据本发明,提供了一种具有平面形状的扁平测试夹具,扁平测试夹具,用于分析从天线获取的数据的频谱分析仪,用于获取包括磁场的数据的天线, 提供近视扫描校正装置。
-
公开(公告)号:KR101769151B1
公开(公告)日:2017-08-18
申请号:KR1020100135660
申请日:2010-12-27
Applicant: 한국전자통신연구원
Inventor: 여순일
Abstract: 전자파를흡수하고, 흡수된전자파를보조전원으로서이용하는전자파장애감소장치가제공된다. 그러한전자파장애감소장치는전자파흡수부, 열전소자부, 축전부및 전원관리부를포함할수 있다. 전자파흡수부는전자파를흡수하고그것을열로변환하여방출한다. 열전소자부는상기방출된열과전자부품의동작열을전기에너지로변환한다. 축전부는상기전기에너지를저장하고, 전원관리부는축전된전기에너지를보조전원으로서활용한다. 상기과정들에의해본 발명의실시예는전자파방출을감소시키고, 발열로인한오작동을방지하며, 시스템의구동전원으로서활용가능한보조전원을얻을수 있다.
Abstract translation: 提供了一种吸收电磁波并将吸收的电磁波用作辅助电源的电磁干扰减小装置。 这样的电磁干扰减小装置可以包括电磁波吸收部分,热电元件部分,电力存储部分和电力管理部分。 电磁波吸收器吸收电磁波并将它们转换成热量并发射出去。 热电元件部分将发射的热量和电子部件的工作热量转换成电能。 电力存储单元存储电能,电力管理单元使用存储的电能作为辅助电源。 上述本发明的实施例可以减少电磁波的发射,防止由于发热引起的故障,并且获得可以用作系统的驱动电源的辅助电源。
-
公开(公告)号:KR101221869B1
公开(公告)日:2013-01-15
申请号:KR1020090081157
申请日:2009-08-31
Applicant: 한국전자통신연구원
CPC classification number: H01L23/5389 , H01L23/3107 , H01L24/83 , H01L24/90 , H01L25/03 , H01L2224/90 , H01L2924/00011 , H01L2924/01079 , H01L2924/09701 , H01L2924/12042 , H01L2924/14 , H01L2924/15153 , H01L2924/1517 , H01L2224/83851 , H01L2924/00
Abstract: 반도체 패키지를 제공한다. 도전 패턴 및 비아가 형성된 복수의 시트들이 적층된 패키지 몸체, 상기 패키지 몸체의 일 면으로부터 연장된 삽입 슬롯 내에 삽입된 복수의 반도체 칩들, 상기 패키지 몸체의 상기 일 면에 대향하는 타 면에 제공된 외부 연결 단자를 제공한다. 상기 복수의 반도체 칩들은 상기 외부 연결 단자와 전기적으로 연결된다.
패키지, LTCC, 삽입 슬롯, 수직형, 그린 시트-
公开(公告)号:KR1020120070789A
公开(公告)日:2012-07-02
申请号:KR1020100132245
申请日:2010-12-22
Applicant: 한국전자통신연구원
CPC classification number: G01R35/00 , G01R29/0814 , G01R29/0892 , G01R23/16 , G01R29/0871 , G01R29/0878
Abstract: PURPOSE: A near-field scan correction method and apparatus are provided to easily obtain calibration data for manufacturing a probe by utilizing a circular or polygonal test fixture. CONSTITUTION: A near-field scan correction apparatus comprises a plane test fixture(300), an antenna(310) located at an interval from the plane test fixture to obtain data including a magnetic field, and a spectrum analysis unit analyzing the data obtained through the antenna.
Abstract translation: 目的:提供近场扫描校正方法和装置,以便通过利用圆形或多边形测试夹具容易地获得用于制造探针的校准数据。 构成:近场扫描校正装置包括平面测试夹具(300),与平面测试夹具间隔开的天线(310),以获得包括磁场的数据,以及频谱分析单元,分析通过 天线。
-
公开(公告)号:KR1020110067359A
公开(公告)日:2011-06-22
申请号:KR1020090123928
申请日:2009-12-14
Applicant: 한국전자통신연구원 , 안동대학교 산학협력단
CPC classification number: B62D15/0265 , B60W30/12 , B60W30/18163 , G06K9/00798 , G06K9/00805 , G08G1/16 , G08G1/166 , G08G1/167 , Y02T10/84
Abstract: PURPOSE: An apparatus for preventing vehicle collision is provided to simply prevent vehicle collision without complex function calculation. CONSTITUTION: An apparatus for preventing vehicle collision comprises: an image data acquiring unit which photographs external images including other vehicles and acquires external image data; an image recognition unit which analyzes external image data and recognizes user's vehicle, lane, and other vehicles; a drive information determination unit; and a control unit which generates and outputs controlling signal.
Abstract translation: 目的:提供一种防止车辆碰撞的装置,以简单地防止车辆碰撞,而无需复杂的功能计算。 一种用于防止车辆碰撞的装置,包括:图像数据获取单元,其拍摄包括其他车辆的外部图像并获取外部图像数据; 图像识别单元,其分析外部图像数据并识别用户的车辆,车道和其他车辆; 驱动信息确定单元; 以及产生并输出控制信号的控制单元。
-
公开(公告)号:KR1020110023341A
公开(公告)日:2011-03-08
申请号:KR1020090081157
申请日:2009-08-31
Applicant: 한국전자통신연구원
CPC classification number: H01L23/5389 , H01L23/3107 , H01L24/83 , H01L24/90 , H01L25/03 , H01L2224/90 , H01L2924/00011 , H01L2924/01079 , H01L2924/09701 , H01L2924/12042 , H01L2924/14 , H01L2924/15153 , H01L2924/1517 , H01L2224/83851 , H01L2924/00
Abstract: PURPOSE: A semiconductor package and a manufacturing method thereof are provided to implement a package without a wire bonding by mounting a plurality of semiconductor chips after an insertion slot is formed with LTCC technology. CONSTITUTION: A plurality of sheets(101-109) with a conductive pattern(161-169) and a via(141-146) are laminated on a package body(100). A plurality of semiconductor chips(200) are inserted into an insertion slot extended from one side of the package body. An external connection terminal(181) is provided to other side facing one side of the package body. The plurality of semiconductor chips are electrically connected to the external connection terminal. A protection sheet(195) for protecting the semiconductor chips from the outside is positioned on the package body.
Abstract translation: 目的:提供一种半导体封装及其制造方法,通过在利用LTCC技术形成插入槽之后通过安装多个半导体芯片来实现无引线接合的封装。 构成:具有导电图案(161-169)和通孔(141-146)的多个片材(101-109)层叠在包装体(100)上。 多个半导体芯片(200)插入到从封装主体的一侧延伸的插槽中。 外部连接端子(181)设置在面向封装主体一侧的另一侧。 多个半导体芯片电连接到外部连接端子。 用于将半导体芯片从外部保护的保护片(195)位于封装主体上。
-
公开(公告)号:KR1020100072614A
公开(公告)日:2010-07-01
申请号:KR1020080131065
申请日:2008-12-22
Applicant: 한국전자통신연구원
CPC classification number: G06F1/3203 , G06F1/3287 , G06F1/3296 , Y02D10/171 , Y02D10/172 , Y02D50/20
Abstract: PURPOSE: A processor with low power is provided to activate at least one among core block, a memory, a peripheral block by responding to a signal which activates according to an address map, thereby preventing a power consumption. CONSTITUTION: A low power processor comprises a plurality of blocks(30,70), a memory(50), and a multi power control unit(10). The memory stores a command for controlling the plurality of blocks. According to an address, the multi power control unit generates a signal for activating at least one among the plurality of blocks. By responding to the activation signal, the multi power control unit provides a normal power voltage or reduction power voltage. A command is stored in a relevant address.
Abstract translation: 目的:提供低功耗的处理器,通过响应根据地址映射激活的信号来激活核心块,存储器,外围块中的至少一个,从而防止功耗。 构成:低功率处理器包括多个块(30,70),存储器(50)和多功率控制单元(10)。 存储器存储用于控制多个块的命令。 根据地址,多功率控制单元生成用于激活多个块中的至少一个的信号。 通过响应激活信号,多功率控制单元提供正常的电源电压或降低功率电压。 命令存储在相关地址中。
-
公开(公告)号:KR100900790B1
公开(公告)日:2009-06-02
申请号:KR1020070046833
申请日:2007-05-15
Applicant: 한국전자통신연구원
Abstract: 본 발명은 이진 신호의 가산, 감산 연산 및 논리연산을 처리하는 산술 및 논리 연산기, 이진 신호의 곱셈 연산을 처리하는 곱셈기, 이진 신호의 배열을 변경하는 시프터, 산술 및 논리 연산기, 곱셈기 및 시프터의 출력값 중 하나를 선택하는 제1 피연산자 선택기 및 제2 피연산자 선택기 및 제1 피연산자 선택기 및 제2 피연산자 선택기의 출력값을 더하는 덧셈기를 포함하는 재구성형 프로세서 연산기를 제공할 수 있다.
재구성형, 프로세서, 산술 및 연산 처리 장치, ALU(Arithmetic Logic Unit)-
公开(公告)号:KR1020080052194A
公开(公告)日:2008-06-11
申请号:KR1020070046833
申请日:2007-05-15
Applicant: 한국전자통신연구원
Abstract: A method and an apparatus for operating a reconfigurable processor are provided to enhance operation performance and efficiency of the reconfigurable processor which is reconfigured to various applications and performs a massive operation. An apparatus for operating a reconfigurable processor includes an ALU(Arithmetic Logic Unit)(401), a multiplier(403), a shifter(405), the first operand selector(407), the second operand selector(409), an adder(415) and an accumulator(421). The ALU performs an arithmetic or logic operation by using inputted operands but does not have a final adder unlike a conventional one. The multiplier performs a multiplication operation without a final adder unlike a conventional one. The shifter receives the operand and shifts bits of the operand. The first operand selector selects one needed in an adder between an input signal received from the ALU, the multiplier and the shifter and a direct value directly inputted from a processor controller. The second operand selector selects one between the signal of the ALU and the adder and the signal fed back from the accumulator. The adder receives a signal selected from the first operand selector, the second operand selector and a carry input selector(411) and performs an addition operation. The accumulator temporarily stores an addition result value for performing an MAC(Multiply and Accumulate) operation frequently used in the processor.
Abstract translation: 提供了一种用于操作可重新配置的处理器的方法和装置,以增强可重配置处理器的操作性能和效率,该可重构处理器被重新配置为各种应用并执行大规模操作。 一种用于操作可重构处理器的装置,包括ALU(算术逻辑单元)(401),乘法器(403),移位器(405),第一操作数选择器(407),第二操作数选择器(409) 415)和蓄电池(421)。 ALU通过使用输入的操作数执行算术或逻辑运算,但不像传统操作数那样不具有最终的加法器。 乘法器执行乘法运算,而不需要最终的加法器,这与传统的加法器不同。 移位器接收操作数并移位操作数的位。 第一操作数选择器从ALU接收的输入信号,乘法器和移位器之间选择加法器中需要的一个,以及从处理器控制器直接输入的直接值。 第二个操作数选择器在ALU的信号和加法器的信号和从累加器反馈的信号之间选择一个。 加法器接收从第一操作数选择器,第二操作数选择器和进位输入选择器(411)中选择的信号,并执行相加操作。 累加器临时存储用于执行在处理器中频繁使用的MAC(乘法和累加)操作的相加结果值。
-
公开(公告)号:KR100702364B1
公开(公告)日:2007-04-02
申请号:KR1020060060355
申请日:2006-06-30
Applicant: 한국전자통신연구원
IPC: H03K3/037
Abstract: 본 발명은 슬립제어 신호(SLP)의 제어하에 입력 데이터를 반전시켜 출력하는 데이터 반전 회로부, 상기 데이터 반전 회로부에서 출력되는 데이터 신호를 클럭 제어 신호(CLK)의 제어에 의해 전달하는 전달 게이트, 상기 전달 게이트에서 출력되는 데이터 신호를 리셋 제어 신호(RS)와 슬립 제어 신호(SLP)의 제어에 의해 출력하는 신호 제어 회로부, 상기 신호 제어 회로부에서 출력되는 신호를 피드백하여 슬립 모드시에 데이터를 보전하는 피드백 회로부로 구성된 것으로서, 소자의 기술이 나노급으로 스케링됨에 따라 누설전류에 의한 전력소모를 최소화시킬 뿐만 아니라 낮은 문턱 전압을 갖는 소자의 사용으로 인해 로직 회로의 고속동작에도 크게 기여할 수 있다.
래치회로, MTCMOS, 다중문턱, 슬립모드Abstract translation: 本发明是一个传输门,该传输是通过从数据反相电路输出的数据信号传送,数据反转电路,该电路由时钟控制信号的控制下,休眠控制信号的(SLP)的控制下反转的输入数据输出(CLK) 由是从栅极到复位控制信号的控制输出的数据信号(RS)和休眠控制信号(SLP)信号控制电路输出,反馈到从信号控制电路输出的反馈信号在所述睡眠模式时保存数据 随着器件技术缩小至纳米级,不仅可以使由漏电流引起的功耗最小化,而且由于使用具有低阈值电压的器件而有助于逻辑电路的高速操作。
-
-
-
-
-
-
-
-
-